期刊文献+

宽带数字下变频的一种高效实现结构 被引量:32

AN EFFICIENT IMPLEMENTATION ARCHITECTURE FOR WIDEBAND DIGITAL DOWNCONVERSION
下载PDF
导出
摘要 宽带数字接收系统要以大的调谐带宽截获窄带信号,要求数字下变频器具有高的数据率和快的调谐时间,现有的商用数字下变频器不能满足这些要求。本文提出一种高效实现结构,综合利用DFT滤波器的灵活性和多相滤波的高效性,按照先抽取数据,再低通滤波、混频的顺序,较好地解决了硬件速度和高速数据流不匹配的问题。计算机模拟结果证明了处理结构的有效性。 The wideband digital receiver systems require DDC with high speed and short tuning time in order to intercept narrowband signal in broad tuning bandwidth. However, these requirements can not be met by the commercial DDC. In this paper an efHcient implementation architecture is presented. It combines the flexibility of DFT tuning with the efficiency of the polyphase filter bank decomposition. By first decimating the data prior to filtering and mixing, this architecture gives a better solution of the mismatch between the lower hardware speed and high data rate. The computer simulations show the feasibility of this processing architecture.
出处 《电子与信息学报》 EI CSCD 北大核心 2001年第3期255-260,共6页 Journal of Electronics & Information Technology
关键词 数字下变频器 宽带数字接收 多相滤波 Digital downconversion, Wideband digital receiver, Polyphase filter
  • 相关文献

参考文献1

  • 1宗孔德编..多抽样率信号处理[M].北京:清华大学出版社,1996:286.

同被引文献149

引证文献32

二级引证文献110

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部