期刊文献+

1.244-GHz、0.25-μm CMOS全差分锁相环倍频器设计

下载PDF
导出
摘要 本文给出了一个基于TSMC 0.25μm CMOS工艺设计的可变分频比锁相环倍频电路。电路采用电荷泵结构的锁相环实现,包括环形压控振荡器、分频器、鉴频鉴相器、电荷泵和环路滤波器,全部的电路单元均为差分结构。芯片总面积为0.67×0.67mm^2。锁定范围约为320 MHz,环路锁定时间约为50 ns。
出处 《中国集成电路》 2004年第1期56-60,共5页 China lntegrated Circuit
基金 国家863计划项目2001AA122032资助
  • 相关文献

参考文献4

  • 1Razavi Behzad.Design of Analog CMOS Integrated Circuits[]..2001 被引量:1
  • 2Chan-Hong Park,Beomsup Kim.A low-noise, 900MHz VCO in 0. 6μm CMOS[].IEEE Journal of Solid State Circuits.1999 被引量:1
  • 3Rafael J Betancourt-Zamora,Thomas H.Lee.CMOS VCOs for Frequency Synthesis in Wireless Biotelemetry[]..1998 被引量:1
  • 4Hughes,P.Low power single/dual frequency synthesizers[].Philips Semiconductors Application Note AN.1995 被引量:1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部