期刊文献+

一种数字芯片故障检测仪设计 被引量:1

Design of Digital Chip Fault Detector
下载PDF
导出
摘要 设计了一款数字芯片故障检测仪,该检测仪能够方便、快捷地分析芯片的故障,并准确定位芯片的故障引脚。所设计的检测仪利用芯片内部各引脚的静电泄放保护机制,配合霍尔电流线圈检测芯片的短路和开路故障。同时根据芯片的功能定义,由MCU产生相应的激励信号,通过芯片的输出响应是否正确判断其有无逻辑故障,并且通过电脑端和液晶屏实时显示检测结果。测试结果表明,该检测仪的准确率高达99.6%,待机功耗只有0.36 W,具有小型化便携式特点。 In order to prevent students from using damaged digital chips in the experimental process,a digital chip fault detector is designed.The detector can conveniently and quickly verify the quality of the chip,and accurately locate the fault pin of the chip.The detector uses the electro-static discharge protection mechanism of each pin in the chip and the Hall current coil to detect the short circuit and open circuit faults of the chip.According to the function definition of the chip,MCU provides the corresponding excitation signal,and then judges whether there is logic fault through that the output response of the chip is correct.The real-time test results can be shown on the computer screen or LCD screen.It can be seen from the test results that the standby power consumption of the detector is only 0.36 W,and the accuracy is over 99.6%.It is easy to be miniaturized and portable.
作者 华国环 徐瀚文 桑春洋 张文锋 HUA Guohuan;XU Hanwen;SANG Chunyang;ZHANG Wenfeng(College of Electronic&Information Engineering,Nanjing University of Information Science&Technology,Nanjing 210044,China)
出处 《实验室研究与探索》 CAS 北大核心 2022年第1期80-84,100,共6页 Research and Exploration In Laboratory
基金 国家自然科学基金项目(12074192) 江苏高校优势学科III期建设工程资助项目(PAPD)。
关键词 数字逻辑芯片 静电放电保护 故障字典 检测故障 digital logic chip electro-static discharge(ESD)protection fault dictionary faultdetection
  • 相关文献

参考文献15

二级参考文献37

  • 1罗宏伟,恩云飞,杨银堂,朱樟明.多指条nMOSFET抗ESD设计技术[J].电路与系统学报,2004,9(6):132-134. 被引量:9
  • 2曹卫华,吴敏,侯少云,桂卫华,何艳丽.一种寻线行走机器人设计与实现[J].计算机测量与控制,2006,14(10):1404-1406. 被引量:11
  • 3AMERASEKERA A,DUVVURY C.The impact of technology scaling on ESD robustness and protection circuit design[C] // Proc EOS/ESD Symp.Las Vagas,NV,USA.1994:237-245. 被引量:1
  • 4DANIEL S,KRIEGER G.Process and design optimization for advanced CMOS I/O ESD protection devices[C] // Proc EOS/ESD Symp.Lake Buena Vista,FL,USA.1990:206-213. 被引量:1
  • 5AMERASEKERA A,DUVVURY C.ESD in silicon integrated circuits[M].2nd Ed.New York:John Wiley & Sons.2002. 被引量:1
  • 6MERRILL R,ISSAQ E.ESD design methodology[C] // Proc EOS/ESD Symp.Lake Buena Vista,FL,USA.1993:233-237. 被引量:1
  • 7KER M-D.Whole-chip ESD protection design with efficient VDD-to-VSS ESD clamp circuit for submicron CMOS VLSI[J].IEEE Trans Elec Dev,1999,46(1):173-183. 被引量:1
  • 8黄颖,关宇,徐勇,等.Muhisimll.0仿真软件在数字电路教学中的应用[A].中国电子教育学会高教分会2012年论文集[c].2012:169-172. 被引量:1
  • 9清华大学电子学教研组编,阎石.数字电子技术基础[M]高等教育出版社,2006. 被引量:1
  • 10关善亮,孔银鸽,苗家旺,张启升.智能数字芯片检测仪的研制[J].中国科技信息,2009(11):110-110. 被引量:3

共引文献38

同被引文献4

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部