摘要
为解决串口输入数据率与FPGA处理模块处理数据率不匹配的问题,本研究利用双FIFO作为数据缓存模块,采用乒乓操作控制数据流,通过对双FIFO交替进行输入和输出控制,实现了数据在高速串口模块和低速处理模块间的无缝传输。测试结果表明,在串口输入数据率为38.4KHz和处理模块处理数据率15KHz条件下,实现了数据的连续无缝传输,确保了数据传输的正确性。
出处
《网络安全技术与应用》
2020年第12期60-62,共3页
Network Security Technology & Application