摘要
这个系列最开始是从数字电路基础,也就是组合逻辑和时序逻辑讲起。确实,在后面的设计中,几乎没有需要直接手绘门级电路的场合,也没有需要人工考虑真值表的场合。但最开始选择从逻辑电路讲起,而不是从Vehlog语言讲起,是因为Verilog终究是一个描述硬件的工具,如果设计时脑海中没有具体的硬件模型,就很难写出工作符合预期的Verilog代码。这里省略了一个知识点—逻辑表达式计算法则和逻辑化简。在数字电路课程中,逻辑表达式的计算和化简(比如使用卡诺图)也算是一个重点,然而考虑到本教程的目的是帮助大家入门FPGA,化简工作可以由软件完成,不进行化简并不影响对基本概念的理解,所以就没有把这部分内容写入教程。如果各位对学习这些理论基础有兴趣,不妨买本书学习一下。
出处
《无线电》
2020年第5期56-57,共2页
Hands-on Electronics