期刊文献+

面向多核处理器的共享cache优化研究进展 被引量:2

Optimization study of shared cache for multi-core processor
下载PDF
导出
摘要 由于技术的发展,片上多核处理器上的核数量和片上缓存的大小一直在增长,且缓存占据了芯片的大部分面积,使得片上缓存所消耗的能量成为存储器子系统中功率损耗的主要贡献者,因此对片上缓存进行优化是提高存储器系统效率的主要途径,增强了片上多核处理器的运算性能。针对共享缓存的管理、一致性等方面介绍了共享缓存的主流优化技术,并探讨了未来的研究方向。 Due to technical development, the number of cores and the size of cache on chip in CMP have been increasing. The cache size occupies most of the size of chip, making cache a major contributor for the power consumption of memory sub- system. Therefore, optimizing the cache on chip is the main method to improve the efficiency of memory system, thus enhan- cing the performance of CMPs. This paper introduced the mainstream optimization technologies for shared cache in CMPs from aspects of management, coherency, and discussed the future research.
出处 《计算机应用研究》 CSCD 北大核心 2014年第10期2881-2887,共7页 Application Research of Computers
基金 国家科技支撑计划资助项目(2011BAH06B04) 国家自然科学基金资助项目(41401443 41401449) 地理信息工程国家重点实验室开放基金资助项目(SKLGIE2013-Z-4-1) 测绘遥感信息工程国家重点实验室资助项目(13I02) 中央高校基本科研业务费专项资助项目(CUGL130260)
关键词 片上多核处理器 共享缓存 优化 chip-multi processor shared cache optimization
  • 相关文献

参考文献56

  • 1KALLA R, SINHAROY B, TENDLER J M.IBM Power5 chip:a dual-core multithreaded processor[J].IEEE Micro,2004,24(2):40-47. 被引量:1
  • 2AMD.http://www.amd.com/us/products/server/processos/6000-series-platform/6200/Pages/6200-series-features.aspx [EB/OL]. 被引量:1
  • 3Intel Nehalem[EB/OL].http://zh.wikipedia.org/wiki/intel-Nehalem. 被引量:1
  • 4TILERA.http://www.tilera.com/products/processors[EB/OL]. 被引量:1
  • 5VANGAL S R, HOWARD J, RUHL G, et al.An 80-tile sub-100-W TeraFLOPS processor in 65-nm CMOS[J].IEEE Journal of Solid-State Circuits,2008,43(1):29-41. 被引量:1
  • 6BORKAR S, CHIER A A.The future of microprocessors[J].Communications of the ACM,2011,54(5):67-77. 被引量:1
  • 7TREMAINE R B, FRANASZEK P A, ROBINSON J T, et al.IBM memory expansion technology(MXT)[J].IBM Journal of Research and Development,2001,45(2):271-285. 被引量:1
  • 8CHEN Xi, YANG Lei, DICK R P, et al.C-Pack:a high-performance microprocessor cache compression algorithm[J].IEEE Trans on Very Large Scale Integration Systems,2010,18(8):1196-1208. 被引量:1
  • 9YANG Lei, LEKATSAS H, DICK R P.High-performance operating system controlled memory compression[C]//Proc of the 43rd Annual Design Automation Conference.New York:ACM Press,2006:701-704. 被引量:1
  • 10NNEZ J L, JONES S.Gbit/s lossless data compression hardware[J].IEEE Trans on Very Large Scale Integration Systems,2003,11(3):499-510. 被引量:1

同被引文献20

引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部