期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
基于FPGA的任意整数分频器的设计
被引量:
4
下载PDF
职称材料
导出
摘要
基于fpga设计了一个分频器,通过修改程序中的分频系数N,可以实现一定范围内的任意整数分频,且占空比保持为50%。除了任意整数分频模块外,整个系统还包括了频率测量模块和数码管动态显示模块。
作者
黄国达
机构地区
仰恩大学计算机与信息学院
出处
《福建电脑》
2013年第7期132-134,共3页
Journal of Fujian Computer
关键词
fpga
分频器
占空比
VERILOG
HDL
频率测量
数码管显示
分类号
TN772.02 [电子电信—电路与系统]
引文网络
相关文献
节点文献
二级参考文献
9
参考文献
3
共引文献
13
同被引文献
16
引证文献
4
二级引证文献
6
参考文献
3
1
尹佳喜,康勇.
基于CPLD的宽频带及量程自动切换数字频率计[J]
.电子工程师,2005,31(8):12-14.
被引量:3
2
刘昌华,管庶安编著..数字逻辑原理与FPGA设计[M].北京:北京航空航天大学出版社,2009:384.
3
杜刚,孙超,陈安军.
基于FPGA技术的16位数字分频器的设计[J]
.仪器仪表学报,2006,27(z1):875-876.
被引量:12
二级参考文献
9
1
汪虹,李宏.
基于FPGA的等占空比任意整数分频器的设计[J]
.现代电子技术,2005,28(16):8-9.
被引量:17
2
[2]罗杰.CPLD/FPGA与ASIC设计实践教程[M].北京:科学出版社,2005:10-90.
被引量:1
3
[3]夏宇闻.Verilog数字系统设计教程[M].北京:航空航天大学出版社,1996:30-50.
被引量:1
4
全国大学生电子设计竞赛组委会.第三届全国大学生电子设计竞赛获奖作品选编[M].北京:北京理工大学出版社,1998..
被引量:1
5
赵俊超 等.集成电路设计VHDL教程[M].北京:希望电子出版社,2002..
被引量:18
6
周志刚,黎福海,周涛,唐冬.
宽频带通用频率计的设计[J]
.湖南大学学报(自然科学版),1998,25(S1):66-69.
被引量:1
7
王邦元.
0.01Hz~100kHz自动量程切换频率计的设计[J]
.安徽电气工程职业技术学院学报,2000,8(1):41-43.
被引量:1
8
林建英,宋野.
高精度数字频率计的FPGA设计实现[J]
.电测与仪表,2001,38(12):5-7.
被引量:8
9
唐锐.
硬件描述语言Verilog HDL及应用[J]
.工业控制计算机,2001,14(12):7-8.
被引量:1
共引文献
13
1
党君礼,刘百玉,欧阳娴,白永林,舒雅,熊发田,李晓坤,雷娟.
用于激光调Q技术的高速电光门控系统设计[J]
.红外与激光工程,2008,37(S1):212-215.
被引量:4
2
李锶,刘先文,段日文.
一种改进型等精度宽频频率计的设计[J]
.湖南理工学院学报(自然科学版),2007,20(2):53-56.
被引量:4
3
张继刚,李维忠.
高质量七倍分频电路的设计与实现[J]
.现代电子技术,2008,31(6):12-13.
4
罗浩,许艳,仲佳嘉.
用Verilog HDL实现基于FPGA的通用分频器的设计[J]
.科技广场,2008(10):215-216.
被引量:2
5
程耀林.
一种通用分频器的设计与CPLD实现[J]
.中南民族大学学报(自然科学版),2008,27(4):76-79.
被引量:1
6
李晓坤,刘百玉,欧阳娴,白永林,党君礼,雷娟.
基于FPGA和SRAM的智能点胶机控制系统设计[J]
.仪器仪表学报,2009,30(7):1378-1383.
被引量:12
7
封彦彪,刘兴春.
基于Xilinx FPGA的时钟管理设计与实现[J]
.电子测量技术,2010,33(10):52-55.
被引量:14
8
邓莉,徐国华,曾志林.
基于FPGA水声通讯编码的设计与实现[J]
.电子测量技术,2010,33(11):61-65.
被引量:3
9
陈康.
基于FPGA的双倍率动态存储器读写误码检测仪的实现[J]
.福州大学学报(自然科学版),2011,39(4):546-549.
10
李曼.
奇数分频电路的设计与实现[J]
.电子元器件应用,2011,13(9):27-29.
被引量:1
同被引文献
16
1
古良玲,杨永明,郭巧惠.
基于FPGA的半整数及整数分频器的参数化设计[J]
.电子器件,2005,28(2):404-406.
被引量:8
2
邓玉元,吴琼.
数字电路中等占空比分频器的实现[J]
.现代电子技术,2006,29(24):25-26.
被引量:10
3
文雯,邬杨波.
一种基于VHDL的7段LED数码管显示控制器[J]
.机电工程,2008,25(7):51-54.
被引量:5
4
李秋生.
一种改进的小数分频器设计方法[J]
.电子设计应用,2009(8):43-46.
被引量:1
5
李群英,章平.
基于FPGA的可重构仪器的设计与仿真[J]
.仪表技术,2010(1):47-49.
被引量:2
6
张喜凤,屈宝鹏.
基于VHDL的矩阵键盘及显示电路设计[J]
.现代电子技术,2010,33(16):14-16.
被引量:3
7
游余新.
基于ESL设计方法学的SOC设计[J]
.中国集成电路,2011,20(9):29-35.
被引量:9
8
张雨沐.
基于EDA的数控分频器的设计[J]
.科技信息,2011(36):136-136.
被引量:1
9
王芸.
基于VHDL语言的数码管闪烁控制的实现[J]
.电子质量,2012(7):12-14.
被引量:1
10
荣雪琴.
基于VHDL的分频器的设计与实现[J]
.轻工科技,2012,28(11):75-77.
被引量:1
引证文献
4
1
魏洪.
八位数码扫描显示电路的VHDL设计[J]
.福建电脑,2013,29(12):145-146.
被引量:1
2
刘德方,邓明,陈静,李怀敏.
基于EP2C35F672C8的数控分频器设计[J]
.皖西学院学报,2015,31(2):54-57.
被引量:3
3
谷涛,黄勇,卢晨.
一种基于Verilog的任意整数分频器实现方法[J]
.广西民族大学学报(自然科学版),2015,21(4):62-66.
被引量:2
4
张启晨.
一种整数分频电路及高性能数据通路实现方法[J]
.中国集成电路,2019,28(9):45-50.
二级引证文献
6
1
丁西齐,张志胜.
便携式液体定量分配装置的设计[J]
.科技风,2018(2):128-129.
被引量:1
2
高忠坚,魏茂金,张锐戈,饶连周.
Verilog HDL数字钟电路的设计研究[J]
.萍乡学院学报,2016,33(3):27-31.
被引量:1
3
郭维波,吴凌燕,孙永芹.
基于Verilog的低频DDS电路系统设计[J]
.兵器装备工程学报,2019,40(S02):236-239.
4
刘德方,王先超,陈秀明,赵佳.
基于行动导向的EDA技术与应用课程教学改革研究[J]
.阜阳师范大学学报(自然科学版),2021,38(2):119-122.
被引量:3
5
唐敏.
基于FPGA的串行通信接口驱动的建模与仿真[J]
.中国有线电视,2016(1):70-75.
被引量:2
6
吉晓宇,申涵.
基于SOPC的微机原理与接口技术实验教学改革研究[J]
.郑州师范教育,2017,6(6):86-90.
被引量:3
1
汪虹,李宏.
基于FPGA的等占空比任意整数分频器的设计[J]
.现代电子技术,2005,28(16):8-9.
被引量:17
2
尹有刚.
锁相环频率合成器中整数分频器的设计[J]
.赤子,2012(10):232-233.
3
肖津津,曾昭,黄水龙.
基于SMIC40nm CMOS工艺的整数分频器[J]
.电子技术(上海),2013(3):58-61.
被引量:2
4
张奇惠,武超,王二萍,蒋俊华,张伟风.
基于VerilogHDL的分频器的优化设计[J]
.河南大学学报(自然科学版),2007,37(4):343-346.
被引量:8
5
高频率预分频器[J]
.今日电子,2002(12):79-79.
6
江嘉铭.
切换分频系数的简便方法[J]
.电气时代,1992(1):10-10.
7
方叔涵.
邻频转频器改接收频道浅析[J]
.有线电视技术,1999,0(8):25-27.
8
郜继红,荀延龙,卢旭盛.
任意数值分频器的FPGA实现[J]
.电子设计工程,2015,23(22):122-124.
被引量:2
9
汤伟芳.
解析VHDL语言描述的分频器设计[J]
.轻工科技,2012,28(11):81-82.
10
郭桂良,赵兴,阎跃鹏.
一种新型小数/整数分频器[J]
.微电子学,2008,38(3):420-423.
被引量:2
福建电脑
2013年 第7期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部