期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
6
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于Quartus Ⅱ 9.0的《数字电路》教学研究
被引量:
3
1
作者
任风华
熊凤
许勇
《现代计算机(中旬刊)》
2012年第10期57-59,共3页
以集成计数器芯片74160为例,介绍基于Quartus Ⅱ 9.0的《数字电路》教学研究,分析Quartus Ⅱ 9.0仿真软件在《数字电路》教学中的优势,体现EDA技术在《数字电路》教学中的重要地位和作用。
关键词
数字电路
计数器芯片74160
quartus
ⅱ
9
.0
下载PDF
职称材料
基于QuartusⅡ9.0的时序逻辑电路设计
被引量:
1
2
作者
黄聚义
任剑
张洪群
《仪表技术》
2014年第6期43-44,共2页
研究了基于QuartusⅡ9.0软件的时序逻辑电路设计方法,其中程序设计法采用了Verilog HDL语言。以同步4位二进制可逆计数器为例演示了设计过程,并对设计情况进行了功能仿真,验证了设计的正确性。
关键词
quartus
ⅱ
9
0
可逆计数器
功能仿真
下载PDF
职称材料
基于FPGA的数字通信实训平台的设计与实现
被引量:
1
3
作者
王俊
徐宏庆
《电子设计工程》
2013年第23期103-107,共5页
本实训平台着眼于提升高职层次学生的职业能力,围绕典型的数字通信系统模型,设计了扩展性强、可测性好的FPGA核心板,并开发了多个配套的功能模块。凭借着FPGA强大的硬件可编程能力,创设了分层递进的实验模式。学生通过逐步深入的实验项...
本实训平台着眼于提升高职层次学生的职业能力,围绕典型的数字通信系统模型,设计了扩展性强、可测性好的FPGA核心板,并开发了多个配套的功能模块。凭借着FPGA强大的硬件可编程能力,创设了分层递进的实验模式。学生通过逐步深入的实验项目,牢牢掌握数字通信系统构成的基本要素,同时初步掌握实现现代通信产品的典型技术手段。
展开更多
关键词
FPGA
数字通信系统
EP1C3T144
quartus
ⅱ
9
0
片上通信系统
下载PDF
职称材料
基于FPGA的多模式调制系统设计
4
作者
杨湲
肖顺文
《西华师范大学学报(自然科学版)》
2018年第3期331-336,共6页
为了适应各种传输需要,根据调制原理,本文设计了一个多模式的调制系统。系统主要包括2FSK、4FSK、2PSK、4PSK、2ASK、4ASK调制模块。6种调制方式均采用键控法设计实现,即当使能信号有效时,在键控信号的作用下,输出对应的调制信号。文章...
为了适应各种传输需要,根据调制原理,本文设计了一个多模式的调制系统。系统主要包括2FSK、4FSK、2PSK、4PSK、2ASK、4ASK调制模块。6种调制方式均采用键控法设计实现,即当使能信号有效时,在键控信号的作用下,输出对应的调制信号。文章最后基于QuartusⅡ9.0平台进行仿真验证,结果表明:在100MHz的时钟信号与使能信号的作用下,系统能够正确地输出与基带信号对应的已调信号。
展开更多
关键词
FSK
PSK
ASK
键控法
quartus
ⅱ
9
.0
下载PDF
职称材料
基于CycloneⅢ构成的RS编码系统
5
作者
苗鑫
邓攀
殷奎喜
《电子设计工程》
2012年第4期189-192,共4页
本文采用Altera公司的FPGA器件Cyclone Ⅲ系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus Ⅱ 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现编程,并且通过JTAG接口与EP3C10连接。R-S(Reed-Solomon)码是一类纠错...
本文采用Altera公司的FPGA器件Cyclone Ⅲ系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus Ⅱ 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现编程,并且通过JTAG接口与EP3C10连接。R-S(Reed-Solomon)码是一类纠错能力很强的特殊的非二进制BCH码,能应对随机性和突发性错误,广泛应用于各种通信系统中和保密系统中。R-S(255,223)码能够检测32字节长度和纠错16字节长度的连续数据错误信息。
展开更多
关键词
CycloneⅢ
quartus
ⅱ
9
.0
VERILOG_HDL
R—S(255
223).码
下载PDF
职称材料
高冲击环境数采存储系统设计
6
作者
聂飞
姬勇强
《太赫兹科学与电子信息学报》
2014年第5期757-760,共4页
介绍了数据采集存储系统硬件组成与技术指标、高冲击条件下电路设计方法及元器件选择原则、并行高速多通道数据采集与数据存储、数据预采集技术、系统动态参数设置等关键技术,利用甚高速集成电路硬件描述语言(VHDL)和QuartusⅡ9.0软件...
介绍了数据采集存储系统硬件组成与技术指标、高冲击条件下电路设计方法及元器件选择原则、并行高速多通道数据采集与数据存储、数据预采集技术、系统动态参数设置等关键技术,利用甚高速集成电路硬件描述语言(VHDL)和QuartusⅡ9.0软件完成了系统原理设计和软件仿真,并设计了系统原理样机。仿真实验证明设计的系统实现了16通道100 kHz^500 kHz的数据采集和存储,能完成失重触发和指定通道阈值触发,系统运行稳定可靠。
展开更多
关键词
高冲击
预采集
高速采集
quartus
ⅱ
9
.0软件
下载PDF
职称材料
题名
基于Quartus Ⅱ 9.0的《数字电路》教学研究
被引量:
3
1
作者
任风华
熊凤
许勇
机构
桂林电子科技大学电子工程与自动化学院
出处
《现代计算机(中旬刊)》
2012年第10期57-59,共3页
基金
广西实验教学示范中心专项教改项目(No.JGS201005)
文摘
以集成计数器芯片74160为例,介绍基于Quartus Ⅱ 9.0的《数字电路》教学研究,分析Quartus Ⅱ 9.0仿真软件在《数字电路》教学中的优势,体现EDA技术在《数字电路》教学中的重要地位和作用。
关键词
数字电路
计数器芯片74160
quartus
ⅱ
9
.0
Keywords
Digital Circuit
Counter Chip 74160
quartus
ⅱ
9
.0
分类号
TN925.93 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
基于QuartusⅡ9.0的时序逻辑电路设计
被引量:
1
2
作者
黄聚义
任剑
张洪群
机构
海军航空工程学院青岛校区
出处
《仪表技术》
2014年第6期43-44,共2页
文摘
研究了基于QuartusⅡ9.0软件的时序逻辑电路设计方法,其中程序设计法采用了Verilog HDL语言。以同步4位二进制可逆计数器为例演示了设计过程,并对设计情况进行了功能仿真,验证了设计的正确性。
关键词
quartus
ⅱ
9
0
可逆计数器
功能仿真
Keywords
quartus
ⅱ
9
.0
forward-backward counter
functional simulation
分类号
TN79 [电子电信—电路与系统]
下载PDF
职称材料
题名
基于FPGA的数字通信实训平台的设计与实现
被引量:
1
3
作者
王俊
徐宏庆
机构
正德职业技术学院
出处
《电子设计工程》
2013年第23期103-107,共5页
文摘
本实训平台着眼于提升高职层次学生的职业能力,围绕典型的数字通信系统模型,设计了扩展性强、可测性好的FPGA核心板,并开发了多个配套的功能模块。凭借着FPGA强大的硬件可编程能力,创设了分层递进的实验模式。学生通过逐步深入的实验项目,牢牢掌握数字通信系统构成的基本要素,同时初步掌握实现现代通信产品的典型技术手段。
关键词
FPGA
数字通信系统
EP1C3T144
quartus
ⅱ
9
0
片上通信系统
Keywords
FPGA
Digital communication system
EP1C3T144
quartus
II
9
.0
SOPC
分类号
TN92 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
基于FPGA的多模式调制系统设计
4
作者
杨湲
肖顺文
机构
西华师范大学电子信息工程学院
出处
《西华师范大学学报(自然科学版)》
2018年第3期331-336,共6页
基金
四川省教育厅科研基金重点项目(15ZA0145)
文摘
为了适应各种传输需要,根据调制原理,本文设计了一个多模式的调制系统。系统主要包括2FSK、4FSK、2PSK、4PSK、2ASK、4ASK调制模块。6种调制方式均采用键控法设计实现,即当使能信号有效时,在键控信号的作用下,输出对应的调制信号。文章最后基于QuartusⅡ9.0平台进行仿真验证,结果表明:在100MHz的时钟信号与使能信号的作用下,系统能够正确地输出与基带信号对应的已调信号。
关键词
FSK
PSK
ASK
键控法
quartus
ⅱ
9
.0
Keywords
FSK
PSK
ASK
keyed method
quartus
ⅱ
9
.0
分类号
TN92 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
基于CycloneⅢ构成的RS编码系统
5
作者
苗鑫
邓攀
殷奎喜
机构
南京师范大学物理科学与技术学院
出处
《电子设计工程》
2012年第4期189-192,共4页
文摘
本文采用Altera公司的FPGA器件Cyclone Ⅲ系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus Ⅱ 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现编程,并且通过JTAG接口与EP3C10连接。R-S(Reed-Solomon)码是一类纠错能力很强的特殊的非二进制BCH码,能应对随机性和突发性错误,广泛应用于各种通信系统中和保密系统中。R-S(255,223)码能够检测32字节长度和纠错16字节长度的连续数据错误信息。
关键词
CycloneⅢ
quartus
ⅱ
9
.0
VERILOG_HDL
R—S(255
223).码
Keywords
Cyclone Ⅲ
quartus
ⅱ
9
.0
Verilog__HDL R-S (255,223) code
分类号
TN911.22 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
高冲击环境数采存储系统设计
6
作者
聂飞
姬勇强
机构
中国工程物理研究院总体工程研究所
出处
《太赫兹科学与电子信息学报》
2014年第5期757-760,共4页
文摘
介绍了数据采集存储系统硬件组成与技术指标、高冲击条件下电路设计方法及元器件选择原则、并行高速多通道数据采集与数据存储、数据预采集技术、系统动态参数设置等关键技术,利用甚高速集成电路硬件描述语言(VHDL)和QuartusⅡ9.0软件完成了系统原理设计和软件仿真,并设计了系统原理样机。仿真实验证明设计的系统实现了16通道100 kHz^500 kHz的数据采集和存储,能完成失重触发和指定通道阈值触发,系统运行稳定可靠。
关键词
高冲击
预采集
高速采集
quartus
ⅱ
9
.0软件
Keywords
high shock
acquisition in advance
high velocity data acquisition
quartus
ⅱ
9
.0
分类号
TP333 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于Quartus Ⅱ 9.0的《数字电路》教学研究
任风华
熊凤
许勇
《现代计算机(中旬刊)》
2012
3
下载PDF
职称材料
2
基于QuartusⅡ9.0的时序逻辑电路设计
黄聚义
任剑
张洪群
《仪表技术》
2014
1
下载PDF
职称材料
3
基于FPGA的数字通信实训平台的设计与实现
王俊
徐宏庆
《电子设计工程》
2013
1
下载PDF
职称材料
4
基于FPGA的多模式调制系统设计
杨湲
肖顺文
《西华师范大学学报(自然科学版)》
2018
0
下载PDF
职称材料
5
基于CycloneⅢ构成的RS编码系统
苗鑫
邓攀
殷奎喜
《电子设计工程》
2012
0
下载PDF
职称材料
6
高冲击环境数采存储系统设计
聂飞
姬勇强
《太赫兹科学与电子信息学报》
2014
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部