期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
16
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
异步时序电路分析的一种OBDD方法
被引量:
2
1
作者
吕毅
姚志江
+1 位作者
魏道政
解永良
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
2001年第6期500-504,共5页
对异步时序电路的分析和使用是一个比较困难的问题 ,所以 ,异步时序电路的实际应用范围远不如同步时序电路 .通过改进 JR Burch等提出的分析方法 ,使之适用于异步时序电路 .该方法使用基于 OBDD的布尔特征函数来表示电路的转移关系 ,并...
对异步时序电路的分析和使用是一个比较困难的问题 ,所以 ,异步时序电路的实际应用范围远不如同步时序电路 .通过改进 JR Burch等提出的分析方法 ,使之适用于异步时序电路 .该方法使用基于 OBDD的布尔特征函数来表示电路的转移关系 ,并通过基于 OBDD的布尔函数的运算来确定异步时序电路的稳定状态、及当输入改变时电路的下一个稳定状态 。
展开更多
关键词
异步时序电路
特征函数
有序二元判决图
OBDD
下载PDF
职称材料
基于AMS的异步电路设计方法
被引量:
1
2
作者
万立
贺雅娟
+2 位作者
张波
李金朋
马斌
《微处理机》
2016年第4期1-4,共4页
相比于同步时序电路,异步时序电路具有更低的功耗、更高的鲁棒性、更低的压降(IR-drop)等明显优势。正是由于这些显著优势,在如今亚微米级乃至深亚微米级工艺线宽条件下,异步时序电路越来越受到电路设计者的重视。然而,由于缺乏成熟的...
相比于同步时序电路,异步时序电路具有更低的功耗、更高的鲁棒性、更低的压降(IR-drop)等明显优势。正是由于这些显著优势,在如今亚微米级乃至深亚微米级工艺线宽条件下,异步时序电路越来越受到电路设计者的重视。然而,由于缺乏成熟的专门对异步时序电路设计的设计软件和硬件描述语言,异步时序电路设计并未形成如同步时序电路设计般的标准设计流程。现存的异步时序电路设计方法虽然能设计一定规模的异步时序电路,但存在明显的缺陷。提出一种基于AMS(Analog Mixed-Signal)的异步时序电路设计方法,该方法完全采用现今主流的商业软件,并与同步时序电路设计软件相兼容。
展开更多
关键词
异步时序电路
鲁棒性
压降
同步时序电路
设计方法
下载PDF
职称材料
异步时序电路分析与综合
被引量:
1
3
作者
刘莹
何群
《黑龙江大学自然科学学报》
CAS
1996年第1期69-73,68,共6页
本文以主从RS触发器为基础首先推出触发器完整特征方程,然后派生出JK型和T型触发器相应方程。在此基础上,本文研究在兼顾传统分析与综合步骤的前提下,得出一个实用的不时序电路分析和综合方法。因其和同步式电路所用方法相容,...
本文以主从RS触发器为基础首先推出触发器完整特征方程,然后派生出JK型和T型触发器相应方程。在此基础上,本文研究在兼顾传统分析与综合步骤的前提下,得出一个实用的不时序电路分析和综合方法。因其和同步式电路所用方法相容,故易于推广。
展开更多
关键词
异步时序电路
触发器
完整特征方程
下载PDF
职称材料
采用组合时钟的异步时序电路分析和设计
被引量:
1
4
作者
沈继忠
陈晓莉
《杭州大学学报(自然科学版)》
CSCD
1993年第2期174-180,共7页
本文根据电路中采用的触发器的不同敏感沿,提出采用组合时钟的异步时序电路的设计和分析方法.
关键词
异步时序电路
触发器
组合时钟
下载PDF
职称材料
脉冲异步时序电路分析与设计中应注意的两个问题
被引量:
1
5
作者
陈云洽
《电气电子教学学报》
2001年第3期50-52,共3页
讨论了脉冲异步时序电路分析与设计中的一些问题 。
关键词
数字电路
脉冲异步时序电路
状态转换
反馈
传输延迟
电路设计
电路分析
下载PDF
职称材料
基于低功耗双边沿JK触发器的异步时序电路设计
被引量:
8
6
作者
赵敏笑
余红娟
陈偕雄
《浙江大学学报(理学版)》
CAS
CSCD
北大核心
2005年第1期45-48,共4页
从JK触发器的激励表出发,介绍了基于单边沿JK触发器的同步时序电路和异步时序电路设计,提出了双边沿JK触发器的完整状态方程,并以此为基础讨论了基于双边沿JK触发器的异步时序电路的设计方法.
关键词
低功耗
双边沿触发器
异步时序电路
逻辑设计
下载PDF
职称材料
电位异步时序电路的冒险现象
被引量:
1
7
作者
冼志妙
李廷洪
《河南职业技术师范学院学报》
2004年第4期134-135,共2页
时序逻辑电路中的竞争冒险是电路设计中必须考虑到的重要方面。本文在分析电位异步时序电路模型、电位异步时序电路的竞争冒险后,提出了电位异步时序电路冒险的分析判断方法和冒险现象的避免方案。
关键词
时序电路
异步
竞争冒险
时序逻辑电路
电路设计
电位
方案
模型
现象
下载PDF
职称材料
基于低功耗双边沿T触发器的异步时序电路设计
被引量:
1
8
作者
赵敏笑
陈桂兰
陈偕雄
《科技通报》
2007年第3期430-433,共4页
从T触发器的逻辑功能入手,介绍了基于单边沿T触发器和双边沿T触发器的同步时序电路设计方法,并在分析异步触发条件的基础上,分别给出了基于单边沿T触发和双沿T触发器2n进制异步计数器的设计公式。在此基础上,讨论用双边沿T触发器设计异...
从T触发器的逻辑功能入手,介绍了基于单边沿T触发器和双边沿T触发器的同步时序电路设计方法,并在分析异步触发条件的基础上,分别给出了基于单边沿T触发和双沿T触发器2n进制异步计数器的设计公式。在此基础上,讨论用双边沿T触发器设计异步时序电路的方法,以十二进制计数器的设计为例验证了设计的正确性。
展开更多
关键词
低功耗
双边沿触发器
计数器
异步时序电路
逻辑设计
下载PDF
职称材料
K变模可拟计数器竞争冒险现象的消除
被引量:
1
9
作者
李莉
《现代电子技术》
2007年第24期185-186,190,共3页
竞争冒险作为数字电路设计中经常会遇到的现象,存在可能导致高速电路或毛刺敏感电路的逻辑错误。以k变模可逆计数器设计中出现的竞争冒险现象为例,从程序、仿真波形、综合电路等方面较为详细地介绍了应用VHDL进行数字电路设计中竞争冒...
竞争冒险作为数字电路设计中经常会遇到的现象,存在可能导致高速电路或毛刺敏感电路的逻辑错误。以k变模可逆计数器设计中出现的竞争冒险现象为例,从程序、仿真波形、综合电路等方面较为详细地介绍了应用VHDL进行数字电路设计中竞争冒险现象产生的原因,并提出了采用同步时序电路设计的原则消除竞争冒险的方法。
展开更多
关键词
竞争冒险
计数器
VHDI
同步时序电路
下载PDF
职称材料
论异步时序线路特征表达式中的CP
10
作者
康裕荣
康向东
《南方冶金学院学报》
2003年第2期28-31,共4页
论述了异步时序线路特征表达式中的CP脉冲.用一个实例说明了各触发器的状态方程的表示及分析,并用状态表、状态图说明了其逻辑功能.
关键词
异步时序线路
特征表达式
触发器
CP脉冲
下载PDF
职称材料
异步时序逻辑电路设计的一种简明方法
被引量:
3
11
作者
赵兴强
《西华师范大学学报(自然科学版)》
2004年第2期227-230,共4页
提出了一种异步时序电路设计的新方法:时钟信号与次态卡诺图联立法.根据时钟信号填写次态卡诺图,当触发器满足时钟信号时其次态由状态转换图决定,否则其次态为约束项.据此可方便求出驱动方程并判断自启动.
关键词
异步时序逻辑电路
电路设计
时钟信号
次态卡诺图
状态转换图
约束项
下载PDF
职称材料
异步时序逻辑电路的分析与设计
被引量:
2
12
作者
雷轩
卢超
《计算机时代》
2014年第5期19-22,共4页
异步时序逻辑电路状态的改变必须考虑外部输入信号以及对应存储器的时钟端或控制端有无信号作用,这是分析与设计的一个难点。针对这一难点进行了详细的讨论,通过系统框图给出了分析和设计的一般步骤;总结了分析和设计中对一般问题的解...
异步时序逻辑电路状态的改变必须考虑外部输入信号以及对应存储器的时钟端或控制端有无信号作用,这是分析与设计的一个难点。针对这一难点进行了详细的讨论,通过系统框图给出了分析和设计的一般步骤;总结了分析和设计中对一般问题的解决方法以及应该注意的问题。通过举例验证了该方法的正确性、通用性和快速性。
展开更多
关键词
异步时序逻辑电路
分析和设计
系统框图
方法
下载PDF
职称材料
基于时钟设计的异步时序逻辑电路设计法
被引量:
2
13
作者
吕虹
张海峰
《电气电子教学学报》
2002年第3期72-74,共3页
基于时钟设计的异步时序逻辑电路设计法 ,根据电路状态转换规律 ,立足电路中各位触发器时钟设计 ,使电路完成所要求的逻辑功能 ,从而避免了求解电路状态方程、驱动方程。
关键词
时钟设计
异步时序逻辑电路
时钟信号
时钟函数
下载PDF
职称材料
基于时序图的异步时序逻辑电路的设计
被引量:
2
14
作者
高美蓉
《新技术新工艺》
2016年第2期37-39,共3页
在异步时序逻辑电路的设计过程中,以波形分析为基础,通过电路的状态转换图得到电路的时序图,通过时序图的分析确定触发器的时钟方程,在时钟方程的作用下得到状态转换,填写次态卡诺图,通过次态卡诺图的化简得到输出方程和状态方程的设计...
在异步时序逻辑电路的设计过程中,以波形分析为基础,通过电路的状态转换图得到电路的时序图,通过时序图的分析确定触发器的时钟方程,在时钟方程的作用下得到状态转换,填写次态卡诺图,通过次态卡诺图的化简得到输出方程和状态方程的设计方法。该方法简单实用,学生易于理解和接受。
展开更多
关键词
异步时序逻辑电路
时序图
时钟信号
下载PDF
职称材料
脉冲型异步时序网络的分析
15
作者
谭岳衡
《衡阳师范学院学报》
2001年第3期47-50,共4页
通过对三种典型的脉冲型异步时序网络的分析 ,提出了一种利用“激励—次态表”
关键词
异步时序网络
激励一次态表
下载PDF
职称材料
基于时钟信号的异步时序逻辑电路设计
16
作者
陈华
周家萍
《兴义民族师范学院学报》
2013年第4期120-121,共2页
与其他异步时序逻辑电路设计方法相比,基于时钟信号的设计法更简便、快捷。使用该方法时,不用画出时序图,直接从次态卡诺图中选定正确的时钟信号,再快速求出触发器状态方程。
关键词
异步时序逻辑电路
时钟信号
次态卡诺图
下载PDF
职称材料
题名
异步时序电路分析的一种OBDD方法
被引量:
2
1
作者
吕毅
姚志江
魏道政
解永良
机构
中国科学院计算技术研究所CAD开放研究实验室
出处
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
2001年第6期500-504,共5页
基金
国家自然科学基金 (69773 0 0 6)资助
文摘
对异步时序电路的分析和使用是一个比较困难的问题 ,所以 ,异步时序电路的实际应用范围远不如同步时序电路 .通过改进 JR Burch等提出的分析方法 ,使之适用于异步时序电路 .该方法使用基于 OBDD的布尔特征函数来表示电路的转移关系 ,并通过基于 OBDD的布尔函数的运算来确定异步时序电路的稳定状态、及当输入改变时电路的下一个稳定状态 。
关键词
异步时序电路
特征函数
有序二元判决图
OBDD
Keywords
asynchronous
sequential
circuits
,
characteristic
function,
Ordered
Binary
Decision
Diagram
分类号
TN79 [电子电信—电路与系统]
下载PDF
职称材料
题名
基于AMS的异步电路设计方法
被引量:
1
2
作者
万立
贺雅娟
张波
李金朋
马斌
机构
电子科技大学微电子与固体电子学院
出处
《微处理机》
2016年第4期1-4,共4页
文摘
相比于同步时序电路,异步时序电路具有更低的功耗、更高的鲁棒性、更低的压降(IR-drop)等明显优势。正是由于这些显著优势,在如今亚微米级乃至深亚微米级工艺线宽条件下,异步时序电路越来越受到电路设计者的重视。然而,由于缺乏成熟的专门对异步时序电路设计的设计软件和硬件描述语言,异步时序电路设计并未形成如同步时序电路设计般的标准设计流程。现存的异步时序电路设计方法虽然能设计一定规模的异步时序电路,但存在明显的缺陷。提出一种基于AMS(Analog Mixed-Signal)的异步时序电路设计方法,该方法完全采用现今主流的商业软件,并与同步时序电路设计软件相兼容。
关键词
异步时序电路
鲁棒性
压降
同步时序电路
设计方法
Keywords
asynchronous
sequential
circuits
Robustness
IR
-
drop
Synchronous
sequential
circuits
Design
method
分类号
TN401 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
异步时序电路分析与综合
被引量:
1
3
作者
刘莹
何群
机构
黑龙江大学信息与电子科学系
出处
《黑龙江大学自然科学学报》
CAS
1996年第1期69-73,68,共6页
文摘
本文以主从RS触发器为基础首先推出触发器完整特征方程,然后派生出JK型和T型触发器相应方程。在此基础上,本文研究在兼顾传统分析与综合步骤的前提下,得出一个实用的不时序电路分析和综合方法。因其和同步式电路所用方法相容,故易于推广。
关键词
异步时序电路
触发器
完整特征方程
Keywords
asynchronous
sequential
circuits
Flip-Flops
Perfect
Characteristic
Equation
分类号
TN783 [电子电信—电路与系统]
下载PDF
职称材料
题名
采用组合时钟的异步时序电路分析和设计
被引量:
1
4
作者
沈继忠
陈晓莉
机构
杭州大学电子工程系
出处
《杭州大学学报(自然科学版)》
CSCD
1993年第2期174-180,共7页
基金
浙江省自然科学基金资助项目
文摘
本文根据电路中采用的触发器的不同敏感沿,提出采用组合时钟的异步时序电路的设计和分析方法.
关键词
异步时序电路
触发器
组合时钟
Keywords
asynchronous
sequential
circuits
flip-flops
counter
分类号
TP331.1 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
脉冲异步时序电路分析与设计中应注意的两个问题
被引量:
1
5
作者
陈云洽
机构
中山大学电子与通信工程系
出处
《电气电子教学学报》
2001年第3期50-52,共3页
文摘
讨论了脉冲异步时序电路分析与设计中的一些问题 。
关键词
数字电路
脉冲异步时序电路
状态转换
反馈
传输延迟
电路设计
电路分析
Keywords
pulse-mode
asynchronous
sequential
circuits
state
transition
feedback
transfer
delay
分类号
TN79 [电子电信—电路与系统]
下载PDF
职称材料
题名
基于低功耗双边沿JK触发器的异步时序电路设计
被引量:
8
6
作者
赵敏笑
余红娟
陈偕雄
机构
浙江大学信息与电子工程系
出处
《浙江大学学报(理学版)》
CAS
CSCD
北大核心
2005年第1期45-48,共4页
文摘
从JK触发器的激励表出发,介绍了基于单边沿JK触发器的同步时序电路和异步时序电路设计,提出了双边沿JK触发器的完整状态方程,并以此为基础讨论了基于双边沿JK触发器的异步时序电路的设计方法.
关键词
低功耗
双边沿触发器
异步时序电路
逻辑设计
Keywords
low
power
double-edge-triggered
flip-flop
asynchronous
sequential
circuit
logic
design
分类号
TN911.23 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
电位异步时序电路的冒险现象
被引量:
1
7
作者
冼志妙
李廷洪
机构
肇庆学院电子信息工程系
出处
《河南职业技术师范学院学报》
2004年第4期134-135,共2页
文摘
时序逻辑电路中的竞争冒险是电路设计中必须考虑到的重要方面。本文在分析电位异步时序电路模型、电位异步时序电路的竞争冒险后,提出了电位异步时序电路冒险的分析判断方法和冒险现象的避免方案。
关键词
时序电路
异步
竞争冒险
时序逻辑电路
电路设计
电位
方案
模型
现象
Keywords
asynchronous
sequential
circuit
,logic
circuit
,compete
and
risky
分类号
TN791 [电子电信—电路与系统]
TN79
下载PDF
职称材料
题名
基于低功耗双边沿T触发器的异步时序电路设计
被引量:
1
8
作者
赵敏笑
陈桂兰
陈偕雄
机构
金华职业技术学院
浙江大学信息与电子工程系
出处
《科技通报》
2007年第3期430-433,共4页
文摘
从T触发器的逻辑功能入手,介绍了基于单边沿T触发器和双边沿T触发器的同步时序电路设计方法,并在分析异步触发条件的基础上,分别给出了基于单边沿T触发和双沿T触发器2n进制异步计数器的设计公式。在此基础上,讨论用双边沿T触发器设计异步时序电路的方法,以十二进制计数器的设计为例验证了设计的正确性。
关键词
低功耗
双边沿触发器
计数器
异步时序电路
逻辑设计
Keywords
Low
power
Double-edge-triggered
flip-flop
Counter
,
asynchronous
sequential
circuit
Logic
design
分类号
TN911.23 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
K变模可拟计数器竞争冒险现象的消除
被引量:
1
9
作者
李莉
机构
北京电子科技学院
出处
《现代电子技术》
2007年第24期185-186,190,共3页
文摘
竞争冒险作为数字电路设计中经常会遇到的现象,存在可能导致高速电路或毛刺敏感电路的逻辑错误。以k变模可逆计数器设计中出现的竞争冒险现象为例,从程序、仿真波形、综合电路等方面较为详细地介绍了应用VHDL进行数字电路设计中竞争冒险现象产生的原因,并提出了采用同步时序电路设计的原则消除竞争冒险的方法。
关键词
竞争冒险
计数器
VHDI
同步时序电路
Keywords
race
and
hazard
counter
VHDL
asynchronous
sequential
circuit
分类号
TP302.2 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
论异步时序线路特征表达式中的CP
10
作者
康裕荣
康向东
机构
南方冶金学院机电工程学院
南方冶金学院环境与建筑工程学院
出处
《南方冶金学院学报》
2003年第2期28-31,共4页
文摘
论述了异步时序线路特征表达式中的CP脉冲.用一个实例说明了各触发器的状态方程的表示及分析,并用状态表、状态图说明了其逻辑功能.
关键词
异步时序线路
特征表达式
触发器
CP脉冲
Keywords
asynchronous
sequential
circuit
characteristic
equation
flif-flop.
分类号
TN783 [电子电信—电路与系统]
下载PDF
职称材料
题名
异步时序逻辑电路设计的一种简明方法
被引量:
3
11
作者
赵兴强
机构
西华师范大学计算机科学系
出处
《西华师范大学学报(自然科学版)》
2004年第2期227-230,共4页
文摘
提出了一种异步时序电路设计的新方法:时钟信号与次态卡诺图联立法.根据时钟信号填写次态卡诺图,当触发器满足时钟信号时其次态由状态转换图决定,否则其次态为约束项.据此可方便求出驱动方程并判断自启动.
关键词
异步时序逻辑电路
电路设计
时钟信号
次态卡诺图
状态转换图
约束项
Keywords
asynchronous
sequential
logic
circuit
clock
signals
secondary
state
Karnaugh
map.
分类号
TP331.1 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
异步时序逻辑电路的分析与设计
被引量:
2
12
作者
雷轩
卢超
机构
陕西理工学院物电学院
出处
《计算机时代》
2014年第5期19-22,共4页
基金
陕西省大学生创新创业训练计划项目(项目名称:201310720011
项目编号:1718)
文摘
异步时序逻辑电路状态的改变必须考虑外部输入信号以及对应存储器的时钟端或控制端有无信号作用,这是分析与设计的一个难点。针对这一难点进行了详细的讨论,通过系统框图给出了分析和设计的一般步骤;总结了分析和设计中对一般问题的解决方法以及应该注意的问题。通过举例验证了该方法的正确性、通用性和快速性。
关键词
异步时序逻辑电路
分析和设计
系统框图
方法
Keywords
asynchronous
sequential
logic
circuit
analysis
and
design
system
chart
method
分类号
TN791 [电子电信—电路与系统]
下载PDF
职称材料
题名
基于时钟设计的异步时序逻辑电路设计法
被引量:
2
13
作者
吕虹
张海峰
机构
安徽工程科技学院电子工程系
出处
《电气电子教学学报》
2002年第3期72-74,共3页
文摘
基于时钟设计的异步时序逻辑电路设计法 ,根据电路状态转换规律 ,立足电路中各位触发器时钟设计 ,使电路完成所要求的逻辑功能 ,从而避免了求解电路状态方程、驱动方程。
关键词
时钟设计
异步时序逻辑电路
时钟信号
时钟函数
Keywords
asynchronous
sequential
logic
circuit
clock
signal
clock
function
分类号
TN791 [电子电信—电路与系统]
下载PDF
职称材料
题名
基于时序图的异步时序逻辑电路的设计
被引量:
2
14
作者
高美蓉
机构
宝鸡文理学院物理系
出处
《新技术新工艺》
2016年第2期37-39,共3页
文摘
在异步时序逻辑电路的设计过程中,以波形分析为基础,通过电路的状态转换图得到电路的时序图,通过时序图的分析确定触发器的时钟方程,在时钟方程的作用下得到状态转换,填写次态卡诺图,通过次态卡诺图的化简得到输出方程和状态方程的设计方法。该方法简单实用,学生易于理解和接受。
关键词
异步时序逻辑电路
时序图
时钟信号
Keywords
asynchronous
sequential
logic
circuit
,
timing
sequence
diagram,
clock
signal
分类号
TN79 [电子电信—电路与系统]
下载PDF
职称材料
题名
脉冲型异步时序网络的分析
15
作者
谭岳衡
机构
衡阳师范学院物理系
出处
《衡阳师范学院学报》
2001年第3期47-50,共4页
文摘
通过对三种典型的脉冲型异步时序网络的分析 ,提出了一种利用“激励—次态表”
关键词
异步时序网络
激励一次态表
Keywords
asynchronous
sequential
logic
circuit
excition—next
state
table.
分类号
O411 [理学—理论物理]
下载PDF
职称材料
题名
基于时钟信号的异步时序逻辑电路设计
16
作者
陈华
周家萍
机构
兴义民族师范学院
出处
《兴义民族师范学院学报》
2013年第4期120-121,共2页
文摘
与其他异步时序逻辑电路设计方法相比,基于时钟信号的设计法更简便、快捷。使用该方法时,不用画出时序图,直接从次态卡诺图中选定正确的时钟信号,再快速求出触发器状态方程。
关键词
异步时序逻辑电路
时钟信号
次态卡诺图
Keywords
asynchronous
sequential
logic
circuit
clock
signal
next
state
Karnaugh
map
分类号
TP331.1 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
异步时序电路分析的一种OBDD方法
吕毅
姚志江
魏道政
解永良
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
2001
2
下载PDF
职称材料
2
基于AMS的异步电路设计方法
万立
贺雅娟
张波
李金朋
马斌
《微处理机》
2016
1
下载PDF
职称材料
3
异步时序电路分析与综合
刘莹
何群
《黑龙江大学自然科学学报》
CAS
1996
1
下载PDF
职称材料
4
采用组合时钟的异步时序电路分析和设计
沈继忠
陈晓莉
《杭州大学学报(自然科学版)》
CSCD
1993
1
下载PDF
职称材料
5
脉冲异步时序电路分析与设计中应注意的两个问题
陈云洽
《电气电子教学学报》
2001
1
下载PDF
职称材料
6
基于低功耗双边沿JK触发器的异步时序电路设计
赵敏笑
余红娟
陈偕雄
《浙江大学学报(理学版)》
CAS
CSCD
北大核心
2005
8
下载PDF
职称材料
7
电位异步时序电路的冒险现象
冼志妙
李廷洪
《河南职业技术师范学院学报》
2004
1
下载PDF
职称材料
8
基于低功耗双边沿T触发器的异步时序电路设计
赵敏笑
陈桂兰
陈偕雄
《科技通报》
2007
1
下载PDF
职称材料
9
K变模可拟计数器竞争冒险现象的消除
李莉
《现代电子技术》
2007
1
下载PDF
职称材料
10
论异步时序线路特征表达式中的CP
康裕荣
康向东
《南方冶金学院学报》
2003
0
下载PDF
职称材料
11
异步时序逻辑电路设计的一种简明方法
赵兴强
《西华师范大学学报(自然科学版)》
2004
3
下载PDF
职称材料
12
异步时序逻辑电路的分析与设计
雷轩
卢超
《计算机时代》
2014
2
下载PDF
职称材料
13
基于时钟设计的异步时序逻辑电路设计法
吕虹
张海峰
《电气电子教学学报》
2002
2
下载PDF
职称材料
14
基于时序图的异步时序逻辑电路的设计
高美蓉
《新技术新工艺》
2016
2
下载PDF
职称材料
15
脉冲型异步时序网络的分析
谭岳衡
《衡阳师范学院学报》
2001
0
下载PDF
职称材料
16
基于时钟信号的异步时序逻辑电路设计
陈华
周家萍
《兴义民族师范学院学报》
2013
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部