期刊文献+
共找到23篇文章
< 1 2 >
每页显示 20 50 100
基于FPGA视频和图像处理系统的FIFO缓存技术 被引量:24
1
作者 向厚振 张志杰 王鹏 《电视技术》 北大核心 2012年第9期41-43,共3页
通过研究视频图像处理和视频图像帧格式以及FIFO缓存技术,提出了基于FPGA的视频图像处理系统设计。该设计运用帧间差分法、同步FIFO缓存设计,有效避免了图像处理系统设计中亚稳态和异步信号处理等时序性难题,实现了视频图像序列的动态... 通过研究视频图像处理和视频图像帧格式以及FIFO缓存技术,提出了基于FPGA的视频图像处理系统设计。该设计运用帧间差分法、同步FIFO缓存设计,有效避免了图像处理系统设计中亚稳态和异步信号处理等时序性难题,实现了视频图像序列的动态目标检测系统设计。ChipScope在线逻辑分析结果表明,所设计的系统具有实时的视频图像处理性能,与基于外接存储器缓存的系统设计相比较,稳定性更高,实时性更好,功耗更低。 展开更多
关键词 FPGA 图像处理 帧差法 FIFO 动态目标检测 chipscope
下载PDF
基于FPGA的超高速CameraLink图像传输 被引量:16
2
作者 隋延林 何斌 +2 位作者 张立国 王文华 陈嘉南 《吉林大学学报(工学版)》 EI CAS CSCD 北大核心 2017年第5期1634-1643,共10页
基于现场可编程门阵列(FPGA)XC6LX100T设计了两套CameraLink接口传输的硬件平台,提出在实验中结合使用片上调试工具Chipscope和同步发生源模块用于精确测量FPGA中的传输误码的方法,详细对比了基于FPGA设计的CameraLink接口与DS90CR287、... 基于现场可编程门阵列(FPGA)XC6LX100T设计了两套CameraLink接口传输的硬件平台,提出在实验中结合使用片上调试工具Chipscope和同步发生源模块用于精确测量FPGA中的传输误码的方法,详细对比了基于FPGA设计的CameraLink接口与DS90CR287、DS90CR288A的传输效果。结果表明:相对现今主流CameraLink接口电路,本文使用低压差分对代替大量并行数据线,最高可支持154 MHz像素时钟,单个CameraLink接口的传输速率可达4.31Gbit/s,突破了串并转换芯片传输速率的瓶颈,FPGA直接输出的CameraLink数据可以驱动6m的CameraLink传输线,图像可长时间正常无误显示,设计的系统可应用于各种基于CameraLink接口的传输系统。 展开更多
关键词 信息处理技术 CAMERALINK 现场可编程门阵列 串行解串 片上调试
下载PDF
基于JESD204B协议的高速雷达数字接收机设计 被引量:11
3
作者 焦喜香 吴兵 +1 位作者 李武建 向海生 《信息通信》 2016年第6期42-44,共3页
JESD204B协议的广泛运用以及其带来的好处,为雷达接收机提高集成度实现高速采集提供了可能。介绍了采用基于JESD204B协议的AD9680 ADC与可实现ESD204B协议数据帧解码的FPGA的高速雷达数字接收机的设计,简述了该接收机的系统架构,详细地... JESD204B协议的广泛运用以及其带来的好处,为雷达接收机提高集成度实现高速采集提供了可能。介绍了采用基于JESD204B协议的AD9680 ADC与可实现ESD204B协议数据帧解码的FPGA的高速雷达数字接收机的设计,简述了该接收机的系统架构,详细地阐述了数据帧解码的软件设计以及结合FPGA逻辑分析软件Chipscope和Matlab程序对系统的指标进行测试。 展开更多
关键词 JESD204B协议 AD9680 chipscope 差分对
下载PDF
通信系统中FPGA设计的仿真与验证 被引量:3
4
作者 吴健 赵飞 朱骏 《通信与广播电视》 2006年第1期14-19,共6页
本文介绍应用可编程逻辑器件在通信系统中的一般设计流程、方法以及涉及到的一些工具软件,通过实例分析了FPGA程序设计的仿真结果并对结论进行了验证.同时指出了仿真验证在设计工作中的重要性。
关键词 FPGA MODELSIM VHDL MATLAB chipscope
下载PDF
ChipScope Pro在FPGA调试中的应用 被引量:6
5
作者 万翔 《计算机与网络》 2005年第21期58-59,共2页
文章主要介绍了XILINX推出的的虚拟逻辑分析软件ChipScope Pro的功能特点及应用,对比了使用ChipScope Pro进行逻辑分析和传统逻辑分析方法之间的区别,并给出一个简单的设计实例,详细介绍使用ChipScope Pro在FPGA调试中的具体方法和步骤。
关键词 chipscope Pro逻辑分析 FPGA
下载PDF
基于DDR3 SDRAM的大容量异步FIFO缓存系统的设计与实现 被引量:8
6
作者 孙冬雪 王竹刚 《电子设计工程》 2018年第9期139-142,146,共5页
本设计以对大量实时采集数据进行缓存为背景,硬件采用Micron公司的1GB SODIMM DDR3和Kintex-7系列FPGA的片上FIFO,软件通过研究DDR3的基本工作原理编写用户接口模块,同时结合片上FIFO的控制模块完成异步FIFO缓存系统的设计,通过改变异步... 本设计以对大量实时采集数据进行缓存为背景,硬件采用Micron公司的1GB SODIMM DDR3和Kintex-7系列FPGA的片上FIFO,软件通过研究DDR3的基本工作原理编写用户接口模块,同时结合片上FIFO的控制模块完成异步FIFO缓存系统的设计,通过改变异步FIFO的读写时钟就可以实现数据的跨时钟域传输。该设计通过Vivado Chipscope进行调试和检测,测试显示:基于DDR3 SDRAM的FIFO实现了最高480M的数据传输率,64~512位的总线宽度,容量最大为1 GB,说明该设计正确、可行,可以用来缓存高速采集系统所采集的数据。 展开更多
关键词 异步FIFO DDR3 FPGA MIG chipscope
下载PDF
FPGA实现高速实时多端口SDRAM控制器的研究 被引量:5
7
作者 樊博 王延杰 +2 位作者 孙宏海 陈怀章 何舒文 《计算机工程与应用》 CSCD 2013年第12期60-64,共5页
为了满足多个设备同时存取高速数据的需求,介绍了利用Xilinx高性能可编程逻辑器件Virtex6 FPGA实现高速实时多端口DDR3 SDRAM控制器的原理和方法,在一个实时图像处理系统平台上实现了对单片SO-DIMM DDR3内存条的多设备实时访问控制。通... 为了满足多个设备同时存取高速数据的需求,介绍了利用Xilinx高性能可编程逻辑器件Virtex6 FPGA实现高速实时多端口DDR3 SDRAM控制器的原理和方法,在一个实时图像处理系统平台上实现了对单片SO-DIMM DDR3内存条的多设备实时访问控制。通过ChipScope工具采样输入输出数据,验证其可行性,分析计算出端口速率和其他主要时间参数。实验结果显示高速实时多端口SDRAM控制器具有集成度高、传输带宽高、功耗低的优点。在多设备同时读写高速数据的系统中具有很高的实用价值。 展开更多
关键词 现场可编程门阵列(FPGA) 实时 多端口 DDR3 控制器 chipscope
下载PDF
在FPGA设计中ChipScope与MATLAB的应用 被引量:5
8
作者 李辉 岳田 《无线电工程》 2010年第1期62-64,共3页
介绍了XILINX公司的FPGA设计调试工具ChipScope pro在FPGA设计中的使用方法,并结合工程实现,举例说明采用这种调试工具为设计带来的便利性,同时对在FPGA设计中采用这种调试工具的必要性也做了简要说明。提出了一种与MATLAB结合使用对FPG... 介绍了XILINX公司的FPGA设计调试工具ChipScope pro在FPGA设计中的使用方法,并结合工程实现,举例说明采用这种调试工具为设计带来的便利性,同时对在FPGA设计中采用这种调试工具的必要性也做了简要说明。提出了一种与MATLAB结合使用对FPGA设计结果进行统计分析的方法,结合具体的数字白噪声产生模块给出了实现方法的详细操作步骤,以及对结果的分析过程和分析结论,并以图形化方式表现,说明此种方法的可行性及有效性。 展开更多
关键词 chipscope FPGA MATLAB JTAG
下载PDF
基于FPGA的高速异步FIFO的设计与实现 被引量:7
9
作者 唐清善 费玮玮 +1 位作者 蔡惠智 李亚捷 《微计算机信息》 2009年第29期6-8,共3页
本文介绍了一种利用FPGA内部的大容量Block RAM做为存储单元,以Gray码对存储单元的读写地址进行编码,从而实现高速、大容量的异步FIFO的设计方法,给出逻辑设计的综合及仿真结果;并通过工具软件Chip scope在Xilinx公司的FPGA芯片XC4VFX6... 本文介绍了一种利用FPGA内部的大容量Block RAM做为存储单元,以Gray码对存储单元的读写地址进行编码,从而实现高速、大容量的异步FIFO的设计方法,给出逻辑设计的综合及仿真结果;并通过工具软件Chip scope在Xilinx公司的FPGA芯片XC4VFX60上进行了实践验证,最后结果表明该异步FIFO具有写入时钟为250MHz,读取时钟为400M,宽度为8bit,存储容量可以达到16KByte,且可以避免亚稳态的出现,性能稳定等优点。 展开更多
关键词 FPGA 异步FIFO 高稳定性 CHIP SCOPE
下载PDF
基于RocketIO自定义传输协议在高速串行通信中的设计与实现 被引量:4
10
作者 苏秀妮 陈建春 那彦 《微电子学与计算机》 CSCD 北大核心 2013年第9期90-93,共4页
为了便于工程应用,提高数据传输速率,以Xilinx公司Virtex5系列FPGA内嵌的RocketIO为物理层,实现了基于自定义传输协议的两种设计——高速收发器的设计与高速串行接口的设计,并对两种设计进行了简要分析,指出了适用的不同场合.以高速信... 为了便于工程应用,提高数据传输速率,以Xilinx公司Virtex5系列FPGA内嵌的RocketIO为物理层,实现了基于自定义传输协议的两种设计——高速收发器的设计与高速串行接口的设计,并对两种设计进行了简要分析,指出了适用的不同场合.以高速信号采集为实例,在ISE开发环境中实现了基于自定义传输协议的高速串行接口,用Chipscope捕获数据并对其进行分析,得出基于RocketIO的自定义传输协议在高速串行通信中可靠性高,误码率低于10-13. 展开更多
关键词 FPGA ROCKETIO 自定义传输协议 高速信号采集 高速串行接口 chipscope
下载PDF
基于Spartan-3A的DDR2接口数据采集 被引量:3
11
作者 隋良杰 王厚军 《国外电子元器件》 2008年第1期26-28,共3页
在高速、大容量存储的系统设计中,DDR2 SDRAM为设计者提供了高性价比解决方案。在FPGA中实现DDR2 SDRAM控制器,降低了系统功耗并节省空间,缩短开发周期,降低系统开发成本。详细介绍了在Xilinx Spartan-3A系列FPGA中实现DDR2控制器的设... 在高速、大容量存储的系统设计中,DDR2 SDRAM为设计者提供了高性价比解决方案。在FPGA中实现DDR2 SDRAM控制器,降低了系统功耗并节省空间,缩短开发周期,降低系统开发成本。详细介绍了在Xilinx Spartan-3A系列FPGA中实现DDR2控制器的设计原理,介绍利用MIG软件工具实现控制器设计,并给出硬件测试结果。 展开更多
关键词 SPARTAN-3A DDR2控制器 MIG chipscope
下载PDF
基于FPGA的SPI Flash配置存储器复用的实现 被引量:3
12
作者 陈燕文 韩焱 +1 位作者 徐磊 莫璧铭 《测试技术学报》 2017年第6期491-497,共7页
FPGA是一种基于SRAM技术制造的可编程器件,内部数据具有掉电即失的特点.因此,配置电路是FPGA系统中必不可少的部分.本文提出一种复用FPGA配置存储器的方法:配置存储器既能满足FPGA系统的配置需要,又可以作为通用存储器满足用户存储数据... FPGA是一种基于SRAM技术制造的可编程器件,内部数据具有掉电即失的特点.因此,配置电路是FPGA系统中必不可少的部分.本文提出一种复用FPGA配置存储器的方法:配置存储器既能满足FPGA系统的配置需要,又可以作为通用存储器满足用户存储数据的需求,提高了配置存储器的利用率,使得采集存储系统小型化、集成化成为可能.制定了SPI Flash复用的方案,分析了复用配置存储器的可行性.并且编写基于FPGA的SPI接口控制程序,实现对配置存储器的擦除、读写等操作.利用Modelsim,Chipscope等调试工具验证了控制程序的可靠性. 展开更多
关键词 FPGA 配置存储器复用 SPI接口控制 chipscope
下载PDF
基于FPGA的DDR2 SDRAM数据存储研究 被引量:3
13
作者 向兴富 袁玉群 谭亚军 《贵州大学学报(自然科学版)》 2010年第2期70-73,共4页
DDR2 SDRAM具有存取速度快,容量大等特点,它在内存、显存及数据暂存方面有着广泛的应用。本文基于Xilinx Virtex5 Fx70TFPGA对DDR2 SDRAM数据存取做了较为详细的探讨,希望对相关设计人员有一定的参考价值。
关键词 DDR2 chipscope FPGA 集成电路
下载PDF
MB-OFDM-UWB定位系统中交织器与解交织器设计 被引量:1
14
作者 许涛 李开航 +1 位作者 庄锦清 薛佳梅 《现代电子技术》 2013年第13期56-59,共4页
考虑到超宽带无线通信系统在高精度定位中需要极低的误码率,而实际通信中比特差错经常成串发生,为此在MB OFDM UWB通信中采用一种交织技术将连续误码分散成非连续误码,这样信道的突发错误在时间上得以扩散,使得此类误码大为降低,在接收... 考虑到超宽带无线通信系统在高精度定位中需要极低的误码率,而实际通信中比特差错经常成串发生,为此在MB OFDM UWB通信中采用一种交织技术将连续误码分散成非连续误码,这样信道的突发错误在时间上得以扩散,使得此类误码大为降低,在接收端利用解交织器完成反交织。以上方案利用FPGA编程实现,并下载到目标板中,使用ChipScope在线测试和验证设计的正确性。 展开更多
关键词 交织技术 FPGA UWB chipscope
下载PDF
一种星载NAND FLASH板级功能快速验证设计 被引量:1
15
作者 董振兴 朱岩 《现代电子技术》 北大核心 2016年第14期32-34,38,共4页
传统板级硬件功能验证方法使用示波器或逻辑分析仪对引出管脚进行测试,灵活性差,不适用于星载大容量NAND FLASH存储阵列。提出一种通过FPGA控制NAND FLASH复位和读ID操作,并自动遍历所有存储芯片的方法,配合Chip Scope Pro工具在线仿真... 传统板级硬件功能验证方法使用示波器或逻辑分析仪对引出管脚进行测试,灵活性差,不适用于星载大容量NAND FLASH存储阵列。提出一种通过FPGA控制NAND FLASH复位和读ID操作,并自动遍历所有存储芯片的方法,配合Chip Scope Pro工具在线仿真,实现星载NAND FLASH板级功能快速验证。实验结果表明,该方法简单有效,并可根据仿真验证结果快速做出板级功能有效性判断。 展开更多
关键词 NAND FLASH 星载存储器 硬件功能验证 chipscope 并行扩展
下载PDF
基于Virtex-5FPGA的系统监测器设计 被引量:1
16
作者 刘庆良 卢荣军 李建清 《电子设计工程》 2010年第2期56-59,共4页
Virtex-5FPGA系列器件自带的系统监测器模块为数字多普勒接收机中片上温度和供应电压的监测提供一种简单而高效的解决方案。在Xilinx ISE10.1开发平台中,利用Xilinx提供的系统监测器模块,根据要求设计一个系统监测器并仿真设计。然后,在... Virtex-5FPGA系列器件自带的系统监测器模块为数字多普勒接收机中片上温度和供应电压的监测提供一种简单而高效的解决方案。在Xilinx ISE10.1开发平台中,利用Xilinx提供的系统监测器模块,根据要求设计一个系统监测器并仿真设计。然后,在ChipScope中,通过JTAG接口观测器件的温度和供应电压并测试设计的内部信号,并给出测试结果。 展开更多
关键词 系统监测器 数字多普勒接收机 VIRTEX-5 FPGA chipscope JTAG
下载PDF
基于SATA2.0的高速存储系统设计实现 被引量:1
17
作者 解冬 刘敏 《电子产品世界》 2016年第7期39-42,共4页
本文介绍了一种高速数据存储系统,该系统采用SATA2.0协议,存储介质选择的是Intel公司新型固态硬盘,控制器选择的是Xilinx公司的Viretx-5系列FPGA,以及所提供的软件开发平台ISE和EDK联合开发工具,最后使用ChipScope对系统进行测试。多次... 本文介绍了一种高速数据存储系统,该系统采用SATA2.0协议,存储介质选择的是Intel公司新型固态硬盘,控制器选择的是Xilinx公司的Viretx-5系列FPGA,以及所提供的软件开发平台ISE和EDK联合开发工具,最后使用ChipScope对系统进行测试。多次测试结果显示,本系统能稳定有效地完成高速数据传输,且存储速度达到800MB/s。 展开更多
关键词 FPGA SATA2.0 固态硬盘 chipscope XILINX
下载PDF
FPGA片上调试方法 被引量:1
18
作者 刘华珠 《东莞理工学院学报》 2005年第3期34-38,共5页
介绍了现场可编程门阵列的片上调试的方法,分析了谊方法的优缺点,并重点介绍了片上调试系统的组成结构,同时以XILINX公司现场可编程门阵列为例,结合Xilinx公司ChipScope工具的使用,详细介绍了片上调试方法的具体实现。
关键词 调试方法 FPGA 现场可编程门阵列 chipscope XILINX公司 Xilinx公司 片上调试 组成结构 调试系统 详细介绍 优缺点
下载PDF
复杂FPGA的新型调试工具——软件逻辑分析仪 被引量:2
19
作者 宋帷城 王林 《计算机应用与软件》 CSCD 北大核心 2005年第4期43-44,95,共3页
本文介绍了XILINX公司的FPGA内部信号分析工具ChipScopePro的一些优良特性及其实用性。文章最后给出了一个VHDL的实际应用例子,给大家一个形象的概念。
关键词 FPGA 逻辑分析仪 调试工具 XILINX公司 软件 优良特性 分析工具 VHDL 实用性 信号
下载PDF
赛灵思面向最新VIRTEX-5 LXT平台推出完整的逻辑设计解决方案
20
《电子技术应用》 北大核心 2007年第1期89-89,共1页
赛灵思公司近日宣布面向最新Virtex^TM-5LXTFPGA平台推出完整的逻辑设计解决方案,包含升级版集成软件环境(ISETM)设计工具。Virtex^TM-5LXT FPGA平台是业内第一款提供硬代码PCI Express^TM端点和三重模式以太网媒体访问控制器(MAC... 赛灵思公司近日宣布面向最新Virtex^TM-5LXTFPGA平台推出完整的逻辑设计解决方案,包含升级版集成软件环境(ISETM)设计工具。Virtex^TM-5LXT FPGA平台是业内第一款提供硬代码PCI Express^TM端点和三重模式以太网媒体访问控制器(MAC)模快的FPGA。ISE8.2i提供独特的集成时序收敛环境和生产力增强功能,使用户充分领略到Virtex-5 LXT家族在连接性、性能和功率方面的优势。升级后的工具包括ISE^TM Foundation的8.2i版本最新服务包、ChipScope^TM Pro、PlanAhead^TM设计和分析工具。 展开更多
关键词 集成软件环境 chipscope 逻辑设计 FPGA 生产力 平台 设计收敛 FOUNDATION
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部