期刊文献+
共找到160篇文章
< 1 2 8 >
每页显示 20 50 100
红外焦平面CMOS单元读出电路 被引量:23
1
作者 袁祥辉 吕果林 +1 位作者 黄友恕 李兵 《半导体光电》 CAS CSCD 北大核心 1999年第2期123-126,共4页
研制出一种 C M O S 差分放大器组成的电容反馈互导放大器( C T I A) 型红外焦平面读出电路,其输出端带有相关双取样( C D S) 电路。对读出电路的注入效率进行了计算机模拟。介绍了器件的设计与工艺分析。实验结果表... 研制出一种 C M O S 差分放大器组成的电容反馈互导放大器( C T I A) 型红外焦平面读出电路,其输出端带有相关双取样( C D S) 电路。对读出电路的注入效率进行了计算机模拟。介绍了器件的设计与工艺分析。实验结果表明,在77 K 下,读出电路的动态范围为66 d B,功耗典型值为0 .53 毫瓦/ 展开更多
关键词 光电器件 红外焦平面阵列 cmos CTIA 读出电路 计算机模拟
下载PDF
CMOS集成电路低功耗设计方法 被引量:14
2
作者 徐芝兰 杨莲兴 《微电子学》 CAS CSCD 北大核心 2004年第3期223-226,共4页
 近年来,功耗问题已成为VLSI设计,尤其是在电池供电的应用中必须考虑的重要问题之一。文章通过对CMOS集成电路功耗起因的分析,对CMOS集成电路低功耗设计方法[1]和设计工具进行了深入的讨论。
关键词 cmos 集成电路 低功耗设计
下载PDF
CMOS电压基准的设计原理 被引量:9
3
作者 王红义 王松林 +1 位作者 来新泉 孙作治 《微电子学》 CAS CSCD 北大核心 2003年第5期415-418,421,共5页
 电压基准是集成电路一个重要的构成单元。结合多年设计经验,介绍了五类CMOS电压基准的设计原理、理论推导、参考电路、特点和主要性能指标,给出了主要参数的计算公式。最后,对各种CMOS电压基准的性能进行了比较。
关键词 cmos 电压基准 集成电路 设计原理 性能指标
下载PDF
低压低功耗模拟集成电路的发展 被引量:10
4
作者 严晓浪 吴晓波 《微电子学》 CAS CSCD 北大核心 2004年第4期371-376,共6页
 集成电路的低压低功耗设计已成为当今微电子领域研究的热点。介绍了集成电路(IC)低功耗设计问题的产生,在讨论IC的低功耗设计技术基础上,重点论述了模拟IC的低压低功耗设计问题,介绍了国内外最新的若干模拟IC低压低功耗解决方案及其...  集成电路的低压低功耗设计已成为当今微电子领域研究的热点。介绍了集成电路(IC)低功耗设计问题的产生,在讨论IC的低功耗设计技术基础上,重点论述了模拟IC的低压低功耗设计问题,介绍了国内外最新的若干模拟IC低压低功耗解决方案及其特点以及实现方法。 展开更多
关键词 模拟集成电路 低功耗 cmos 亚阈值导电 衬底驱动电路
下载PDF
2.9GHz0.35μm CMOS低噪声放大器 被引量:13
5
作者 陶蕤 王志功 +1 位作者 谢婷婷 陈海涛 《电子学报》 EI CAS CSCD 北大核心 2001年第11期1530-1532,共3页
随着特征尺寸的不断减小 ,深亚微米CMOS工艺其MOSFET的特征频率已经达到 5 0GHz以上 ,使得利用CMOS工艺实现GHz频段的高频模拟集成电路成为可能 .越来越多的射频工程师开始利用先进的CMOS工艺设计射频集成电路 ,本文给出了一个利用 0 3... 随着特征尺寸的不断减小 ,深亚微米CMOS工艺其MOSFET的特征频率已经达到 5 0GHz以上 ,使得利用CMOS工艺实现GHz频段的高频模拟集成电路成为可能 .越来越多的射频工程师开始利用先进的CMOS工艺设计射频集成电路 ,本文给出了一个利用 0 3 5 μmCMOS工艺实现的 2 9GHz单片低噪声放大器 .放大器采用片内集成的螺旋电感实现低噪声和单片集成 .在 3伏电源下 ,工作电流为 8mA ,功率增益大于 10dB ,输入反射小于 - 12dB . 展开更多
关键词 cmos工艺 低噪声放大器 螺旋电感
下载PDF
CMOS射频集成电路:成果与展望 被引量:4
6
作者 陈继伟 石秉学 《微电子学》 CAS CSCD 北大核心 2001年第5期323-328,共6页
CMOS射频集成电路的研究和制作将大大拓展集成电路的应用空间。文章介绍了采用CMOS工艺集成射频电路研究中所取得的成果 ,评述了其中存在的问题。
关键词 射频电路 集成电路 cmos 收发机
下载PDF
CMOS毫米波芯片与4096发射/4096接收超大规模集成相控阵设计实现 被引量:13
7
作者 赵涤燹 陈智慧 尤肖虎 《中国科学:信息科学》 CSCD 北大核心 2021年第3期505-519,共15页
大规模相控阵是解决毫米波无线传输距离受限的核心关键技术.传统的毫米波相控阵通常基于化合物半导体芯片加以实现,该类芯片成本高昂且难以实现系统单片集成,极大地限制了传统相控阵的应用范围.本文报道了基于CMOS成熟工艺的毫米波芯片... 大规模相控阵是解决毫米波无线传输距离受限的核心关键技术.传统的毫米波相控阵通常基于化合物半导体芯片加以实现,该类芯片成本高昂且难以实现系统单片集成,极大地限制了传统相控阵的应用范围.本文报道了基于CMOS成熟工艺的毫米波芯片设计及收发通道数为4096(4096发射/4096接收)的超大规模集成相控阵实现技术.CMOS体硅工艺具有集成度高、成本低廉等优势,但面临有源器件高频性能差、无源器件及互连线高频损耗大、高低温性能差异大等一系列技术瓶颈.通过引入电流复用跨导增强型低噪声放大器、基于新型版图结构的高效率功率放大器、矢量调制型数控无源移相器、基于电容补偿的超宽带衰减器、紧凑型功分器,以及高低温自适应偏置电路等技术,可以较好地解决CMOS体硅工艺所面临的上述瓶颈问题.基于65 nm CMOS体硅工艺,所实现的Ka频段CMOS相控阵芯片噪声系数为3.0 d B,发射通道效率为15%,无需校准即可实现精确幅相控制,相关测试结果表明所研制的低成本相控阵芯片具有集成度高、幅相控制精确等优势,噪声系数等关键技术指标接近砷化镓工艺.以此为基础,本文给出了基于多层混压PCB工艺的1024发射/1024接收超大规模"集成相控阵"设计技术,并将其扩展至4096发射/4096接收相控阵规模,最后给出了低成本、高集成宽带卫星移动通信终端在车载和船载条件下的示范应用结果. 展开更多
关键词 毫米波 集成电路 cmos工艺 接收机 发射机 多层混压PCB工艺 集成相控阵 宽带卫星通信
原文传递
0.18μm CMOS 10Gb/s光接收机限幅放大器 被引量:10
8
作者 金杰 冯军 +1 位作者 盛志伟 王志功 《电子学报》 EI CAS CSCD 北大核心 2004年第8期1393-1395,共3页
利用TSMC 0 18μmCMOS工艺设计了应用于SDH系统STM 6 4 (10Gb/s)速率级光接收机中的限幅放大器 .该放大器采用了改进的Cherry Hooper结构以获得高的增益带宽积 ,从而保证限幅放大器在 10Gb/s以及更高的速率上工作 .测试结果表明 ,此限... 利用TSMC 0 18μmCMOS工艺设计了应用于SDH系统STM 6 4 (10Gb/s)速率级光接收机中的限幅放大器 .该放大器采用了改进的Cherry Hooper结构以获得高的增益带宽积 ,从而保证限幅放大器在 10Gb/s以及更高的速率上工作 .测试结果表明 ,此限幅放大器在 10Gb/s速率上 ,输入动态范围为 4 2dB(3 2mV~ 5 0 0mV) ,5 0Ω负载上的输出限幅在 2 5 0mV ,小信号输入时的最高工作速率为 12Gb/s.限幅放大器采用 1 8V电源供电 ,功耗 110mW .芯片的面积为0 7mm× 0 9mm . 展开更多
关键词 STM-64 光接收机 限幅放大器 Cherry-Hooper结构 0.18μm cmos工艺
下载PDF
半导体温度传感器及其芯片集成技术 被引量:7
9
作者 林凡 吴孙桃 郭东辉 《仪表技术与传感器》 CSCD 北大核心 2003年第12期1-2,6,共3页
半导体温度传感器是利用集成电路的工艺技术,将硅基半导体的温度敏感元件与外围电路集成在同一芯片上,与传统类型的温度传感器比较,具有灵敏度高、线性好、体积小、功耗低、易于集成等优点。分别介绍了双极型工艺和CMOS工艺下的半导体... 半导体温度传感器是利用集成电路的工艺技术,将硅基半导体的温度敏感元件与外围电路集成在同一芯片上,与传统类型的温度传感器比较,具有灵敏度高、线性好、体积小、功耗低、易于集成等优点。分别介绍了双极型工艺和CMOS工艺下的半导体温度传感器的基本设计原理,并具体提出一种CMOS型集成温度传感器设计电路。此外,还介绍了半导体温度传感器的芯片集成技术,并总结了IC设计中出现的关键技术问题与解决方法。 展开更多
关键词 半导体温度传感器 集成电路 单片系统 灵敏度 双极型工艺 cmos工艺
下载PDF
低功耗高电源抑制比CMOS带隙基准源设计 被引量:3
10
作者 曾健平 田涛 +1 位作者 刘利辉 晏敏 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2005年第5期37-40,共4页
基于Ahujia基准电压发生器设计了低功耗、高电源抑制比CMOS基准电压发生器电路.其设计特点是采用了共源共栅电流镜,运放的输出作为驱动的同时还作为自身的偏置电路;其次是采用了带隙温度补偿技术.使用CSMC标准0.6μm双层多晶硅n-well C... 基于Ahujia基准电压发生器设计了低功耗、高电源抑制比CMOS基准电压发生器电路.其设计特点是采用了共源共栅电流镜,运放的输出作为驱动的同时还作为自身的偏置电路;其次是采用了带隙温度补偿技术.使用CSMC标准0.6μm双层多晶硅n-well CMOS工艺混频信号模型,利用Cadence的Spectre工具对其仿真,结果显示,当温度和电源电压变化范围为-50-150℃和4.5-5.5 V时,输出基准电压变化小于1.6 mV(6.2×10-6/℃)和0.13 mV;低频电源抑制比达到75 dB.电路在5 V电源电压下工作电流小于10 μA.该电路适用于对功耗要求低、稳定度要求高的集成温度传感器电路中. 展开更多
关键词 cmos集成电路 低功耗 共源共栅电流镜 高电压源抑制比 带隙基准
下载PDF
CMOS毫米波亚毫米波集成电路研究进展 被引量:8
11
作者 洪伟 陈继新 +8 位作者 严蘋蘋 汤红军 章丽 候德彬 蒯振起 周健义 朱晓维 周后型 吴柯 《微波学报》 CSCD 北大核心 2010年第4期1-6,共6页
近年来,随着工艺的不断进步,硅基集成电路已突破了仅适用于数字电路和低频模拟电路的传统观念,迅速拓展到毫米波甚至亚毫米波频段。在未来10年内,硅基工艺将具备覆盖毫米波频段的能力,并在部分器件与系统上实现到亚毫米波频段或太赫兹... 近年来,随着工艺的不断进步,硅基集成电路已突破了仅适用于数字电路和低频模拟电路的传统观念,迅速拓展到毫米波甚至亚毫米波频段。在未来10年内,硅基工艺将具备覆盖毫米波频段的能力,并在部分器件与系统上实现到亚毫米波频段或太赫兹的跨越。我国在该领域起步稍晚,但在国家重点基础研究发展计划("973"计划)、国家高技术研究发展计划("863"计划)和自然科学基金等的支持下,已快速开展研究并取得进展。文中概要介绍了国际上在硅基毫米波亚毫米波集成电路与系统方面的研究背景和我国特别是东南大学毫米波国家重点实验室在CMOS毫米波亚毫米波集成电路方面的最新研究进展。 展开更多
关键词 cmos器件 集成电路 毫米波 亚毫米波 太赫兹
下载PDF
1.25 Gbps并串转换CMOS集成电路 被引量:5
12
作者 赵文虎 王志功 +1 位作者 吴微 朱恩 《固体电子学研究与进展》 CAS CSCD 北大核心 2003年第1期73-78,共6页
分析了由超高速易重用单元构造的树型和串行组合结构 ,实现了在输入半速率时钟条件下 1 0路到1路吉比特率并串转换。通过理论推导着重讨论了器件延时和时钟畸变对并串转换的影响 ,指出了解决途径。芯片基于 0 .3 5μm CMOS工艺 ,采用全... 分析了由超高速易重用单元构造的树型和串行组合结构 ,实现了在输入半速率时钟条件下 1 0路到1路吉比特率并串转换。通过理论推导着重讨论了器件延时和时钟畸变对并串转换的影响 ,指出了解决途径。芯片基于 0 .3 5μm CMOS工艺 ,采用全定制设计 ,芯片面积为 2 4.1 9mm2 。串行数据输出的最高工作速率达到 1 .62 Gbps,可满足不同吉比特率通信系统的要求。在 1 .2 5 Gbps标准速率 ,工作电压 3 .3 V,负载为 5 0 Ω的条件下 ,功耗为 1 74.84m W,输出电压峰 -峰值可达到 2 .42 V,占空比为 49% ,抖动为 3 5 ps rms。测试结果和模拟结果一致 ,表明所设计的电路结构在性能、速度、功耗和面积优化方面的先进性。文中设计的芯片具有广泛应用和产业化前景。 展开更多
关键词 cmos 吉比特以太网 并串转换 互补金属氧化物半导体工艺 集成电路
下载PDF
后摩尔时代的碳基电子技术:进展、应用与挑战 被引量:7
13
作者 刘一凡 张志勇 《物理学报》 SCIE EI CAS CSCD 北大核心 2022年第6期386-421,共36页
近六十年来,以硅为核心材料的半导体技术,特别是CMOS集成电路技术推动了人类信息社会的深刻变革,但也逐渐接近其物理极限和工程极限,全球半导体产业已经进入后摩尔时代.半导体性碳纳米管具有高迁移率、超薄体等诸多优异的电学特性,因此... 近六十年来,以硅为核心材料的半导体技术,特别是CMOS集成电路技术推动了人类信息社会的深刻变革,但也逐渐接近其物理极限和工程极限,全球半导体产业已经进入后摩尔时代.半导体性碳纳米管具有高迁移率、超薄体等诸多优异的电学特性,因此成为后摩尔时代新型半导体材料的有力候选.基于碳纳米管的碳基电子技术历经二十余年发展,在材料制备、器件物理和晶体管制备等基础性问题中也已经取得了根本性突破,其产业化进程从原理上看已经没有不可逾越的障碍.因此,本文着重介绍了碳基电子技术在后摩尔时代的本征优势,综述了碳基电子技术的基础性问题、进展和下一步的优化方向,及其在数字集成电路、射频电子、传感器、三维集成和特种芯片等领域的应用前景.最后,本文还分析了碳基电子技术产业化进程中的综合性挑战,并对其未来发展做出预测和展望. 展开更多
关键词 碳纳米管 碳基电子技术 cmos 晶体管 集成电路
下载PDF
一种频率可调CMOS环形振荡器的分析与设计 被引量:4
14
作者 刘皓 景为平 《电子器件》 EI CAS 2006年第4期1023-1026,共4页
给出了一个采用0.6μm CMOS工艺设计的改进结构环形振荡器,电路由RC充放电回路、施密特单元以及反相延时单元组成,结构简单,工作频率受集成电路工艺参数影响小。该电路带有使能控制端,并且通过调节少量的外部元件可以改变电路的振荡频率... 给出了一个采用0.6μm CMOS工艺设计的改进结构环形振荡器,电路由RC充放电回路、施密特单元以及反相延时单元组成,结构简单,工作频率受集成电路工艺参数影响小。该电路带有使能控制端,并且通过调节少量的外部元件可以改变电路的振荡频率,适用作各类中/低频数字集成电路中的时钟产生电路。分析了改进结构环形振荡器的工作原理,给出了Hspice软件环境下电路仿真方法。电路流片封装后的实际测试结果表明,用该结构的环形振荡器作为时钟产生电路,工作稳定,满足了系统工作要求。 展开更多
关键词 cmos集成电路 环形振荡器 时钟产生电路 施密特触发器
下载PDF
3GHz低杂散锁相环中的低失配电荷泵 被引量:6
15
作者 祝军 张吉利 +2 位作者 王子谦 刁盛锡 林福江 《微电子学》 CAS CSCD 北大核心 2016年第4期480-483,共4页
基于SMIC 40nm CMOS工艺,提出了一种改进型电荷泵电路。在传统电荷泵锁相环中,电荷泵存在较大的电流失配,导致锁相环产生参考杂散,使锁相环输出噪声性能恶化。设计的电荷泵电路在电流源处引入反馈,降低了电流失配。仿真结果表明,在供电... 基于SMIC 40nm CMOS工艺,提出了一种改进型电荷泵电路。在传统电荷泵锁相环中,电荷泵存在较大的电流失配,导致锁相环产生参考杂散,使锁相环输出噪声性能恶化。设计的电荷泵电路在电流源处引入反馈,降低了电流失配。仿真结果表明,在供电电压为1.1V,电荷泵充放电电流为0.1mA,输出电压在0.3-0.7V范围变化时,电荷泵的电流失配率小于0.83%,锁相环的输出参考杂散为-65.5dBc。 展开更多
关键词 电荷泵 锁相环 电流失配 cmos集成电路
下载PDF
新型半静态低功耗D触发器设计 被引量:3
16
作者 王伦耀 吴训威 叶锡恩 《电路与系统学报》 CSCD 2004年第6期26-28,共3页
本文从简化触发器内部锁存器结构以降低功耗的要求出发,提出了一种新型的半静态D触发器设计。PSPICE模拟表明,新设计逻辑功能正确。与以往一些设计相比,新设计在功耗和速度上获得显著改进。
关键词 低功耗 触发器 cmos 集成电路
下载PDF
CMOS带隙基准电压源中的曲率校正方法 被引量:3
17
作者 史侃俊 许维胜 余有灵 《现代电子技术》 2006年第5期113-116,共4页
基准电压源是集成电路系统中一个非常重要的构成单元。结合近年来的设计经验,首先给出了带隙基准源曲率产生的主要原因,而后介绍了在高性能CMOS带隙基准电压源中所广泛采用的几种曲率校正方法。给出并分析了一些近年来采用曲率校正方法... 基准电压源是集成电路系统中一个非常重要的构成单元。结合近年来的设计经验,首先给出了带隙基准源曲率产生的主要原因,而后介绍了在高性能CMOS带隙基准电压源中所广泛采用的几种曲率校正方法。给出并分析了一些近年来采用曲率校正方法的CMOS带隙基准电压源核心电路以及他们的设计原理、理论推导、参考电路和特点。最后,对于所讨论的基准源电路进行了性能比较和优缺点分析。 展开更多
关键词 cmos 带隙基准源 曲率校正 集成电路
下载PDF
无源射频识别标签整流电路的分析与设计 被引量:4
18
作者 姜帆 郭东辉 《上海交通大学学报》 EI CAS CSCD 北大核心 2007年第S2期28-31,共4页
整流电路的设计是无源射频识别(RFID)标签的关键技术之一.基于两种传统的整流电路,分析影响其输出电压和能量转换效率(PCE)的几个因素,在此基础上提出了一种改进的整流电路.该电路采用栅极交叉连接的结构来消除天线到芯片的阈值电压压降... 整流电路的设计是无源射频识别(RFID)标签的关键技术之一.基于两种传统的整流电路,分析影响其输出电压和能量转换效率(PCE)的几个因素,在此基础上提出了一种改进的整流电路.该电路采用栅极交叉连接的结构来消除天线到芯片的阈值电压压降,并通过增加两个MOS管作为开关来抑制芯片到天线的电荷回流.电路的设计仿真结果显示,该整流电路具有较高的输出电压和PCE. 展开更多
关键词 无源RFID标签 整流电路 cmos集成电路
下载PDF
CMOS集成电路的闭锁特性和闭锁窗口分析 被引量:4
19
作者 许献国 杨怀民 胡健栋 《核电子学与探测技术》 CAS CSCD 北大核心 2004年第6期674-678,共5页
由于布局结构的复杂性,CMOS集成电路可能存在多个潜在的寄生闭锁路径。各个闭锁路径因触发剂量率和闭锁维持电压、闭锁维持电流不同而相互影响,可能产生一个或多个闭锁窗口。在详细分析CMOS集成电路闭锁特性的基础上,建立了"三径&q... 由于布局结构的复杂性,CMOS集成电路可能存在多个潜在的寄生闭锁路径。各个闭锁路径因触发剂量率和闭锁维持电压、闭锁维持电流不同而相互影响,可能产生一个或多个闭锁窗口。在详细分析CMOS集成电路闭锁特性的基础上,建立了"三径"闭锁模型,对闭锁窗口现象进行了合理解释。 展开更多
关键词 cmos 集成电路 闭锁路径 闭锁窗口 寄生结构
下载PDF
基于CMOS集成电路闩锁效应理论的实践 被引量:5
20
作者 樊海霞 朱纯仁 《电子测试》 2015年第9X期42-43,共2页
本文针对CMOS集成电路的闩锁效应产生的原因,结合实际调试过程中的案例,探索芯片内部发生闩锁效应后的故障表现并提出避免方法以及解决方案。
关键词 COMS集成电路 闩锁 单片机
下载PDF
上一页 1 2 8 下一页 到第
使用帮助 返回顶部