期刊文献+

基于VHDL的数字秒表系统的设计与实现

下载PDF
导出
摘要 如今数字秒表是日常生活中比较常见的电子产品,常用于体育比赛和时间计时,计时的精准性和稳定性是衡量数字秒表最重要的两个指标。现在市场上的数字秒表基本上都能满足计时准确的要求,但很少能满足计时稳定性的要求。针对市场的需求,本文设计了一种用于精确计时且计时稳定性高的数字秒表,该设计是在Quartus Ⅱ环境下,基于FPGA芯片,利用VHDL语言来编译的,具有开关、计时和显示功能,其计时精度较高,计时范围较大,计时稳定性好。该设计具有很强的实用性,有着非常广泛的应用。
作者 周炯辰
机构地区 西安中学
出处 《电子制作》 2017年第17期16-18,共3页 Practical Electronics
  • 相关文献

参考文献5

  • 1周润景,图雅,张丽敏编著..基于Quartus 的FPGA/CPLD数字系统设计实例[M].北京:电子工业出版社,2007:451.
  • 2王永维.一种基于FPGA的数字秒表设计方法[J].电子元器件应用,2012,14(1):10-13. 被引量:3
  • 3姚远,李辰编著..FPGA应用开发入门与典型实例 修订版[M].北京:人民邮电出版社,2010:427.
  • 4李洪伟,袁斯华编著..基于Quartus II FPGA/CPLD 设计[M].北京:电子工业出版社,2006:281.
  • 5许德成.基于FPGA的按键消抖动设计[J].吉林师范大学学报(自然科学版),2009,30(4):154-156. 被引量:5

二级参考文献5

共引文献6

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部