摘要
如今数字秒表是日常生活中比较常见的电子产品,常用于体育比赛和时间计时,计时的精准性和稳定性是衡量数字秒表最重要的两个指标。现在市场上的数字秒表基本上都能满足计时准确的要求,但很少能满足计时稳定性的要求。针对市场的需求,本文设计了一种用于精确计时且计时稳定性高的数字秒表,该设计是在Quartus Ⅱ环境下,基于FPGA芯片,利用VHDL语言来编译的,具有开关、计时和显示功能,其计时精度较高,计时范围较大,计时稳定性好。该设计具有很强的实用性,有着非常广泛的应用。
出处
《电子制作》
2017年第17期16-18,共3页
Practical Electronics