期刊文献+

基于FPGA的HMAC-SM3硬件实现 被引量:5

Implementation of HMAC-SM3 Algorithm on FPGA
下载PDF
导出
摘要 首次给出了以SM3作为底层函数的带密钥的消息认证码(HMAC)硬件实现过程.该实现采用了优化过的SM3子模块以及多次复用一个SM3模块,从而达到既节省面积,又在一定程度提高了实现吞吐率的效果. An implementation of the HMAC algorithm with an underlying hash function SM3 is presented. Multiplexed module SM3 and carry-save adder are applied in this implementation to achieve a better performance.
出处 《微电子学与计算机》 CSCD 北大核心 2015年第7期17-19,24,共4页 Microelectronics & Computer
关键词 SM3 HASH函数 HMAC 硬件实现 SM3 hash HMAC hardware implementation
  • 相关文献

参考文献6

二级参考文献34

  • 1杨晓辉,戴紫彬.基于FPGA的SHA-256算法实现[J].微计算机信息,2006(04Z):146-148. 被引量:12
  • 2田心宇,杨银堂,朱樟明,姚英.一种高速低功耗可重构流水线乘法器[J].微电子学与计算机,2006,23(8):14-16. 被引量:4
  • 3郝冬艳,张明,郑伟.低功耗VLSI芯片的设计方法[J].微电子学与计算机,2007,24(6):137-139. 被引量:15
  • 4冯登国.国内外信息安全研究现状及发展趋势[M].北京,.. 被引量:1
  • 5SCHNEIER B 吴世忠 等译.应用密码学(协议.算法与C源程序)[M].北京:机械工业出版社,2000.. 被引量:1
  • 6冯登国.国内外信息安全研究现状及发展趋势[M].北京,.. 被引量:1
  • 7FIPS PUB 180-2. Secure hash standard(SHA- 1)[S]. National Institute of Standards and Technology (NIST), 2002. 被引量:1
  • 8Marco Macchetti, Luigi Dadda. Quasi- pipeline hash circuits[ C]//Proc of the 17th IEEE Symposium on Computer Arithmetic. Ztaly: Milan, 2005. 被引量:1
  • 9Yu Mingyan, Zhou Tong, Wang Jinxiang, et al. An efficient asic implementation of SHA-1 engine for TPM[ C]// 2004 IEEE Asia- Pacific Conference on Circuits and Systems. [ S. L], 2004: 873 - 876. 被引量:1
  • 10Kang Y K, Kim D W, Kwon T W. An efficient implementation of hash function processor for IPSEC[ C]//South Korea, Proe of Third IEEE Asia- Pacific Conference on ASICs. IEEE Computer Society, 2002:93 - 96. 被引量:1

共引文献38

同被引文献29

引证文献5

二级引证文献16

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部