期刊文献+

基于FPGA图像传输终端像素时钟恢复设计 被引量:1

Design of Pixel Clock Recovery at Receiving End of Image Transmission Based on FPGA
下载PDF
导出
摘要 根据Xilinx Spartan-6中PLL的结构与相关特性,提出了一种在图像传输中动态配置像素时钟的方法。在发送端,将不同的像素时钟经过编码并与图像数据一起发送至接收端,接收端接收到编码值,并通过PLL动态重配置恢复出对应的像素时钟,可以在1.4μs完成图像传输格式的在线切换。该设计接口简单、变频速度快、实时性强、稳定性高、灵活性好,已成功应用到某光端机产品中。 According to the structure and related features of PLL in Xilinx Spartan-6, a method is proposed for configuring the pixel clock in the image transmission dynamically. The encoded value from different pixel clocks and the image data from the transmitting end are sent to the receiving end, and the corresponding pixel clock is recovered through PLL dynamic reconfiguration with on-line switchover of the image transmission formats in 1.4 μs. This de- sign features a simple interface, fast speed frequency conversion, hard real-time, high stability, instantaneity and flexibility, and has already been Successfully applied in some optical products.
出处 《电子科技》 2013年第12期114-117,共4页 Electronic Science and Technology
基金 湖南省教育厅科研基金资助项目(11C0068) 长沙市科技计划基金资助项目(K1101005-11) 长沙理工大学人才引进基金资助项目(10xxrc004) 湖南省重点学科建设基金资助项目 长沙理工大学精品课程基金资助项目(KC1128)
关键词 XILINX Spartan-6 PLL动态重配置 图像传输 像素时钟 Xilinx Spartan-6 PLL dynamic reconfiguration image transmission pixel clock
  • 相关文献

参考文献6

  • 1成华强.锁相环在捷变频率合成中的应用[J].电子质量,2010(7):1-3. 被引量:1
  • 2Xilinx Corporation. Spartan -6 FPGA clocking resources user guide [ M ]. USA : Xilinx Corporation,2012. 被引量:1
  • 3KARL K, CARL R. PLL dynamic reconfiguration [ M ]. USA : Xilinx Corporation,2010. 被引量:1
  • 4Xilinx Corporation. Spartan -6 libraries guide for hdl designs [ M ]. USA : Xilinx Corporation,2010. 被引量:1
  • 5TI Corporation. TLK2501 1.5 to 2.5 GBPS transceiver [ M]. USA : TI Corporation ,2003. 被引量:1
  • 6田耘,徐文波编著..Xilinx FPGA开发实用教程[M].北京:清华大学出版社,2008:610.

二级参考文献4

同被引文献7

引证文献1

二级引证文献6

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部