期刊文献+

基于FPGA的高速数据采集卡的设计 被引量:5

FPGA-based design of high-speed data acquisition card
下载PDF
导出
摘要 介绍一种采用USB 2.0接口与PC机进行数据传输的高速数据采集卡的设计。给出了硬件的基本结构和软件固件设计的基本方法,并对用FPGA设计FIFO做了重点阐述,同时对使用异步并行A/D转换与使用采样率为444~440MS/s的ADC器件的采样数据在FIFO内的数据传输进行了时序仿真,并分析了仿真结果。 A design method of high-speed data acquisition card which uses USB 2.0 interface and PC for data transmission is introduced. The basic structure of hardware and the basic method of software firmware design are presented. FIFO design based on FPGA is elaborated eaphatically. Moreover, asynchronous parallel A/D conversion and sampling data transmission within the FIFO through ADC device whose sampling rate is 40 MS/s are employed to carry out the timing simulation. The simulation results are analyzed in the paper.
作者 李露 段新文
出处 《现代电子技术》 2012年第18期146-148,共3页 Modern Electronics Technique
关键词 USB 2.0 A/D转换 FPGA 高速数据采集卡 USB 2.0 A/D conversion FPGA high-speed data acquisition card
  • 相关文献

参考文献10

二级参考文献18

共引文献33

同被引文献30

引证文献5

二级引证文献12

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部