期刊文献+

面向EEPROM应用的SPI主控制器设计与实现 被引量:8

Design and Implementation of SPI Controller for EEPROM Application
下载PDF
导出
摘要 串行同步总线SPI提供了微处理器和其他外设之间的接口标准。但许多微处理器或微控制器中没有SPI接口,造成了数据通信的不便,解决的办法是将SPI核集成到芯片中。鉴于此,在研究SPI总线协议的基础上,以外设EEPROM初始化外围部件互连总线PCI中的配置寄存器为例,介绍了集成在芯片中的SPI主控制器访问外设EEPROM的具体过程,给出了设计逻辑框图和各个模块的实现及电路综合情况。在modelsim中完成功能仿真,并进行FPGA验证,结果正确,达到了设计的预期目的。 Synchronous SPI serial bus provides interface standards between microprocessor and other peripherals. But many microprocessor or microcontroller have not SPI interface, resulting in data communications inconvenience, the solution to integrate SPI core into the chip. In view of this, basing of researching SPI bus protocol, the external EEPROM initializes PCI configuration registers, for example, the theory and the way of implementing an SPI controller accessing EEPROM with integrated in the chip are introduced, and the logical block diagram and implementation of each modules and circuit synthesis are presented. The results of modelsim simulation and FPGA verification are correct and meet the design intended purpose.
出处 《计算机系统应用》 2012年第4期64-67,共4页 Computer Systems & Applications
关键词 SPI总线 PCI控制器 WISHBONE总线 EEPROM FPGA SPI bus PC/controller wishbone bus EEPROM FPGA
  • 相关文献

参考文献9

  • 1王二萍..高速可复用SPI总线的设计与Verilog HDL实现[D].河南大学,2007:
  • 2Babulu K,Soundara K,Rajan.FPGA Implementation of USBTransceiver Macrocell Interface with USB2.0 Specifications.Emerging Trends in Engineering and Technology,2008.IC-ETET'08.First International Conference on.Nagpur,Mahara-shtra:IEEE Press,2008:966-970. 被引量:1
  • 3王珏文,金伟信,蔡一兵,颜莉萍.基于FPGA的SPI总线接口的实现[J].现代电子技术,2010,33(14):102-104. 被引量:28
  • 4潘志强,李演仁.PCI9052接口电路的功能及应用[J].电子元器件应用,2003,5(12):33-35. 被引量:1
  • 5张泉..片上总线WISHBONE的Verilog HDL实现[D].同济大学,2005:
  • 6易志明,林凌,郝丽宏,李树靖.SPI串行总线接口及其实现[J].自动化与仪器仪表,2002(6):45-48. 被引量:41
  • 7任爱锋.基于FPGA的嵌入式系统设计.西安:西安电子科技大学出版社,2005. 被引量:1
  • 8王钿,卓兴旺编著..基于Verilog HDL的数字系统应用设计 第2版[M].北京:国防工业出版社,2007:297.
  • 9夏宇闻..VERILOG数字系统设计教程[M],2003.

二级参考文献8

  • 1ST Microelectronics. M25P64 data sheet[R]. [2005-05-11]. http://www. ALLDATASHEET. com. 2005. 被引量:1
  • 2MICHAEL CilettiD.Verilog HDL高级数字设计[M].北京:电子工业出版社,2005. 被引量:1
  • 3卓兴旺.基于VerilogHDL的数字系统应用设计[M].北京:国防工业出版社,2007. 被引量:2
  • 4BERGERON Janick. Writing testbenches: functional verification of HDL models[M].[S. l ]: Kluwer Academic Publishers. 2003. 被引量:1
  • 5PALNITKARSamir.VerilogHDL数字设计与综合[M].2版.北京:电子工业出版社,2004. 被引量:1
  • 6IEEE. IEEE STD164-2001: IEEE standard verilog hardware description language[S]. USA: IEEE, 2001. 被引量:1
  • 7Xilinx.UART参考设计[EB/OL].[2006-11-21].http://www.fpga.com.cn/freeip.htm. 被引量:1
  • 8(美)TomShanley,(美)DonAnderson著,刘晖等.PCI系统结构[M]电子工业出版社,2000. 被引量:1

共引文献63

同被引文献60

引证文献8

二级引证文献26

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部