期刊文献+

循环冗余校验原理分析及硬件实现 被引量:1

下载PDF
导出
摘要 在网络数据通信中,由于噪声干扰或者传输中断等原因,往往使数据在传输的过程中出现错误,为了及时、可靠的把数据传输出去,就必须进行差错控制。循环冗余校验CRC(Cyclic Redundancy Check)因其编码简单且误判率很低,在数据通信系统中得到了广泛的应用。本文介绍了循环冗余效验码的基本原理及其硬件电路实现。
出处 《科技信息》 2011年第7期I0044-I0044,I0081,共2页 Science & Technology Information
  • 相关文献

参考文献3

二级参考文献7

  • 1刘新宁,王超等.一种快速CRC算法的硬件实现方法.南京:2003. 被引量:1
  • 2Weidong Lu and Stephan Wong. A Fast CRC Update Implementation. 被引量:1
  • 3Koopman, P. 32-bit cyclic redundancy codes for Internet applications, Intl. Conf. Dependable Systems and Networks (DSN), Washington DC, 2002, 7:459-468. 被引量:1
  • 4Lin, Shu & D. Costello. Error Control Coding, Prentice-Hall, 1983. 被引量:1
  • 5Baicheva, T., S. Dodunekov & P. Kazakov. On the cyclic redundancy-check codes with 8-bit redundancy, Computer Communications, 1998,21:1 030-1 033. 被引量:1
  • 6Castagnoli G., S. Braeuer & M. Herrman. Optimization of Cyclic Redundancy-Check Codes with 24 and 32 Parity Bits, IEEE Trans. on Communications, 1933,41 (6). 被引量:1
  • 7周祖荣,张鹏远.对帧校验序列的研究[J].青岛科技大学学报(自然科学版),2003,24(1):83-86. 被引量:3

共引文献43

同被引文献6

引证文献1

二级引证文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部