期刊文献+

超高速A/D转换器结构 被引量:3

下载PDF
导出
摘要 介绍了超高速A/D转换器的四种常用结构:全并行(闪烁型)结构、二步式结构、折迭插入式结构以及每级一位结构。以8位超高速A/D转换器为例,分析比较了这四种结构的工作原理、结构特点、以及设计制作上存在的问题;并着重对折迭插入式ADC的结构原理进行了详细介绍。超高速A/D转换器主要应用于高分辨率雷达,特别是带有活动目标显示的雷达、以及数字存储示波器、瞬态记录仪和HDTV等方面。
作者 王若虚
出处 《微电子学》 CAS CSCD 北大核心 1997年第5期285-292,共8页 Microelectronics
  • 相关文献

同被引文献15

  • 1揭庆应.数字校正高速14位A/D转换器设计原理[J].微电子学,1996,26(2):65-70. 被引量:1
  • 2AllenPE,HolbergDR(著).CMOS模拟集成电路设计[M].冯军,李智(译).北京:电子工业出版社,2006.360-386. 被引量:6
  • 3FLYRM M, SHEAHAN B. A 400 Msample/s 6b CMOS folding and interpolating ADC [J]. IEEE J Sol Sta Circ, 1998, 33(12): 1932-1938. 被引量:1
  • 4LI Yunchu, EDGAR S S. A wide input band-width 7- bit 300-Msample/s folding and current mode interpolating ADC [J]. IEEE J Sol Sta Circ, 2003, 38(8), 1405-1410. 被引量:1
  • 5ARDIE G W, VENE S, RUDY J, et al. An 80-MHz, 80-mW, 8-b CMOS folding A/D converter with distributed track-and-hold preprocessing [J]. IEEE J Sol Sta Circ, 1996, 31(12):1846-1853. 被引量:1
  • 6ZHANG Xin, YU Dunshan, SHENG Shimin. A CMOS differential difference amplifier with reduced nonlinearity error of imerpolation for interpolating ADCs [C]//IEEE Asia Pacific Conf. Singapore. 2006: 9-12. 被引量:1
  • 7HARPE P, ZANIKOPOULOS A, HEGT H, et al. A 62 dB SFDR, 500 MSPS, 15 mW open-loop track-and- hold circuit [C]//Norchip Conf. Sweden, 2006: 103- 106. 被引量:1
  • 8JOHNS D, MARTIN K. Analog integrated circuit design [M]. New York: John Wiley & Sons, 1997: 600-603. 被引量:1
  • 9KRUMMENACHER K, JOEHL N. A 4-MHz CMOS continuous-time filter with on-chip automatic tuning [J]. IEEE J Sol Sta Circ, 1988, 23(3): 750-758. 被引量:1
  • 10KUO K C, LEUCIUC A. A linear MOS transconductor using source degeneration and adaptive biasing [J]. IEEE Trans Circ and Syst, 2001, 48(10): 937-943. 被引量:1

引证文献3

二级引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部