期刊文献+

S698M SoC芯片中EDAC模块的设计与实现 被引量:8

Design and Realization of Error Detection and Correction Circuit in S698M SoC Processor
下载PDF
导出
摘要 EDAC检错纠错模块在电子、通信以及航空航天等领域有着广泛的应用。本文主要介绍了利用[39,32]扩展海明码的EDAC模块的基本原理和用VHDL语言设计实现EDAC的设计实现,该模块在XIL-INXISE软件开发环境下通过设计、综合、仿真,验证了设计的正确性。 Error Detection And Correction is widely applied in many fields, such as space navigation, aviation and communication. This paper emphasized on the basic principles and design procedure by VHDL in detail. The implementation of design, simulation and synthesis is under the software of XILINX ISE. A reasonable simulation result is given.
出处 《中国集成电路》 2008年第9期50-54,共5页 China lntegrated Circuit
关键词 错误检测与校正(EDAC) 单粒子翻转(SEU) VHDL 扩展海明码 Error Detection And Correction ( EDAC ) single event upset ( SEU ) VHDL Extended hamming code
  • 相关文献

参考文献5

  • 1[1]Orbita Software Engineering Inc.32-bit SPARC V8 Embedded Processor Sailing S698M User's Manual,www.myorbita.net,2004 被引量:1
  • 2王爱英主编..计算机组成与结构[M].北京:清华大学出版社,2001:437.
  • 3刘富全编..纠错编码技术及应用[M].哈尔滨:哈尔滨船舶工程学院出版社,1993:252.
  • 4刘淑芬,崔星.计算机RAM检错纠错电路的设计与实现[J].航天控制,2003,21(4):59-67. 被引量:5
  • 5[7]边计年,薛宏熙.用VHDL设计电子线路.清华大学出版社,2000 被引量:1

共引文献4

同被引文献36

引证文献8

二级引证文献27

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部