期刊文献+

晶圆级芯片尺寸封装技术 被引量:1

Wafer-Level Chip Size Package(WL-CSP)
下载PDF
导出
摘要 尺寸缩减几乎是电子封装技术应用的主要驱动力之一。高功能性和高可靠性与尺寸缩减的相互作用,也是所有微电子系统的决定因素。因此,最佳产品设计、最小单芯片封装和板技术的最佳结合,将提供最佳解决方案。晶圆级CSP将是匹配所有电子系统要求、降低总成本的单芯片封装技术的最佳方案。 Size reduction is one of the main driving forces for packaging in nearly all electronic applications. The interaction of size reduction with highest functionality and high reliability is also predominant for all micro-electronic systems. Therefore a synergism of optimal product design, smallest single chip package and board technology will give the best solution. Wafer level CSP will be the best solution for single chip packaging matching all requirements for electronic systems and reducing total cost.
作者 杨建生
出处 《电子工业专用设备》 2007年第6期26-30,共5页 Equipment for Electronic Products Manufacturing
关键词 芯片尺寸封装 再分布技术 晶圆级芯片尺寸封装(WL-CSP) Chip size package Redistribution technology WL-CSP.
  • 相关文献

参考文献4

  • 1M. Topper, K. Heinricht, A. Kloeser, O. Ehrmann, H. Reichl, and L. Danzer. Chip size package-Redistribution at wafer -level and assembly [D]. Future Circuits Int, vol. 3,1998. 被引量:1
  • 2P. Garrou. High density ,low cost packaging and interconnect technology [D]. in Proc.2nd IEMT/MC Symp., Omiya, Tokyo, Japan, Apr. 1998. 被引量:1
  • 3电子封装技术丛书编委会编.微电子封装技术手册[M].合肥:中国科学技术大学出版社,2003.208~358 被引量:3
  • 4电子封装技术丛书编委会.集成电路封装试验手册[M].北京:电子工业出版社,1998.110-118 被引量:2

共引文献3

同被引文献9

引证文献1

二级引证文献5

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部