期刊文献+

DRM系统信道编码器模块实现研究 被引量:1

Study of Channel Encoder Module for DRM Broadcasting System
下载PDF
导出
摘要 本文依据ETSI颁布的DRM系统标准,分别基于FPGA、普通DSP和VLIW DSP三种不同硬件平台实现了DRM系统信道编码器模块,并对基于三种不同硬件平台的实现进行比较分析。 According to the DRM Standard released by the ETSI, three approaches are described to channel encoder for the DRM system in this paper. The three hardware platforms are built on FPGA, general DSP and VLIW DSP. A comparison is made among the three designs in this paper.
出处 《北京广播学院学报(自然科学版)》 2005年第3期54-62,共9页 Journal of Beijing Broadcasting Institute(Science and Technology)
关键词 DRM系统 信道编码 可删除卷积编码 DSP FPGA DRM system channel encoder punctured convolutional encoding DSP FPGA
  • 相关文献

参考文献6

  • 1[1]李栋编.数字声音广播[C].北京:北京广播学院出版社,2001. 被引量:2
  • 2[2]ETSI ES 201 980 v1.2.2.ETSI Standard[S].2003. 被引量:1
  • 3邓纶晖,陈伟,陈远知.DRM系统OFDM模块实现研究[J].中国传媒大学学报(自然科学版),2003,11(4):1-8. 被引量:2
  • 4[4]ACEX 1K Programmable Logic Device Family data sheet[J].Altera 2001. 被引量:1
  • 5[5]TMS320VC5421 Fixed-Point Digital Signal Processor-Data Manual[J].Revised November 2001. 被引量:1
  • 6[6]TMS320C6701 floating-point digital signal processor.Texas Instruments Incorporated[J].December,2002. 被引量:1

二级参考文献3

共引文献2

同被引文献58

引证文献1

二级引证文献8

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部