期刊文献+
共找到52篇文章
< 1 2 3 >
每页显示 20 50 100
我国集成电路测试技术现状及发展策略 被引量:31
1
作者 俞建峰 陈翔 杨雪瑛 《中国测试》 CAS 2009年第3期1-5,共5页
集成电路在现代电子整机中的应用比重已超过25%,测试是分析集成电路缺陷的最好工具,通过测试可以提高集成电路的成品率。通过分析我国集成电路产业现状,论述我国集成电路的设计验证测试、晶圆测试、芯片测试、封装测试等关键测试环节的... 集成电路在现代电子整机中的应用比重已超过25%,测试是分析集成电路缺陷的最好工具,通过测试可以提高集成电路的成品率。通过分析我国集成电路产业现状,论述我国集成电路的设计验证测试、晶圆测试、芯片测试、封装测试等关键测试环节的技术水平,提出进一步发展我国集成电路测试产业的相关建议。 展开更多
关键词 集成电路 设计验证 晶圆测试 芯片测试 封装测试 发展策略
下载PDF
基于DPI-C接口的可扩展SOC验证平台 被引量:12
2
作者 李璐 周春良 +2 位作者 冯曦 周芝梅 朱承治 《电子设计工程》 2018年第4期136-140,共5页
本文提出和实现了一种基于DPI-C(直接编程接口C)程序的可扩展SOC验证环境。该平台针对基于AMBA总线的SOC(片上系统)芯片的功能验证需求,采用内嵌DPI-C程序和UVM验证技术,通过调用DPI-C程序控制VIP(验证知识产权核)行为,实现了VIP和DPI-... 本文提出和实现了一种基于DPI-C(直接编程接口C)程序的可扩展SOC验证环境。该平台针对基于AMBA总线的SOC(片上系统)芯片的功能验证需求,采用内嵌DPI-C程序和UVM验证技术,通过调用DPI-C程序控制VIP(验证知识产权核)行为,实现了VIP和DPI-C程序的交互通信。该平台已应用于电力通信芯片的验证中,验证过程中激励开发简单且调试方便,实现100%功能覆盖率,极大提高验证效率。 展开更多
关键词 直接编程接口 通用验证方法 验证知识产权核 片上系统
下载PDF
系统芯片的混合验证方法 被引量:5
3
作者 韩俊刚 《西安邮电学院学报》 2002年第1期12-17,共6页
阐述系统芯片 (SOC)的设计验证特点。综述目前流行的验证方法 ,指出所存在的问题。
关键词 形式化验证 系统芯片 模型检验 半形式化方法
下载PDF
专用集成电路设计中的芯核和设计复用技术 被引量:7
4
作者 龚雪皓 郑学仁 刘百勇 《微电子学》 CAS CSCD 北大核心 2000年第2期113-116,共4页
在“片上系统”等高复杂度的芯片设计中 ,典型的知识产权产品——芯核的应用以及设计复用技术越来越成为流行的关键设计技术。文中全面地介绍了芯核的含义、选用原则、基于芯核的芯片设计的验证模型和解决方案 ,以及芯核对 EDA技术和产... 在“片上系统”等高复杂度的芯片设计中 ,典型的知识产权产品——芯核的应用以及设计复用技术越来越成为流行的关键设计技术。文中全面地介绍了芯核的含义、选用原则、基于芯核的芯片设计的验证模型和解决方案 ,以及芯核对 EDA技术和产业的影响。 展开更多
关键词 专用集成电路 芯核 设计复用
下载PDF
片上多核处理器验证:挑战、现状与展望 被引量:7
5
作者 郭阳 李思昆 屈婉霞 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2012年第12期1521-1532,共12页
随着集成电路工艺水平的不断提升以及应用对处理器性能要求的日益增长,验证已成为未来片上多核处理器发展的主要技术瓶颈.文中深入分析了片上多核处理器验证中状态空间大、完备性不足、存储结构与互连网络验证复杂、硅后验证困难等突出... 随着集成电路工艺水平的不断提升以及应用对处理器性能要求的日益增长,验证已成为未来片上多核处理器发展的主要技术瓶颈.文中深入分析了片上多核处理器验证中状态空间大、完备性不足、存储结构与互连网络验证复杂、硅后验证困难等突出问题,系统地总结了片上多核处理器模拟验证、硬件仿真、形式验证、硅后验证等方面的研究进展,并对该领域未来的发展方向进行了分析与展望. 展开更多
关键词 片上多核处理器 模拟验证 形式验证 片上网络 集成电路
下载PDF
软硬件混合的高效CHI协议分析
6
作者 赵祉乔 周理 +3 位作者 荀长庆 潘国腾 铁俊波 王伟征 《计算机工程与科学》 CSCD 北大核心 2024年第2期224-231,共8页
在片上系统SoC开发过程中,如何高效准确地进行功能验证与性能分析,是亟待解决的难题。针对目前在FPGA原型平台上对片上网络协议监测手段有限的问题,提出了一种软硬件混合的高效CHI协议监测和分析方法,通过SystemVerilog的直接编程接口DP... 在片上系统SoC开发过程中,如何高效准确地进行功能验证与性能分析,是亟待解决的难题。针对目前在FPGA原型平台上对片上网络协议监测手段有限的问题,提出了一种软硬件混合的高效CHI协议监测和分析方法,通过SystemVerilog的直接编程接口DPI连接C代码,由可综合的硬件部分提供共享函数体,不可综合的软件部分通过共享函数体从片上网络协议的各个通道捕捉待测SoC中的CHI报文,进行离线保存或在线检查。实验结果表明,该方法具有硬件资源占用少、可重用性高的优点,离线模式对仿真速率影响不大,在线模式可以在待测SoC运行的同时发现问题,能够实现在原型平台上对CHI协议报文的高效监测,有效加速SoC问题的定位和性能分析。 展开更多
关键词 CHI协议 FPGA 芯片验证 软硬件混合
下载PDF
Random testing for system-level functional verification of system-on-chip 被引量:4
7
作者 Ma Qinsheng Cao Yang +1 位作者 Yang Jun Wang Min 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 2009年第6期1378-1383,共6页
In order to deal with the limitations during the register transfer level verification, a new functional verification method based on the random testing for the system-level of system-on-chip is proposed.The validity o... In order to deal with the limitations during the register transfer level verification, a new functional verification method based on the random testing for the system-level of system-on-chip is proposed.The validity of this method is proven theoretically.Specifically, testcases are generated according to many approaches of randomization.Moreover, the testbench for the system-level verification according to the proposed method is designed by using advanced modeling language.Therefore, under the circumstances that the testbench generates testcases quickly, the hardware/software co-simulation and co-verification can be implemented and the hardware/software partitioning planning can be evaluated easily.The comparison method is put to use in the evaluation approach of the testing validity.The evaluation result indicates that the efficiency of the partition testing is better than that of the random testing only when one or more subdomains are covered over with the area of errors, although the efficiency of the random testing is generally better than that of the partition testing.The experimental result indicates that this method has a good performance in the functional coverage and the cost of testing and can discover the functional errors as soon as possible. 展开更多
关键词 VLSI circuit verification random process FUNCTION TESTING SYSTEM-ON-chip system-level.
下载PDF
低功耗便携式数字音频广播收音机中AAC LC解码器的设计优化 被引量:5
8
作者 陆明莹 张丽丽 +2 位作者 王国裕 张红升 李良威 《电子与信息学报》 EI CSCD 北大核心 2011年第5期1229-1233,共5页
针对目前数字音频广播(DAB)收音机中DSP软件AAC+解码器功耗大的问题,该文提出了低功耗AAC LC解码器的ASIC设计,以极低的硬件代价完成了最基本的DAB+节目解码,加入DAB解码芯片后巧妙地实现了DAB+和DAB两种不同标准的兼容。该文设计优化... 针对目前数字音频广播(DAB)收音机中DSP软件AAC+解码器功耗大的问题,该文提出了低功耗AAC LC解码器的ASIC设计,以极低的硬件代价完成了最基本的DAB+节目解码,加入DAB解码芯片后巧妙地实现了DAB+和DAB两种不同标准的兼容。该文设计优化了反量化与IMDCT算法,使用了分时工作法,从而实现了低功耗。该设计的系统时钟为16.384 MHz,采用0.18μm CMOS工艺,功耗约为6.5 mW,并与DAB信道解码结合,通过了FPGA开发板上的实时验证,且完成了芯片的版图设计,芯片面积为14 mm2。 展开更多
关键词 AACLC解码器 数字音频广播(DAB)收音机 ASIC设计 FPGA验证 芯片版图
下载PDF
基于模拟的SoC功能验证研究 被引量:5
9
作者 姚爱红 孙盟哲 袁莉娜 《微电子学与计算机》 CSCD 北大核心 2013年第5期1-9,共9页
基于模拟的验证技术在SoC等复杂数字系统功能验证中一直占据统治地位.模拟激励产生的速度和质量是决定验证过程收敛速度的关键因素,覆盖率信息定量地表示了验证完成的程度.覆盖率导向的受约束随机激励生成技术提高了验证过程的效率和自... 基于模拟的验证技术在SoC等复杂数字系统功能验证中一直占据统治地位.模拟激励产生的速度和质量是决定验证过程收敛速度的关键因素,覆盖率信息定量地表示了验证完成的程度.覆盖率导向的受约束随机激励生成技术提高了验证过程的效率和自动化程度.按照是否需要待验证设计的内部结构信息,将受约束随机激励生成技术分为基于学习的激励生成和基于构造的激励生成两类并分别进行分析.对基于模拟的SoC功能验证涉及的其它关键技术如:约束定义、覆盖率分析及IP核及核间通信协议的功能验证等国内外研究现状进行了分析和总结,并对未来的发展趋势和研究方向进行了展望. 展开更多
关键词 功能验证 受约束随机模拟 激励生成 覆盖率 系统芯片
下载PDF
VLSI设计中一种新型的功能验证方法 被引量:3
10
作者 任宇 王以伍 《微计算机信息》 北大核心 2006年第12Z期285-287,共3页
本文在研究了传统的VLSI设计中采用的功能验证方法后,分析了各种方法的特点和不足之处。提出了一种新型的适合于大规模集成电路功能验证的新方法,详细介绍了这种功能验证方法的度量进度机制和验证完备性判断依据,并给出了这种新方法的... 本文在研究了传统的VLSI设计中采用的功能验证方法后,分析了各种方法的特点和不足之处。提出了一种新型的适合于大规模集成电路功能验证的新方法,详细介绍了这种功能验证方法的度量进度机制和验证完备性判断依据,并给出了这种新方法的操作流程和关键点。 展开更多
关键词 功能验证 VLSI ASIC 芯片
下载PDF
一种可重用的验证平台结构 被引量:3
11
作者 詹文法 马俊 +1 位作者 张溯 许修兵 《微机发展》 2005年第3期127-129,共3页
传统的验证方法学已经不能满足SoC验证的需求,现在通常使用验证平台来提高验证的质量。SoC的设计实际上是IP的集成设计,因此需要建立两个验证平台:IP单独验证平台和SoC集成验证平台。为了减少验证时间,提高验证质量,最有效的办法是使这... 传统的验证方法学已经不能满足SoC验证的需求,现在通常使用验证平台来提高验证的质量。SoC的设计实际上是IP的集成设计,因此需要建立两个验证平台:IP单独验证平台和SoC集成验证平台。为了减少验证时间,提高验证质量,最有效的办法是使这两个验证平台统一,即IP单独验证平台的部分元件甚至全部元件可以直接被SoC集成验证平台重用。文中提出的验证平台结构,可以直接使IP单独验证平台的部分元件,如激励、驱动、监视器、脚本等可以直接为SoC集成验证平台所重用。 展开更多
关键词 验证平台 功能验证 总线 系统芯片 可重用性
下载PDF
多态性PCIE桥扩展芯片的设计和硅后验证
12
作者 邓佳伟 王琪 +2 位作者 张梅娟 张明月 杨楚玮 《电子技术应用》 2023年第2期20-25,共6页
作为主流的总线协议,PCIE(Peripheral Component Interconnect Express)总线的应用场景越来越丰富,连接的外围设备也越来越多。而无论桌面还是嵌入式的通用处理器上,PCIE控制器数量有限,同时很多PCIE桥芯片的功能也很局限。为此设计出... 作为主流的总线协议,PCIE(Peripheral Component Interconnect Express)总线的应用场景越来越丰富,连接的外围设备也越来越多。而无论桌面还是嵌入式的通用处理器上,PCIE控制器数量有限,同时很多PCIE桥芯片的功能也很局限。为此设计出一款具备多态性的PCIE扩展桥芯片来扩展处理器PCIE处理能力。该芯片的多通路、高通量、多态性的属性有效弥补了传统处理器PCIE能力不足的缺点。方案通过硅后验证方法,确定了芯片的可行性和稳定性,方案也为后续具备更多通路和属性的PCIE扩展芯片提供了设计思路。 展开更多
关键词 PCIE桥 功能验证 多态性 芯片 芯片设计
下载PDF
一种基于UVM的高层次化1394链路层验证方法
13
作者 魏美荣 田泽 +1 位作者 王宣明 郭蒙 《计算机技术与发展》 2021年第9期143-148,共6页
链路层是IEEE-1394高性能串行总线的一个重要组成部分,用于实现IEEE Std 1394-2008协议规定的链路层功能。为了有效模拟链路层的各种复杂工作复杂场景,并保证链路层和事务层的验证人员相互独立验证,文中从分析1394总线链路层功能特点出... 链路层是IEEE-1394高性能串行总线的一个重要组成部分,用于实现IEEE Std 1394-2008协议规定的链路层功能。为了有效模拟链路层的各种复杂工作复杂场景,并保证链路层和事务层的验证人员相互独立验证,文中从分析1394总线链路层功能特点出发,提出了一种基于UVM的高层次化1394链路层验证方法,并详细描述了该方法包括的验证环境、验证流程以及验证平台的搭建等。最后,经过系统级功能仿真测试和功能覆盖率结果分析表明,该方法满足1394链路层功能验证需求,基于UVM搭建的高层次的模型结构具有良好的复用性,基于这种方法搭建的验证平台,通过编写脚本语言,设计自动化的运行环境,可实现功能覆盖率100%,大大简化了UVM测试的复杂性,加快了芯片验证的速度,显著减小了人工验证的工作量和潜在误差。 展开更多
关键词 1394总线 UVM 链路层 覆盖率 验证平台 芯片验证
下载PDF
AAC解码中感知噪声替代算法的研究和实现
14
作者 王国裕 郭光宇 +2 位作者 陆明莹 张红升 蒋涛 《重庆邮电大学学报(自然科学版)》 CSCD 北大核心 2013年第4期450-454,共5页
针对先进间频解码(advanced audio coding,AAC)中感知噪声替代(perceptual noise substitution,PNS)模块运算量大、不易硬件实现的问题,利用线性反馈移位产生伪随机序列模拟知觉噪声,并利用分段查表的方法对噪声进行整形,从而简化了PNS... 针对先进间频解码(advanced audio coding,AAC)中感知噪声替代(perceptual noise substitution,PNS)模块运算量大、不易硬件实现的问题,利用线性反馈移位产生伪随机序列模拟知觉噪声,并利用分段查表的方法对噪声进行整形,从而简化了PNS的解码算法。电路设计上,采用与AAC解码器复用RAM和运算模块的方法,以降低硬件资源消耗。设计结果表明,通过了现场可编程门阵列(field-programmable gate array,FPGA)验证并完成流片,芯片采用0.18μm CMOS工艺,PNS解码耗用1 528个逻辑门,整个AAC(含PNS)解码器功耗为8.5 mW,保持了原有设计低功耗的特点。 展开更多
关键词 先进间频解码(ACC) 感知噪声替代(PNS) FPGA验证 芯片设计
原文传递
基于固件的系统芯片协同验证平台
15
作者 李皓 李险峰 +4 位作者 庞九凤 黄侃 郑衍松 佟冬 程旭 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2011年第9期1593-1602,共10页
使用FPGA进行全系统仿真是验证基于平台设计的系统芯片(SoC)的有效手段,但FPGA原型验证一方面须等待硬件设计完成编码,另一方面FPGA全系统环境下的硬件设计错误定位耗时,验证周期较长.为更早展开系统级验证工作并缩短验证周期,提出一种... 使用FPGA进行全系统仿真是验证基于平台设计的系统芯片(SoC)的有效手段,但FPGA原型验证一方面须等待硬件设计完成编码,另一方面FPGA全系统环境下的硬件设计错误定位耗时,验证周期较长.为更早展开系统级验证工作并缩短验证周期,提出一种基于固件的协同验证平台——FCVP.FCVP在FPGA上基于固件模拟待测硬件设计和系统模块,通过运行真实工作负载,对比FPGA中待测硬件设计和FCVP模拟参考模型的行为,帮助分析、定位硬件设计错误.在PKUnity86 SoC上进行验证的实例表明,FCVP可用于SoC设计初期验证,并可有效地辅助硬件设计错误的定位.性能评测显示,FCVP模拟性能优于纯软件模拟器. 展开更多
关键词 协同验证 系统芯片 固件 全系统模拟器 硬件设计错误 基于平台的设计
下载PDF
自动指纹识别算法在嵌入式系统上的实现 被引量:12
16
作者 刘旭 田捷 《计算机工程与应用》 CSCD 北大核心 2002年第21期120-122,124,共4页
介绍了一种自动指纹识别算法在嵌入式系统上的实现方案。详细介绍了系统各部分的组成,包括系统的硬件设计和软件设计。针对图像处理应用在嵌入式系统上实现的困难,该文提出了自己的行之有效的解决方案。因此该文对其他做嵌入式系统设计... 介绍了一种自动指纹识别算法在嵌入式系统上的实现方案。详细介绍了系统各部分的组成,包括系统的硬件设计和软件设计。针对图像处理应用在嵌入式系统上实现的困难,该文提出了自己的行之有效的解决方案。因此该文对其他做嵌入式系统设计的设计人员而言可能具有有效的指导作用。 展开更多
关键词 自动指纹识别算法 嵌入式系统 图像处理 图像识别 DSP芯片
下载PDF
片上多核处理器存储一致性验证 被引量:13
17
作者 王朋宇 陈云霁 +2 位作者 沈海华 陈天石 张珩 《软件学报》 EI CSCD 北大核心 2010年第4期863-874,共12页
存储一致性验证是片上多核处理器功能验证的重要部分.由于验证并行程序的执行结果是否符合存储一致性模型理论上是NP难问题,现有的验证方法中只能采用一些时间复杂度大于O(n3)的不完全方法.发现在支持写原子性的多处理器系统中,两条执... 存储一致性验证是片上多核处理器功能验证的重要部分.由于验证并行程序的执行结果是否符合存储一致性模型理论上是NP难问题,现有的验证方法中只能采用一些时间复杂度大于O(n3)的不完全方法.发现在支持写原子性的多处理器系统中,两条执行时间不重叠的操作之间存在确定的时间序.通过引入时间序的概念,设计并实现了一种线性时间复杂度的存储一致性验证工具LCHECK.LCHECK利用时间序将验证局部化,使得在表示程序执行结果的有向图中,序关系边的推导和正确性检测都被限定在有限范围内.与现有其他方法相比,LCHECK时间复杂度低,对程序长度和访存地址数没有限制,因此验证效率更高.作为国产片上多核处理器龙芯3号的重要验证工具,LCHECK发现了一些存储系统的设计错误. 展开更多
关键词 存储一致性模型 验证 时间序 片上多核处理器 缓存一致性
下载PDF
SOC设计的软硬件协同验证研究 被引量:4
18
作者 李建成 庄钊文 张亮 《半导体技术》 CAS CSCD 北大核心 2007年第10期904-908,共5页
软硬件协同验证是SOC的核心技术。通过分析SOC验证方法与软硬件协同验证技术,提出C与平台相合的协同验证方法。该方法是在系统级用SystemC确定SOC系统的体系框架、存储量大小、接口IO与验证软件算法的可行性、有效性、可靠性。在硬件设... 软硬件协同验证是SOC的核心技术。通过分析SOC验证方法与软硬件协同验证技术,提出C与平台相合的协同验证方法。该方法是在系统级用SystemC确定SOC系统的体系框架、存储量大小、接口IO与验证软件算法的可行性、有效性、可靠性。在硬件设计中,利用验证可重用的硬IP和软IP快速建立SOC系统,并把核心IP集成嵌入进SOC系统中。在软件设计中,利用成熟的操作系统与应用系统来仿真验证SOC芯片的功能与性能。该方法应用于一个基于ARM7TDMI的SOC设计,大大缩短了验证时间,提高了验证效率与质量。 展开更多
关键词 软硬件协同验证 片上系统 平台
下载PDF
基于UVM的可重用SoC功能验证环境 被引量:9
19
作者 吕毓达 谢雪松 张小玲 《半导体技术》 CAS CSCD 北大核心 2015年第3期234-238,共5页
现在系统级芯片(So C)系统集成度和复杂度不断提高,验证环节消耗时间占用了芯片研发时间的70%,芯片验证已经成为芯片研发中最关键的环节。目前业界验证方法大多有覆盖率低和通用性差等缺点,基于上述原因提出了一种新的验证方法。与传统... 现在系统级芯片(So C)系统集成度和复杂度不断提高,验证环节消耗时间占用了芯片研发时间的70%,芯片验证已经成为芯片研发中最关键的环节。目前业界验证方法大多有覆盖率低和通用性差等缺点,基于上述原因提出了一种新的验证方法。与传统验证方法和单纯的通用验证方法学(UVM)不同,该方法结合系统级芯片验证和模块级验证的特点,并且融合UVM和知识产权验证核(VIP)模块验证的验证技术,且使用了So C系统功能仿真模型以提高验证覆盖率和准确性。验证结果表明,同一架构系列So C芯片可以移植于该验证平台中,并且可大幅缩短平台维护与开发时间,采用该验证方法的代码覆盖率为98.9%,功能覆盖率为100%。 展开更多
关键词 通用验证方法学(UVM) CPU功能模型 随机测试向量 系统级芯片验证 系统级芯片(SoC)
下载PDF
指纹识别技术在煤矿门禁系统中的应用与实现 被引量:10
20
作者 赵玉兰 姜春风 方修丰 《煤炭技术》 CAS 北大核心 2010年第11期132-134,共3页
介绍了一种煤矿系统中门禁用的指纹识别仪的设计。采用指纹识别技术对职工进行身份验证。介绍了指纹识别系统的具体设计方案,包括硬件组成、软件设计和通信协议的开发,以及单片机对大容量数据的存储和处理方式,实验证明本系统有利于提... 介绍了一种煤矿系统中门禁用的指纹识别仪的设计。采用指纹识别技术对职工进行身份验证。介绍了指纹识别系统的具体设计方案,包括硬件组成、软件设计和通信协议的开发,以及单片机对大容量数据的存储和处理方式,实验证明本系统有利于提高煤矿门禁系统的安检效率。 展开更多
关键词 身份识别 指纹验证 单片机
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部