期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
静态时序分析中的门延时计算 被引量:1
1
作者 邵波 杨华中 +1 位作者 罗嵘 汪蕙 《半导体技术》 CAS CSCD 北大核心 2003年第7期43-46,共4页
静态时序分析由于速度快和容量大而广泛应用于时序验证,而门延时的计算则是静态时序分析中的关键部分。以前利用等效输出驱动点导纳函数相等原理产生的模型,由于不能很好的与等效电容公式结合,门延时的计算存在过于悲观性或乐观性结果... 静态时序分析由于速度快和容量大而广泛应用于时序验证,而门延时的计算则是静态时序分析中的关键部分。以前利用等效输出驱动点导纳函数相等原理产生的模型,由于不能很好的与等效电容公式结合,门延时的计算存在过于悲观性或乐观性结果。本文采用输出驱动导纳和互连线拓扑结构相结合的方法, 对门延时负载模型进行了改进,很好地与等效电容计算结合,保证了静态时序分析的准确性。 展开更多
关键词 静态时序分析 门延时 输出驱动点导纳函数 等效电容 集成电路设计
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部