期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
静态时序分析中的门延时计算
被引量:
1
1
作者
邵波
杨华中
+1 位作者
罗嵘
汪蕙
《半导体技术》
CAS
CSCD
北大核心
2003年第7期43-46,共4页
静态时序分析由于速度快和容量大而广泛应用于时序验证,而门延时的计算则是静态时序分析中的关键部分。以前利用等效输出驱动点导纳函数相等原理产生的模型,由于不能很好的与等效电容公式结合,门延时的计算存在过于悲观性或乐观性结果...
静态时序分析由于速度快和容量大而广泛应用于时序验证,而门延时的计算则是静态时序分析中的关键部分。以前利用等效输出驱动点导纳函数相等原理产生的模型,由于不能很好的与等效电容公式结合,门延时的计算存在过于悲观性或乐观性结果。本文采用输出驱动导纳和互连线拓扑结构相结合的方法, 对门延时负载模型进行了改进,很好地与等效电容计算结合,保证了静态时序分析的准确性。
展开更多
关键词
静态时序分析
门延时
输出驱动点导纳函数
等效电容
集成电路设计
下载PDF
职称材料
题名
静态时序分析中的门延时计算
被引量:
1
1
作者
邵波
杨华中
罗嵘
汪蕙
机构
清华大学电子工程系
出处
《半导体技术》
CAS
CSCD
北大核心
2003年第7期43-46,共4页
基金
国家重点基础研究发展规划(G1999022903)
国家自然科学杰出青年基金(60025101)
"863"计划(2002AA1Z1460)项目。
文摘
静态时序分析由于速度快和容量大而广泛应用于时序验证,而门延时的计算则是静态时序分析中的关键部分。以前利用等效输出驱动点导纳函数相等原理产生的模型,由于不能很好的与等效电容公式结合,门延时的计算存在过于悲观性或乐观性结果。本文采用输出驱动导纳和互连线拓扑结构相结合的方法, 对门延时负载模型进行了改进,很好地与等效电容计算结合,保证了静态时序分析的准确性。
关键词
静态时序分析
门延时
输出驱动点导纳函数
等效电容
集成电路设计
Keywords
Static
timing
analysis
Gate
delay
output
driving
point
admittance
formulation
equivalent
capacitance
分类号
TN402 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
静态时序分析中的门延时计算
邵波
杨华中
罗嵘
汪蕙
《半导体技术》
CAS
CSCD
北大核心
2003
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部