期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于DSP TMS320LF2407的浮点数算法实现
1
作者 郭智勇 那鹏飞 《机械工程与自动化》 2010年第3期85-87,共3页
研究浮点数四则运算及三角函数在定点数DSP TMS320F2407的实现方法。该方法利用尾数和阶码的方法对加法、减法、乘法和除法进行四则运算,采用幂级数展开和四则运算的方法完成三角函数的浮点数运算,并在TMS320F2407上编制完整的算法,同... 研究浮点数四则运算及三角函数在定点数DSP TMS320F2407的实现方法。该方法利用尾数和阶码的方法对加法、减法、乘法和除法进行四则运算,采用幂级数展开和四则运算的方法完成三角函数的浮点数运算,并在TMS320F2407上编制完整的算法,同时给出了正弦函数的实验数据。该方法思路新颖、精度高、速度快,可移植到其他浮点数运算的单片机上。 展开更多
关键词 浮点数四则运算 浮点数三角运算 幂级数偏置展开 TMS320F2407数字信号处理器
下载PDF
用FPGA实现FFT的研究 被引量:52
2
作者 刘朝晖 韩月秋 《北京理工大学学报》 EI CAS CSCD 1999年第2期234-238,共5页
目的针对高速数字信号处理的要求,给出了用现场可编程门阵列(FPGA)实现的快速傅里叶变换(FFT)方案.方法算法为按时间抽取的基4算法,采用递归结构的块浮点运算方案,蝶算过程只扩展两个符号位以适应雷达信号处理的特点,... 目的针对高速数字信号处理的要求,给出了用现场可编程门阵列(FPGA)实现的快速傅里叶变换(FFT)方案.方法算法为按时间抽取的基4算法,采用递归结构的块浮点运算方案,蝶算过程只扩展两个符号位以适应雷达信号处理的特点,乘法器由阵列乘法器实现.结果采用流水方式保证系统的速度,使取数据、计算旋转因子、复乘、DFT等操作协调一致,在计算、通信和存储间取得平衡,避免了瓶颈的出现.结论实验表明,用FP-GA实现高速数字信号处理的算法是一个可行的方案. 展开更多
关键词 可编程门阵列 数字信号处理 FPGA FFT
下载PDF
MCS—51单片机浮点库的开发及其应用
3
作者 毛玉良 颜廷虎 《机械科学与技术(江苏)》 1997年第5期32-35,共4页
从结构化编程的要求,介绍了MCS—51单片机浮点运算库及其与PL/M-51高级语言的接口的开发、特点及其应用.
关键词 单片机 浮点运算 结构化 程序设计 浮点库
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部