期刊文献+
共找到29篇文章
< 1 2 >
每页显示 20 50 100
DIGITAL BACKGROUND CALIBRATION OF CAPACITOR MISMATCHES AND HARMONIC DISTORTION IN PIPELINED ADC
1
作者 Wu Chubin Zhang Zhang +2 位作者 Gao Shanqing Yu Changhu Xie Guangjun 《Journal of Electronics(China)》 2013年第3期299-307,共9页
A correlation-based digital background calibration algorithm for pipelined Analog-to- Digital Converters (ADCs) is presented in this paper. The merit of the calibration algorithm is that the main errors information, w... A correlation-based digital background calibration algorithm for pipelined Analog-to- Digital Converters (ADCs) is presented in this paper. The merit of the calibration algorithm is that the main errors information, which include the capacitor mismatches and residue amplifier distortion, are extracted integrally. A modified 1st pipelined stage is adopted to solve the signal overflow caused by the Pseudo-random Noise (PN) sequences. Behavioral simulation results verify the effectiveness of the algorithm. It improves the Signal-to-Noise-plus-Distortion Ratio (SNDR) and Spurious-Free-Dynamic-Range (SFDR) of the pipelined ADC from 41.8 dB to 78.3 dB and 55.6 dB to 98.6 dB, respectively, which is comparable to the prior arts. 展开更多
关键词 Analog-to-Digital Converter (ADC) capacitor mismatches Harmonic distortion Pseudo-random Noise (PN) sequence CALIBRATION
下载PDF
一种用于时间交织型SAR ADC的电容校正技术 被引量:1
2
作者 杨荣彬 徐振涛 《电子技术应用》 2021年第7期44-47,共4页
时间交织型SAR ADC对包括电容失配在内的通道间失配较敏感,其中电容失配既包括通道内的失配也包括通道间的失配,是影响时间交织型SAR ADC性能的重要因素。为了提升时间交织型SAR ADC的性能,基于对SAR ADC中DAC电容失配对时间交织型SAR ... 时间交织型SAR ADC对包括电容失配在内的通道间失配较敏感,其中电容失配既包括通道内的失配也包括通道间的失配,是影响时间交织型SAR ADC性能的重要因素。为了提升时间交织型SAR ADC的性能,基于对SAR ADC中DAC电容失配对时间交织型SAR ADC影响的分析,结合单通道低速工作SAR ADC的电容校正方法,提出了一套适用于时间交织型SAR ADC的电容校正方法,实现了超过9 dB的SFDR和超过2.5 dB的SNDR性能提升。 展开更多
关键词 时间交织 逐次逼近模数转换器 电容失配 校正技术
下载PDF
一种流水线ADC数字校准算法实现 被引量:5
3
作者 戴澜 周玉梅 +1 位作者 胡晓宇 蒋见花 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第5期993-997,共5页
校准系统是实现高精度高速度流水线ADC的关键技术之一.论文对流水线ADC结构进行描述,对误差来源进行分析,并且对通过计算每级转换函数跳变点高度来得到权重的校准算法进行研究,最后提出校准算法实现方案,进行实现并且给出实现结果与版图... 校准系统是实现高精度高速度流水线ADC的关键技术之一.论文对流水线ADC结构进行描述,对误差来源进行分析,并且对通过计算每级转换函数跳变点高度来得到权重的校准算法进行研究,最后提出校准算法实现方案,进行实现并且给出实现结果与版图.实现结果表明:完成校准系统只需要一些纯粹的数字电路,实现简单.同时,算法仿真结果表明,这种算法可以满足高精度ADC的要求,是一种实现性、可靠性好的校准算法实现方法. 展开更多
关键词 数字校准 数字冗余 电容失配 失调
下载PDF
500 MS/s 12位流水线 ADC的设计研究 被引量:3
4
作者 丁博文 苗澎 +2 位作者 黎飞 王欢 谷伟齐 《电子测量与仪器学报》 CSCD 北大核心 2022年第3期130-138,共9页
在超高速高精度模数转换器(ADC)设计中,低压运算放大器及其数字辅助校准算法至关重要。基于40 nm CMOS工艺、工作电压1.1 V,设计了一款500 MS/s、12位流水线ADC。系统采用前端无采保结构及低压级间运算放大器以降低系统功耗。本文提出... 在超高速高精度模数转换器(ADC)设计中,低压运算放大器及其数字辅助校准算法至关重要。基于40 nm CMOS工艺、工作电压1.1 V,设计了一款500 MS/s、12位流水线ADC。系统采用前端无采保结构及低压级间运算放大器以降低系统功耗。本文提出了一种基于数字检测的算法校准级间增益和电容失配误差,使用较小的面积和功耗有效提高了ADC的整体性能。本数字校准方案将ADC的差分非线性(DNL)和积分非线性(INL)从2.4 LSB和5.9 LSB降低为1.7 LSB和0.8 LSB。对于74.83 MHz的正弦信号,校准技术分别实现了63.14 dB的信号-失真噪声比(SNDR)和75.14 dB的无杂散动态范围(SFDR),功耗为123 mW,满足设计指标,证明了带有数字校正的低压流水线ADC设计的有效性。 展开更多
关键词 低压运算放大器 流水线ADC 级间增益误差 电容失配
下载PDF
基于数字自校准的14位SAR ADC的设计
5
作者 蓝菁辉 申人升 夏瑞彤 《中国集成电路》 2023年第9期30-36,共7页
为了降低电容型模数转换器(ADC)中的电容失配带来的非线性影响,提出了一种基于复用低位电容自校准的逐次逼近型(SAR)ADC电路结构,利用低位电容转化高位电容失配引起的误差电压,实现高位电容失配校准。在55 nm CMOS工艺下实现了该ADC结... 为了降低电容型模数转换器(ADC)中的电容失配带来的非线性影响,提出了一种基于复用低位电容自校准的逐次逼近型(SAR)ADC电路结构,利用低位电容转化高位电容失配引起的误差电压,实现高位电容失配校准。在55 nm CMOS工艺下实现了该ADC结构。该结构ADC工作过程为失调误差提取与正常转换两阶段,失调误差提取阶段中利用低位电容将高位电容失配产生的误差电压转换为误差码并存储,将误差码与正常转化数字码求和得到最终的数字输出,实现电容失配自校准。为了提高ADC采样速率,该结构通过分段结构将电容阵列分为三段降低了单位电容数量。仿真结果表明,在1.2 V电源电压,80 MSPS采样速率下,引入电容失配后电路功耗为3.72 mW,有效位数为13.45 bit,信噪失真比(SNDR)为82.75 dB,相比未校准分别提高4.41 bit,26.58 dB。 展开更多
关键词 逐次逼近型模数转换器 电容失配 自校准 高速模数转换器 分段电容结构
下载PDF
流水线ADC增益误差及电容失配对线性度的影响 被引量:4
6
作者 汪月花 宁宁 刘源 《微电子学》 CAS CSCD 北大核心 2008年第2期178-181,186,共5页
流水线ADC的系统性能会受到各种误差源的影响,建立精确的误差模型对于优化系统设计具有重要意义。根据流水线ADC系统线性度指标之间的基本关系,提出了一种改进的增益误差模型,同时导出了增益误差和电容失配与残差输出的关系。Matlab仿... 流水线ADC的系统性能会受到各种误差源的影响,建立精确的误差模型对于优化系统设计具有重要意义。根据流水线ADC系统线性度指标之间的基本关系,提出了一种改进的增益误差模型,同时导出了增益误差和电容失配与残差输出的关系。Matlab仿真表明,该模型较传统增益误差模型更好地约束了开环增益;在相同有效系统精度要求下,电容失配对INL、DNL、SFDR的影响较增益误差大。 展开更多
关键词 A/D转换器 线性度 SFDR增益误差 电容失配
下载PDF
基于16位SAR模数转换器的误差校准方法 被引量:3
7
作者 乔高帅 戴庆元 +1 位作者 孙磊 谢芳 《微纳电子技术》 CAS 北大核心 2009年第10期636-639,共4页
为了实现较高精度(16位及更高)的逐次逼近(SAR)ADC,提出了一种误差自动校准技术。考虑到芯片面积、功耗和精度的折中,采用了电荷再分配分段电容DAC结构,并采用准差分输入方式提高ADC的信噪比。为了消除电容失配引入的误差,提出了一种误... 为了实现较高精度(16位及更高)的逐次逼近(SAR)ADC,提出了一种误差自动校准技术。考虑到芯片面积、功耗和精度的折中,采用了电荷再分配分段电容DAC结构,并采用准差分输入方式提高ADC的信噪比。为了消除电容失配引入的误差,提出了一种误差自动校准算法,利用误差校准DAC阵列对电容失配误差进行量化并存储在RAM中,在AD转换过程中实现误差消除。 展开更多
关键词 逐次逼近模数转换器 全差分 电容失配 自动校准 高精度 分段电容数模转换器
下载PDF
A 12-bit 100 MS/s pipelined ADC with digital background calibration
8
作者 周立人 罗磊 +2 位作者 叶凡 许俊 任俊彦 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2009年第11期109-113,共5页
This paper presents a 12-bit 100 MS/s CMOS pipelined analog-to-digital converter (ADC) with digital background calibration. A large magnitude calibration signal is injected into the multiplying digital-to-analog con... This paper presents a 12-bit 100 MS/s CMOS pipelined analog-to-digital converter (ADC) with digital background calibration. A large magnitude calibration signal is injected into the multiplying digital-to-analog converter (MDAC) while the architecture of the MDAC remains unchanged. When sampled at 100 MS/s, it takes only 2.8 s to calibrate the 12-bit prototype ADC and achieves a peak spurious-free dynamic range of 85 dB and a peak signal-to-noise plus distortion ratio of 66 dB with 2 MHz input. Integral nonlinearity is improved from 1.9 to 0.6 least significant bits after calibration. The chip is fabricated in a 0.18μm CMOS process, occupies an active area of 2.3 × 1.6 mm^2, and consumes 205 mW at 1.8 V. 展开更多
关键词 pipelined analog-to-digital converter background calibration digital calibration capacitor mismatch finite op-amp gain
原文传递
一种应用于流水线A/D转换器的数字校准算法 被引量:3
9
作者 戴澜 周玉梅 胡晓宇 《微电子学》 CAS CSCD 北大核心 2007年第4期482-485,共4页
通过输入比较器阈值电压到流水线电路计算跳变点高度,重新计算权重,进行数字校准。这种校准方法与数字冗余结合,属于纯数字电路实现,在可实现性与可靠性上具有很大的优势。仿真结果表明,这种方法能保证高精度。
关键词 流水线A/D转换器 数字校准 数字冗余 电容失配 失调
下载PDF
1.8V 10bit 40MS/s的流水线模数转换器 被引量:3
10
作者 谭晓 郭桂良 +1 位作者 杜占坤 阎跃鹏 《半导体技术》 CAS CSCD 北大核心 2009年第10期1046-1050,共5页
设计了一个10bit,40MS/s流水线模数转换器,适用于无线传感器网络(WSN)嵌入式芯片中。基于对电容失配的非线性影响的分析,提出了每级多比特的结构,使ADC具有很好的线性度。片内集成了参考电压源,大大减少了外围电路的数量。芯片采用SMIC0... 设计了一个10bit,40MS/s流水线模数转换器,适用于无线传感器网络(WSN)嵌入式芯片中。基于对电容失配的非线性影响的分析,提出了每级多比特的结构,使ADC具有很好的线性度。片内集成了参考电压源,大大减少了外围电路的数量。芯片采用SMIC0.18μmCMOS工艺实现,在40MS/s采样率下,电路微分非线性(DNL)最大0.42LSB,积分非线性(INL)最大0.93LSB,有效精度(ENOB)最高达9bit。电路使用1.8V电压供电,核心面积1.5mm2,核心电路功耗73mW。 展开更多
关键词 无线传感网 模数转换器 流水线 电容失配 参考电压源
下载PDF
高精度SARADC非理想因素分析及校准方法 被引量:3
11
作者 曹超 马瑞 +2 位作者 朱樟明 梁宇华 叶谦 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2015年第6期61-65,87,共6页
对高精度逐次逼近型模数转换器的非理想因素进行理论推导和建模分析,表明模数转换器精度主要受电容失配和低位电容阵列及耦合电容的寄生电容影响,而高位寄生电容的影响可以忽略.建立了16位逐次逼近型模数转换器的高层次模型,验证了理论... 对高精度逐次逼近型模数转换器的非理想因素进行理论推导和建模分析,表明模数转换器精度主要受电容失配和低位电容阵列及耦合电容的寄生电容影响,而高位寄生电容的影响可以忽略.建立了16位逐次逼近型模数转换器的高层次模型,验证了理论分析,并通过一种全数字的后台校准技术来减小电容失配和寄生电容的影响.仿真结果表明,校准后的有效位数在15位以上的概率超过90%. 展开更多
关键词 高精度模数转换器 逐次逼近型模数转换器 电容失配 数字校准 高层次建模
下载PDF
CMOS图像传感器中分段电容DAC非理想因素研究(英文) 被引量:2
12
作者 孙权 姚素英 +2 位作者 徐文静 聂凯明 徐江涛 《传感技术学报》 CAS CSCD 北大核心 2014年第1期32-39,共8页
CMOS图像传感器信号处理中通常采用分段电容DAC产生斜坡参考电压。研究了分段电容DAC精确的电容失配及寄生与其转换精度的关系式。基于对分段电容DAC工作原理的研究,导出了电容失配及寄生模型;针对其分数桥接电容失配、各二进制电容间... CMOS图像传感器信号处理中通常采用分段电容DAC产生斜坡参考电压。研究了分段电容DAC精确的电容失配及寄生与其转换精度的关系式。基于对分段电容DAC工作原理的研究,导出了电容失配及寄生模型;针对其分数桥接电容失配、各二进制电容间的失配及寄生电容问题进行了理论分析;对分段电容DAC进行非理想因素仿真,设计了一个采用分段电容DAC的10位单斜ADC并对其进行测试,仿真和测试结果均验证了理论分析的正确性。上述理论分析结果可作为分段电容DAC的设计指导。 展开更多
关键词 微电子学与固体电子学 电容失配 寄生 转换精度
下载PDF
Modeling and nonlinear analysis of 14 bit 100MS/s pipelined ADC 被引量:1
13
作者 郑浩 fan xiangning 《High Technology Letters》 EI CAS 2018年第1期36-45,共10页
In this paper,detailed models of 14-bit 100 MS/s pipelined analog-to-digital converter( ADC)are presented. In order to help design of ADC system,blocks for pipelined ADC and disturbance sources are carefully analyzed.... In this paper,detailed models of 14-bit 100 MS/s pipelined analog-to-digital converter( ADC)are presented. In order to help design of ADC system,blocks for pipelined ADC and disturbance sources are carefully analyzed. Critical parameters,such as capacitor mismatch,clock jitter are proposed and simulated. The pipelined ADC system is divided into five parts,clock generator,sample and hold( S/H) circuit,multiplying digital-to-analog converters( MDAC),backend,and digital correction. These blocks introduce several interferences,which attenuate performance of pipelined ADC severely. Modeling and simulations of these disturbance sources are presented particularly. A new model of S/H is introduced. Results derived from simulations can supervise design and optimization of the ADC system. 展开更多
关键词 capacitor mismatch OFFSET clock JITTER flip-around sample and HOLD (S/H) SECOND-ORDER response
下载PDF
A 1.5 bit/s Pipelined Analog-to-Digital Converter Design with Independency of Capacitor Mismatch
14
作者 李丹 戎蒙恬 毛军发 《Journal of Shanghai Jiaotong university(Science)》 EI 2007年第4期497-500,共4页
A new technique which is named charge temporary storage technique (CTST) was presented to improve the linearity of a 1.5 bit/s pipelined analog-to-digital converter (ADC). The residual voltage was obtained from the sa... A new technique which is named charge temporary storage technique (CTST) was presented to improve the linearity of a 1.5 bit/s pipelined analog-to-digital converter (ADC). The residual voltage was obtained from the sampling capacitor, and the other capacitor was just a temporary storage of charge. Then, the linearity produced by the mismatch of these capacitors was eliminated without adding extra capacitor error-averaging amplifiers. The simulation results confirmed the high linearity and low dissipation of pipelined ADCs implemented in CTST, so CTST was a new method to implement high resolution, small size ADCs. 展开更多
关键词 charge TEMPORARY storage technique (CTST) residual voltage capacitor mismatch PIPELINED analog-to-digital converter (ADC)
下载PDF
基于比较器抖动的数字后台校准算法 被引量:1
15
作者 熊召新 蔡敏 贺小勇 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2013年第8期24-29,共6页
提出一种应用于14bit100MS/s流水线模数转换器(ADC)的数字后台校准算法.该算法利用伪随机信号(PN)随机改变子ADC中比较器的阈值电压,间接注入宽度大幅度抖动信号测量ADC电路中由于电容失配和放大器有限增益造成的误差,并在数字域内对这... 提出一种应用于14bit100MS/s流水线模数转换器(ADC)的数字后台校准算法.该算法利用伪随机信号(PN)随机改变子ADC中比较器的阈值电压,间接注入宽度大幅度抖动信号测量ADC电路中由于电容失配和放大器有限增益造成的误差,并在数字域内对这些误差进行补偿.该方法能有效减小因电容失配和放大器有限增益等非理想因素对流水线ADC性能的影响,改善ADC的动态性能.该算法实现过程中无须增加采样电容和比较器数目,校准运算时无须复杂计算,实现简单,应用灵活.仿真结果表明:采用该技术校准后,流水线ADC的信号噪声失真比从63.3dB提高到78.7dB,无杂散动态范围从65.5dB提高到93.3dB. 展开更多
关键词 流水线模数转换器(ADC) 比较器抖动 数字后台校准 电容失配 放大器有限增益
原文传递
Σ-Δ调制器的非理想特性建模与验证 被引量:1
16
作者 陈凯 张文俊 余志平 《微电子学与计算机》 CSCD 北大核心 2010年第5期5-8,13,共5页
Σ-Δ调制器是常用于混合信号电路中的一个关键模块.基于一个的二阶低通调制器,对包括非理想开关、色噪声模型、非线性运放直流增益和多比特量化器中的电容适配在内的非理想效应,进行了分析和建模.该调制器在HJTC0.18μm工艺下实现并进... Σ-Δ调制器是常用于混合信号电路中的一个关键模块.基于一个的二阶低通调制器,对包括非理想开关、色噪声模型、非线性运放直流增益和多比特量化器中的电容适配在内的非理想效应,进行了分析和建模.该调制器在HJTC0.18μm工艺下实现并进行了流片测试.通过对行为级仿真和实际测试数据的对比,验证了提出的高层次建模方法,可以准确高效地指导调制器系统级和电路级设计. 展开更多
关键词 Σ-Δ 调制器 运放非理想特性 电容失配 高层次建模
下载PDF
窄带Dither技术在流水线ADC中的校正研究 被引量:1
17
作者 赵洪明 闫肃 +2 位作者 靳翔 王兴华 陈铖颖 《微电子学》 CAS CSCD 北大核心 2018年第2期146-150,155,共6页
随着工艺和技术的不断发展,对ADC的无杂散动态范围(SFDR)的要求越来越高。提出了一种窄带Dither技术来改善流水线ADC的SFDR。介绍了Dither的原理和产生电路。基于TSMC 90nm CMOS工艺,设计了一种12位100 MS/s ADC。在该ADC中运用了Dithe... 随着工艺和技术的不断发展,对ADC的无杂散动态范围(SFDR)的要求越来越高。提出了一种窄带Dither技术来改善流水线ADC的SFDR。介绍了Dither的原理和产生电路。基于TSMC 90nm CMOS工艺,设计了一种12位100 MS/s ADC。在该ADC中运用了Dither技术,并对Dither技术的运用效果进行了仿真与验证。结果表明,当输入信号幅度为63.25mV、频率为9.325 MHz、采样频率为50 MHz时,该ADC的SFDR为77.97dB。采用Dither技术后,在保证SNR几乎不变的情况下,SFDR可达84.79dB,较不采用Dither技术提高了6.82dB。 展开更多
关键词 Dither技术 流水线ADC 电容失配 无杂散动态范围
下载PDF
一种基于统计的流水线ADC数字后台校准方法 被引量:1
18
作者 丁洋 王宗民 《微电子学与计算机》 CSCD 北大核心 2011年第2期69-73,共5页
高精度流水线ADC的设计需要校准技术来提高其转换精度.基于统计的数字后台校准方法无需校准信号,直接通过对输出的统计得到误差值的大小,将其从数字输出中移除从而消除了ADC输出非线性.将该校准方法应用于14bit流水线ADC中,仿真结果表... 高精度流水线ADC的设计需要校准技术来提高其转换精度.基于统计的数字后台校准方法无需校准信号,直接通过对输出的统计得到误差值的大小,将其从数字输出中移除从而消除了ADC输出非线性.将该校准方法应用于14bit流水线ADC中,仿真结果表明校准后信噪失真比SNR为76.9dB,无杂散动态范围SFDR为73.9dB,有效精度ENOB从9bit提高到12.5bit. 展开更多
关键词 流水线ADC 数字后台校准 电容失配 运放有限增益
下载PDF
一种新型二分电容DAC的设计
19
作者 郑迎新 王宗民 赵元富 《微电子学》 CAS CSCD 北大核心 2016年第1期9-12,共4页
为了进一步减小电容阵列DAC占用的面积,提出了一种可用于SAR ADCs的二分电容阵列(三段电容阵列,T-SC)结构。与传统二段电容阵列相比,提出的二分电容阵列在不增加对电容匹配性要求的前提下,减少了芯片面积。在理论上分析了该结构的电容... 为了进一步减小电容阵列DAC占用的面积,提出了一种可用于SAR ADCs的二分电容阵列(三段电容阵列,T-SC)结构。与传统二段电容阵列相比,提出的二分电容阵列在不增加对电容匹配性要求的前提下,减少了芯片面积。在理论上分析了该结构的电容失配和寄生效应,归纳提出了一种计算电容阵列DAC DNL的简易公式。Matlab仿真结果与理论分析有较好的一致性,三段电容阵列结构能够实现较好的二进制权重特性;根据提出的计算DNL的简易公式进行参数设计,仿真DNL标准偏差为0.51LSB,与理论计算0.5LSB相差0.01LSB。 展开更多
关键词 电容DAC 电容失配 非线性 SAR ADC 小面积
下载PDF
高速高精度模数转换器的数字后台校准算法
20
作者 熊召新 蔡敏 贺小勇 《华南理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2013年第6期17-22,共6页
研究了模数转换器(ADC)的数字后台校准技术,提出了一种针对2.5 b/级高速高精度流水线ADC的数字后台校准算法.在2.5b/级电容翻转式余量增益电路(MDAC)中注入与输入信号相关的抖动信号,提取MDAC中由于电容失配和放大器增益有限性造成的非... 研究了模数转换器(ADC)的数字后台校准技术,提出了一种针对2.5 b/级高速高精度流水线ADC的数字后台校准算法.在2.5b/级电容翻转式余量增益电路(MDAC)中注入与输入信号相关的抖动信号,提取MDAC中由于电容失配和放大器增益有限性造成的非线性误差,并在最终的数字输出端对这些误差进行校准.文中提出的数字后台校准算法具有电路实现简单、不中断ADC正常工作、适合高速高精度流水线ADC等优点,能有效地降低电容失配和放大器有限增益等非理想因素对流水线ADC精度的影响.仿真结果表明,经校准后的ADC信号噪声失真比可从63.3dB提高到78.7dB,无杂散动态范围由63.9 dB提高到91.8 dB. 展开更多
关键词 流水线模数转换器 校准 抖动信号 电容失配 放大器 有限增益
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部