期刊文献+
共找到179篇文章
< 1 2 9 >
每页显示 20 50 100
边界扫描测试电路的设计 被引量:7
1
作者 王孜 刘洪民 吴德馨 《微电子学》 CAS CSCD 北大核心 2003年第1期71-73,77,共4页
 讨论了边界扫描测试电路的设计方法和电路的基本结构,并针对光纤通信系统中的32:1时分复用芯片设计了边界扫描电路,给出了模拟结果。
关键词 边界扫描测试电路 设计方法 光纤通信 时分复用芯片 板级测试 IEEE标准1149.1
下载PDF
基于IEEE1149.4的测试方法研究 被引量:8
2
作者 李正光 雷加 《电子工程师》 2003年第4期10-13,共4页
根据混合信号边界扫描测试的工作机制 ,提出了符合 1149.4标准的测试方法 。
关键词 混合信号 边界扫描 IEEEll49.4 测试方法 差分测试 参数测试
下载PDF
基于虚拟仪器的PCB数字功能模件的测试 被引量:6
3
作者 刘思久 于德伟 +1 位作者 罗艳 张礼勇 《哈尔滨理工大学学报》 CAS 2005年第6期112-116,共5页
针对被测对象PCB功能模件近年来本身的一些变化,阐述了用于其数字电路测试的逻辑分析、特征分析和边界扫描等技术.提出并开发了基于USB虚拟仪器设计思想的数字测试设备,并就其系统结构、功能配置、实现方法等问题展开了分析和讨论.
关键词 PCB功能模件 边界扫描测试 虚拟仪器 USB
下载PDF
板载FPGA芯片的边界扫描测试设计 被引量:5
4
作者 雷沃妮 《现代雷达》 CSCD 北大核心 2006年第1期76-78,82,共4页
边界扫描技术是标准化的可测试性设计技术,它提供了对电路板上器件的功能、互连及相互间影响进行测试的一类方法,极大地方便了对于复杂电路的测试。文中针对某设备分机具体的待测电路,遵循IEEE1149.1标准,结合FPGA芯片的BSDL文件进行边... 边界扫描技术是标准化的可测试性设计技术,它提供了对电路板上器件的功能、互连及相互间影响进行测试的一类方法,极大地方便了对于复杂电路的测试。文中针对某设备分机具体的待测电路,遵循IEEE1149.1标准,结合FPGA芯片的BSDL文件进行边界扫描测试设计,理解和掌握其设计原理、数据结构,并实现板级测试与ATE的接口。 展开更多
关键词 边界扫描测试 板级测试 自动测试系统
下载PDF
边界扫描测试信息压缩算法 被引量:5
5
作者 胡政 易晓山 温熙森 《国防科技大学学报》 EI CAS CSCD 2000年第2期101-105,共5页
为了解决 IEEE 1 1 49.1边界扫描测试优化生成问题 ,提出了一种新型的测试矩阵压缩算法。该算法首先应用被测试电路板的结构信息构造有限制的短路故障模型 ,然后以有限制的短路故障模型为基础对测试矩阵进行压缩处理 ,尽可能剔除测试矩... 为了解决 IEEE 1 1 49.1边界扫描测试优化生成问题 ,提出了一种新型的测试矩阵压缩算法。该算法首先应用被测试电路板的结构信息构造有限制的短路故障模型 ,然后以有限制的短路故障模型为基础对测试矩阵进行压缩处理 ,尽可能剔除测试矩阵中的无效测试信息 ,从而达到测试优化生成的目的。理论分析及实验验证表明 ,该算法能够获得紧凑性指标相当优化的测试矩阵 。 展开更多
关键词 可测试性 边界扫描 信息压缩 短路故障 电路板
下载PDF
IEEE1149.1可测试性设计技术的研究与发展 被引量:1
6
作者 邱峰 梁松海 《测控技术》 CSCD 1999年第1期28-30,共3页
在分析VLSI可测试性设计技术的发展情况和设计准则的基础上,讨论了研究与发展IEEE1149.1可测试性设计技术的重要意义,以及该技术在我国民用和军用工业应用的前景。
关键词 可测试性设计 边界扫描测试 VLSI 超大规模
下载PDF
边界扫描测试在数字电路自动测试系统中的研究与应用 被引量:5
7
作者 曹子剑 佘美玲 《计算机测量与控制》 2015年第7期2311-2313,2317,共4页
边界扫描测试是当前数字电路模块故障隔离的主要手段,但测试能力受到模块可测试性设计限制,其它方面作用也被忽略。文中对数字电路自动测试系统设计提出了边界扫描测试应用技术,包括系统自检测试,模块功能测试和模块故障隔离;在系统自... 边界扫描测试是当前数字电路模块故障隔离的主要手段,但测试能力受到模块可测试性设计限制,其它方面作用也被忽略。文中对数字电路自动测试系统设计提出了边界扫描测试应用技术,包括系统自检测试,模块功能测试和模块故障隔离;在系统自检测试中应用边界扫描,提高了设备自检故障隔离精度;而对于模块功能测试,边界扫描测试技术提供了一种新的选择;在故障隔离中扩展和延伸应用边界扫描技术,突破了模块自身测试性的限制,提高了边界扫描测试的故障覆盖率和故障隔离精度;通过实际测试验证表明,该设计方法稳定可靠,同时提升了测试系统自身和模块的测试能力和隔离精度。 展开更多
关键词 边界扫描 故障隔离 自动测试系统 功能测试
下载PDF
边界扫描技术在某导航雷达控制电路板测试与诊断中的研究运用 被引量:5
8
作者 柳颖 马溧梅 张静 《舰船电子工程》 2013年第12期134-137,共4页
针对某导航雷达控制电路板PCB中大量采用集成度很高的芯片,传统的测试方法无法进行测试与诊断的问题;通过对边界扫描技术的研究,运用边界扫描技术解决高集成度、高性能的PCB板的测试与故障诊断;详细阐述了某导航雷达控制电路板的测试诊... 针对某导航雷达控制电路板PCB中大量采用集成度很高的芯片,传统的测试方法无法进行测试与诊断的问题;通过对边界扫描技术的研究,运用边界扫描技术解决高集成度、高性能的PCB板的测试与故障诊断;详细阐述了某导航雷达控制电路板的测试诊断策略以及测试诊断的开发流程。 展开更多
关键词 边界扫描 JTAG控制接口 扫描链路 互连测试
下载PDF
基于Eclipse平台的边界扫描测试软件的开发 被引量:5
9
作者 林金晓 陈伟男 +2 位作者 周学功 彭澄廉 吴荣泉 《计算机工程》 CAS CSCD 北大核心 2007年第12期280-282,共3页
复旦大学研制的类蜂巢结构快速样机平台(HLRESP)采用模块化结构,可以灵活配置和选择功能模块,而扫描链路的设计,以及扫描链路的完整性测试和互连测试对平台极为重要,为了满足该系统的测试和调试的需要,该文设计并实现了一个基于Eclipse... 复旦大学研制的类蜂巢结构快速样机平台(HLRESP)采用模块化结构,可以灵活配置和选择功能模块,而扫描链路的设计,以及扫描链路的完整性测试和互连测试对平台极为重要,为了满足该系统的测试和调试的需要,该文设计并实现了一个基于Eclipse平台的边界扫描测试软件。该软件能够自动生成测试向量,分析响应数据并准确定位故障。 展开更多
关键词 边界扫描 互连测试 ECLIPSE JTAG 插件开发
下载PDF
基于边界扫描技术的某引俄指控系统复杂电路板的TPS开发 被引量:4
10
作者 柳颖 徐小杰 《舰船电子工程》 2019年第7期119-122,138,共5页
针对某引俄指控电路板中大量采用集成度很高的芯片,传统的测试方法无法进行测试与诊断的问题,运用边界扫描技术开发高集成度、高性能的PCB板的TPS,详细阐述了该系统中典型电路板的测试分析。
关键词 边界扫描 扫描链路 互连测试 TPS
下载PDF
遗传算法的板级边界扫描测试矢量优化及应用 被引量:2
11
作者 尚玉玲 颜学龙 +1 位作者 雷加 李春泉 《计算机工程与应用》 CSCD 北大核心 2004年第20期205-207,共3页
测试矢量是边界扫描技术的关键之一,测试矢量集直接影响测试的效率和结果。文章将遗传算法引入可测性设计中的边界扫描测试领域,以PCB、MCM等为工程对象,探索了遗传算法的互连测试矢量生成,提出了具有互连测试特性的适应度函数、遗传算... 测试矢量是边界扫描技术的关键之一,测试矢量集直接影响测试的效率和结果。文章将遗传算法引入可测性设计中的边界扫描测试领域,以PCB、MCM等为工程对象,探索了遗传算法的互连测试矢量生成,提出了具有互连测试特性的适应度函数、遗传算子和遗传操作,并进行了仿真实验和实际的DEMO板测试,结果表明该算法具有一定的优越性。 展开更多
关键词 边界扫描 遗传算法 互连测试
下载PDF
PCI-1149.1边界扫描主控器的设计 被引量:4
12
作者 葛青 陈光 《电子测量与仪器学报》 CSCD 2006年第4期69-72,共4页
在边界扫描测试系统中,JTAG主控器是一关键部分。本文设计的PCI-1149.1边界扫描主控器利用计算机的PCI总线实现对JTAG总线的控制,不仅自行设计并实现了JTAG主控芯核,而且在芯核内引入了FIFO(First-In-First-Out),以提高边界扫描的测试... 在边界扫描测试系统中,JTAG主控器是一关键部分。本文设计的PCI-1149.1边界扫描主控器利用计算机的PCI总线实现对JTAG总线的控制,不仅自行设计并实现了JTAG主控芯核,而且在芯核内引入了FIFO(First-In-First-Out),以提高边界扫描的测试效率。通过MAX+PLUS II软件仿真后,JTAG主控芯核成功地集成在一片FPGA中。目前PCI-1149.1边界扫描主控器已应用于边界扫描测试系统中,经实验验证了整个设计的正确性。 展开更多
关键词 JTAG 边界扫描测试 PCI总线 JTAG主控芯核
下载PDF
基于NIOS边界扫描测试平台的开发 被引量:2
13
作者 杨春玲 彭立章 《电子器件》 CAS 2007年第6期2129-2132,共4页
阐述一种新颖的基于NIOS边界扫描测试平台的设计,提出了采用SOPC技术的一种更加灵活、高效的嵌入式系统新解决方案.该方案将边界扫描主控器系统的多功能模块集成在Altera公司推出的低成本、高密度、具有嵌入式NIOS软核CPU的现场可编程... 阐述一种新颖的基于NIOS边界扫描测试平台的设计,提出了采用SOPC技术的一种更加灵活、高效的嵌入式系统新解决方案.该方案将边界扫描主控器系统的多功能模块集成在Altera公司推出的低成本、高密度、具有嵌入式NIOS软核CPU的现场可编程门阵列(FPGA)上,大大提高了系统设计的灵活性、边界扫描的测试效率.同时USB接口技术的应用使得边界扫描测试系统具有热插拔,传输速率快等优点.详细论述了具有自主知识产权的JTAG总线控制模块的设计和NIOS平台上USB固件开发.实验结果表明,此测试平台的设计正确有效,能够进行精确的故障诊断. 展开更多
关键词 边界扫描测试 NIOS USB 嵌入式
下载PDF
An IEEE 1149.x Embedded Test Coprocessor 被引量:1
14
作者 Ukbagiorgis Iyasu Gebremeskel José Manuel Martins Ferreira 《Circuits and Systems》 2014年第7期170-180,共11页
This paper describes a microprogrammed architecture for an embedded coprocessor that is able to control IEEE 1149.1 to IEEE 1149.7 test infrastructures, and explains how to expand the supported test command set. The c... This paper describes a microprogrammed architecture for an embedded coprocessor that is able to control IEEE 1149.1 to IEEE 1149.7 test infrastructures, and explains how to expand the supported test command set. The coprocessor uses a fast simplex link (FSL) channel to interface a 32-bit MicroBlaze CPU, but it can work with any microprocessor core that accepts this simple FIFO-based interface method. The implementation cost (logic resource usage for a Xilinx Spartan-6 FPGA) and the performance data (operating frequency) are presented for a test command set comprising two parts: 1) the full IEEE 1149.1 structural test operations;2) a subset of IEEE 1149.7 operations selected to illustrate the implementation of advanced scan formats. 展开更多
关键词 BUILT-IN test boundary-scan EMBEDDED COPROCESSORS MICROBLAZE IEEE 1149.1 IEEE 1149.7
下载PDF
民航飞机机载音频系统可测试性研究 被引量:1
15
作者 张超 周德新 《电子测试》 2009年第3期71-75,共5页
机载电子设备可测试性设计已成为飞机设计的重要组成部分,可提高电子设备的可用性及飞机的综合效能。本文结合机内测试、自动测试、边界扫描测试,维修总线等测试技术,介绍了边界扫描技术在民航飞机音频系统可测试性设计中的应用,然后讨... 机载电子设备可测试性设计已成为飞机设计的重要组成部分,可提高电子设备的可用性及飞机的综合效能。本文结合机内测试、自动测试、边界扫描测试,维修总线等测试技术,介绍了边界扫描技术在民航飞机音频系统可测试性设计中的应用,然后讨论可测试性分配问题。以便在飞机总体设计和相应的系统设计过程中全面考虑其可测试性问题,使其成为机载电子设备的固有属性。 展开更多
关键词 可测试性设计 自动测试 边界扫描测试 可测试性分配
下载PDF
基于边界扫描的板级测试向量自动生成 被引量:2
16
作者 王美娟 吴宁 《计算机工程》 CAS CSCD 北大核心 2009年第12期279-282,共4页
针对现有测试向量存在的不足,提出一种可施加到电路板扫描链上的测试向量自动生成方法,该方法利用被测电路的网络表文件和边界扫描描述语言文件,获取器件互连关系、边界扫描信息及扫描链路结构,结合测试算法生成板级测试向量,根据扫描... 针对现有测试向量存在的不足,提出一种可施加到电路板扫描链上的测试向量自动生成方法,该方法利用被测电路的网络表文件和边界扫描描述语言文件,获取器件互连关系、边界扫描信息及扫描链路结构,结合测试算法生成板级测试向量,根据扫描链数目及连接关系将其扩展并生成可施加到扫描链上的链路级测试向量。实验结果表明,该方法能检测被测电路中多条扫描链的固定0、固定1、短路和开路故障,为测试系统提供了实用高效的测试向量。 展开更多
关键词 边界扫描 测试向量 自动生成 互连测试
下载PDF
边界扫描技术在FPGA测试中的应用 被引量:2
17
作者 陈庆孔 《计算机与数字工程》 2010年第9期62-65,72,共5页
边界扫描技术是标准化的可测试性设计技术,它提供了对器件的功能、互连及相互间影响进行测,极大地方便了对于复杂电路的测试。文章针对XCV600_HQ240,介绍了边界扫描的基本结构、边界扫描测试操作流程、测试接口和IEEE 1149.1标准规定的... 边界扫描技术是标准化的可测试性设计技术,它提供了对器件的功能、互连及相互间影响进行测,极大地方便了对于复杂电路的测试。文章针对XCV600_HQ240,介绍了边界扫描的基本结构、边界扫描测试操作流程、测试接口和IEEE 1149.1标准规定的数据寄存器和指令寄存器,结合FPGA芯片的BSDL文件进行边界扫描配置和测试。 展开更多
关键词 边界扫描测试 现场可编程逻辑阵列 IEEE1149.1
下载PDF
基于“魂芯一号”的雷达信号处理机边扫设计 被引量:2
18
作者 王凤驰 陈常青 李正东 《雷达科学与技术》 2014年第6期645-648,共4页
"魂芯一号"(BWDSP100)芯片是一款性能优越的高端DSP处理器,适用于雷达信号处理、电子对抗、精确制导武器、通信保障等领域。针对基于4片BWDSP100芯片和2片ALTERA公司的高端FPGA芯片设计的某雷达信号处理机,用边界扫描测试技... "魂芯一号"(BWDSP100)芯片是一款性能优越的高端DSP处理器,适用于雷达信号处理、电子对抗、精确制导武器、通信保障等领域。针对基于4片BWDSP100芯片和2片ALTERA公司的高端FPGA芯片设计的某雷达信号处理机,用边界扫描测试技术设计了TPS(Test Project Set),以验证BWDSP100芯片的可测试性。同时对该雷达信号处理机的DDR2、FLASH等外围芯片进行了测试有效性验证。经过验证,不仅BWDSP100芯片具有较好的可测试性设计,外围芯片的测试效果也很好,使得该雷达信号处理机有较高的故障覆盖率。 展开更多
关键词 魂芯一号 边界扫描测试 TPS 设计 信号处理机
下载PDF
边界扫描主控器MCU设计与实现 被引量:1
19
作者 罗秋明 雷海军 《微计算机信息》 北大核心 2006年第08Z期260-262,208,共4页
通过对边界扫描测试过程以及TAP的16种状态的分析,总结出边界扫描测试的核心操作,归纳出相应的核心指令,设计出一种边界扫描测试主控器的MCU控制器,并用FPGA实现。由于采用了控制器的实现方式以及具有扫描长度设置指令使得具有测试自动... 通过对边界扫描测试过程以及TAP的16种状态的分析,总结出边界扫描测试的核心操作,归纳出相应的核心指令,设计出一种边界扫描测试主控器的MCU控制器,并用FPGA实现。由于采用了控制器的实现方式以及具有扫描长度设置指令使得具有测试自动化程度高、灵活高效、成本低的优势。另外还单独配有指令用于和BIST功能配合。 展开更多
关键词 微控制器 边界扫描 主控器 FPGA
下载PDF
基于仿真的功能级边界扫描测试码自动生成
20
作者 陈朝阳 张华 沈绪榜 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2004年第2期26-28,共3页
分析了用边界扫描测试结构实现芯片功能级测试的方法 ,提出了一种基于逻辑电路的仿真波形生成电路功能级边界扫描测试代码的方法 .利用该方法生成的边界扫描测试矢量可以完备地描述逻辑芯片的功能 ,从而对数字逻辑电路实现完备。
关键词 边界扫描测试 自动测试生成 功能级测试
下载PDF
上一页 1 2 9 下一页 到第
使用帮助 返回顶部