期刊文献+
共找到78篇文章
< 1 2 4 >
每页显示 20 50 100
基于SerialLite Ⅱ协议的磁共振成像数据传输系统设计 被引量:3
1
作者 张天宁 雷展智 肖亮 《波谱学杂志》 CAS 北大核心 2023年第2期179-191,共13页
为了提高磁共振成像信号的信噪比、减少信号传输中的干扰,一种主流的技术方案是将信号采集装置置于屏蔽室,靠近接收线圈.针对该方案,本文提出了基于SerialLite Ⅱ协议的光纤数据传输方案,以解决信号采集的参数配置和回波数据的高速传输... 为了提高磁共振成像信号的信噪比、减少信号传输中的干扰,一种主流的技术方案是将信号采集装置置于屏蔽室,靠近接收线圈.针对该方案,本文提出了基于SerialLite Ⅱ协议的光纤数据传输方案,以解决信号采集的参数配置和回波数据的高速传输问题.电路以现场可编程门阵列(Field Programmable Gate Array,FPGA)器件和小型可插拔(Small Form Pluggable,SFP)光纤模块为核心,基于SerialLite Ⅱ协议实现信号采集的配置参数的下传与回波数据的上传.为了便于编程,在FPGA中构建NIOS Ⅱ软核处理器,以完成信号采集模块参数的发送、接收和配置.本文还研制了实验样机,进行了大量的数据传输测试,结果表明本方案能够实现高速的数据传输,64 K字节的数据通过30 m光纤传输所需的时间仅约为364.2 μs,并且具有可靠、延时低的特点. 展开更多
关键词 磁共振成像 数据传输 SerialLite协议 nios处理器 光纤
下载PDF
基于NiosⅡ的LCD驱动IP核的设计 被引量:5
2
作者 向荣 陈祖希 霍伟伟 《计算机工程》 CAS CSCD 北大核心 2008年第5期246-247,259,共3页
针对不同型号液晶屏之间的驱动差异问题,提出一种基于NiosⅡ的LCD驱动的IP核设计方法。研究基于NIOSⅡ的LCD驱动IP核的体系结构及其软件实现过程。经过测试,所设计的LCD驱动IP核能够应用于不同型号的液晶屏,且运行稳定。
关键词 nios处理器 IP核 LCD驱动
下载PDF
基于Nios II的SOPC中TFT LCD控制器核的设计 被引量:5
3
作者 白宗元 胡宝霞 《自动化技术与应用》 2008年第2期61-63,共3页
本文介绍了如何在基于Nios II的SOPC中设计TFT LCD的Controller Core,用Verilog HDL实现其硬件部分.该控制器通过SOPC中的Avalon总线接口与Nios II处理器和SDRAM控制器通信,构建了基于Nios II的SOPC,使之能显示640480分辨率,显示颜色深... 本文介绍了如何在基于Nios II的SOPC中设计TFT LCD的Controller Core,用Verilog HDL实现其硬件部分.该控制器通过SOPC中的Avalon总线接口与Nios II处理器和SDRAM控制器通信,构建了基于Nios II的SOPC,使之能显示640480分辨率,显示颜色深度达到16bit,试验结果正确。 展开更多
关键词 nios处理器 AVALON总线 TFTLCD控制器核
下载PDF
基于NIOSⅡ的高分辨率图像采集系统设计 被引量:4
4
作者 梁海军 赵建 《中国测试技术》 2008年第5期61-65,共5页
介绍了一种基于NIOSII的高分辨率图像采集系统的设计。系统以NIOSII软核处理器为主控制器,配合高像素CMOS图像传感器、大容量SDRAM、高速DAC器件,实现高速高分辨率数字图像采集与实时显示。详细阐述了将Bayer图像转化为RGB图像的算法原... 介绍了一种基于NIOSII的高分辨率图像采集系统的设计。系统以NIOSII软核处理器为主控制器,配合高像素CMOS图像传感器、大容量SDRAM、高速DAC器件,实现高速高分辨率数字图像采集与实时显示。详细阐述了将Bayer图像转化为RGB图像的算法原理及其FPGA硬件实现,同时还给出了系统中其他各模块的FPGA硬件实现及其时序仿真图。系统提供了灵活的图像数据传输接口,可满足大多数工业应用。 展开更多
关键词 图像采集 nios处理器 CMOS图像传感器 大容量SDRAM FPGA器件
下载PDF
基于NiosⅡ片上可编程系统(SOPC)实现的雷达监控系统 被引量:3
5
作者 谢东辉 齐伟民 《中国科学院研究生院学报》 CAS CSCD 北大核心 2010年第1期63-69,共7页
介绍了一种基于NiosⅡ嵌入式处理器实现的雷达监控系统,并详细说明了其可编程系统(SOPC)(system on programmable chip)的硬件构建过程和软件设计流程.本设计采用Cyclone Ⅱ系列FPGA作为核心硬件,在FPGA上构建了基于高性能32位嵌入式Nio... 介绍了一种基于NiosⅡ嵌入式处理器实现的雷达监控系统,并详细说明了其可编程系统(SOPC)(system on programmable chip)的硬件构建过程和软件设计流程.本设计采用Cyclone Ⅱ系列FPGA作为核心硬件,在FPGA上构建了基于高性能32位嵌入式NiosⅡ处理器的片上SOPC;在NiosⅡ IDE环境下开发出SOPC的应用软件.与传统的监控系统相比,本方案拥有更高的集成度、更快的数据传输速度,以及较小的体积和功耗. 展开更多
关键词 雷达监控系统 可编程片上系统 nios处理器 现场可编程门阵列
下载PDF
基于NIOS处理器的面阵CCD采集系统设计 被引量:4
6
作者 罗钧 廖红华 吴克松 《计算机测量与控制》 CSCD 2006年第9期1236-1238,共3页
设计了一种基于Altera的SOPC Builder的软核处理器NIOSII实现面阵CCD采集的系统;该系统采用集成了时序发生器(LR38617)、垂直驱动放大(LR36685)、模拟前端(IR3Y48A1)等功能的集成芯片模块LR38642驱动RJ21P3AH0PT面阵CCD,经LR38642内部... 设计了一种基于Altera的SOPC Builder的软核处理器NIOSII实现面阵CCD采集的系统;该系统采用集成了时序发生器(LR38617)、垂直驱动放大(LR36685)、模拟前端(IR3Y48A1)等功能的集成芯片模块LR38642驱动RJ21P3AH0PT面阵CCD,经LR38642内部的高速A/D转换后的各像素数字信号在NIOSII处理器的控制下,通过自定义采集IP核以及Avalon总线传输到片外SDRAM存储区;经实验论证,该系统结构紧凑,可控性强,可用于高性能数码相机和实时图像采集与处理等场合。 展开更多
关键词 SOPC BUILDER nios处理器 RJ21P3AHOPT面阵CCD 快速信号采集
下载PDF
基于SOPC的机载显示器图形实时生成技术 被引量:4
7
作者 郭超 曹峰 +1 位作者 高伟林 于小燕 《液晶与显示》 CAS CSCD 北大核心 2014年第1期65-70,共6页
目前以DSP或GPU为核心、FPGA为协处理器的机载显示器图形生成技术无法满足低成本、低功耗的应用场合。针对此现状,文章提出了一种基于SOPC的图形生成技术。该技术以SOPC为核心,搭建图形生成的硬件平台,使用SOPC内部集成的NiosⅡ软核处... 目前以DSP或GPU为核心、FPGA为协处理器的机载显示器图形生成技术无法满足低成本、低功耗的应用场合。针对此现状,文章提出了一种基于SOPC的图形生成技术。该技术以SOPC为核心,搭建图形生成的硬件平台,使用SOPC内部集成的NiosⅡ软核处理器执行图形生成算法运算,并协同可编程逻辑资源完成对帧存的乒乓操作,实现图形数据的实时生成。与传统方法相比,该技术无需DSP或GPU芯片,可以明显降低产品的成本和功耗。实验结果表明,采用该技术后机载显示器可以生成640×480分辨率的图形,帧频为26fps,能够满足机载显示器实时显示的需求。 展开更多
关键词 机载显示器 可编程片上系统 nios处理器 图形生成
下载PDF
基于LLVM架构的NiosⅡ后端快速移植 被引量:3
8
作者 任胜兵 卢念 +1 位作者 张万利 潘震宇 《计算机应用与软件》 CSCD 2011年第12期22-25,50,共5页
编译器后端移植是目前嵌入式系统研究的重要领域,如何快速实现编译器后端移植仍然是嵌入式系统研究的热点。采用新的编译器架构LLVM,移植NiosⅡ处理器来分析LLVM快速后端移植架构。使用LLVM后端移植架构的TableGen描述NiosⅡ体系结构例... 编译器后端移植是目前嵌入式系统研究的重要领域,如何快速实现编译器后端移植仍然是嵌入式系统研究的热点。采用新的编译器架构LLVM,移植NiosⅡ处理器来分析LLVM快速后端移植架构。使用LLVM后端移植架构的TableGen描述NiosⅡ体系结构例如指令、寄存器等,使用完备LLVM C++函数库实现复杂或特殊的操作。TableGen与C++函数库互相配合,最终实现LLVM架构对NiosⅡ后端的支持。实验结果表明与GCC编译器后端移植方法相比,基于LLVM架构的编译器后端移植方法的工作量减少了64.2%~83.9%,大大节省后端移植时间。 展开更多
关键词 编译器 后端快速移植 低级虚拟机(LLVM) nios处理器
下载PDF
基于NiosII的嵌入式USB主机设计与研究 被引量:3
9
作者 刘连东 郁滨 罗长远 《计算机工程与设计》 CSCD 北大核心 2007年第9期2100-2102,共3页
提出了一种基于SoPC的嵌入式USB主机的设计方案,将NiosII软核处理器嵌入到FPGA,控制USB主控制器SL811HS实现USB的点对点的数据传输,体现了其设计的先进性,并通过一个实例,详细地说明了USB主机在信息安全领域的简单应用,测试结果表明该... 提出了一种基于SoPC的嵌入式USB主机的设计方案,将NiosII软核处理器嵌入到FPGA,控制USB主控制器SL811HS实现USB的点对点的数据传输,体现了其设计的先进性,并通过一个实例,详细地说明了USB主机在信息安全领域的简单应用,测试结果表明该方案的实用性和有效性。 展开更多
关键词 片上系统 USB主机 nios处理器 片上可编程系统 嵌入式主机
下载PDF
基于NiosII的无线网络数据加密系统 被引量:3
10
作者 李学花 刘常澍 《电子测量技术》 2006年第6期139-140,共2页
为解决无线局域网传输中的数据安全问题,采用工作于交叉CBC模式的混合流水AES算法,对所传输的数据进行了加密/解密处理。该设计硬件方面选择了Stratix系列芯片,处理器方面选择了与之配套并且结构得到优化的NiosII/f处理器内核,加快了设... 为解决无线局域网传输中的数据安全问题,采用工作于交叉CBC模式的混合流水AES算法,对所传输的数据进行了加密/解密处理。该设计硬件方面选择了Stratix系列芯片,处理器方面选择了与之配套并且结构得到优化的NiosII/f处理器内核,加快了设计的速度。同时采用NiosII的定制指令提高了系统性能,具有实时的加密/解密特性。 展开更多
关键词 nios处理器 无线局域网 AES算法 加密/解密
下载PDF
基于SOPC的ARINC429总线接口设计 被引量:4
11
作者 陈东 韩治中 梁勇 《工业仪表与自动化装置》 2010年第1期30-33,共4页
在研究ARINC429总线通信协议的基础上,提出了一种基于SOPC技术的ARINC429总线通用接口的设计方法。将NiosII软核处理器与各种功能模块集成在FPGA内部,外加通信协议芯片HS3282、HS3182,实现了429总线通用接口功能。由于SOPC技术能实现硬... 在研究ARINC429总线通信协议的基础上,提出了一种基于SOPC技术的ARINC429总线通用接口的设计方法。将NiosII软核处理器与各种功能模块集成在FPGA内部,外加通信协议芯片HS3282、HS3182,实现了429总线通用接口功能。由于SOPC技术能实现硬件设计软件化,所以该系统结构简单,使用灵活并易于扩展,具有良好的应用价值。 展开更多
关键词 SOPC ARINC429总线 nios处理器
下载PDF
基于FPGA的ARINC429通信协议设计实现 被引量:2
12
作者 魏增辉 张校慧 《现代电子技术》 2011年第5期63-64,68,共3页
介绍了在FPGA上利用SoPC技术设计实现某机载数据传输设备与机载专用计算机进行通信的ARINC429通信协议,实现了对ARINC429数据的一发一收。该系统模块充分利用了FPGA硬件可编程性、高度集成性、实时性的特点。测试表明,该系统具有速度快... 介绍了在FPGA上利用SoPC技术设计实现某机载数据传输设备与机载专用计算机进行通信的ARINC429通信协议,实现了对ARINC429数据的一发一收。该系统模块充分利用了FPGA硬件可编程性、高度集成性、实时性的特点。测试表明,该系统具有速度快、可靠性高等优点。 展开更多
关键词 FPGA SOPC ARINC429 FIFO nios处理器
下载PDF
基于可重构密码模块的VPN安全网关 被引量:2
13
作者 褚有睿 王志远 欧阳旦 《计算机工程》 CAS CSCD 北大核心 2011年第5期152-154,共3页
结合片上可编程系统和IPSec技术,设计一种基于可重构密码处理模块的虚拟专用网安全网关。该网关采用双处理器结构,主处理器完成系统芯片的初始化配置、系统控制、管理和数据包的预处理,协处理器完成IPSec处理功能,可重构密码处理模块加... 结合片上可编程系统和IPSec技术,设计一种基于可重构密码处理模块的虚拟专用网安全网关。该网关采用双处理器结构,主处理器完成系统芯片的初始化配置、系统控制、管理和数据包的预处理,协处理器完成IPSec处理功能,可重构密码处理模块加速加解密处理,从而提高算法执行效率,同时扩展IPSec协议的安全性。实验结果表明,该网关具有较高的吞吐率,能满足中低端网络安全的需求。 展开更多
关键词 虚拟专用网安全网关 nios处理器 片上可编程系统 可重构密码处理
下载PDF
基于NiosⅡ的LVDS图像数据存储转发系统的设计 被引量:2
14
作者 孟令军 李加超 +1 位作者 文波 赵盼盼 《火力与指挥控制》 CSCD 北大核心 2015年第5期143-145,共3页
针对高速图像数据的远距离传输提出了一种基于NiosⅡ处理器的LVDS图像数据存储转发系统的设计方案,详细介绍了LVDS图像数据的存储方法和数据转发的工作原理,并对该系统的软硬件设计以及各功能模块的具体实现原理进行了分析和实际测试,... 针对高速图像数据的远距离传输提出了一种基于NiosⅡ处理器的LVDS图像数据存储转发系统的设计方案,详细介绍了LVDS图像数据的存储方法和数据转发的工作原理,并对该系统的软硬件设计以及各功能模块的具体实现原理进行了分析和实际测试,实验结果验证了该设计的可行性、稳定性及高效性。 展开更多
关键词 nios处理器 LVDS 乒乓结构 DMA
下载PDF
基于SoPC的嵌入式DVR监控系统设计
15
作者 侯俊华 胡金演 +1 位作者 苏博仕 陈锋 《电视技术》 北大核心 2005年第12期76-79,共4页
介绍了基于VW2010编解码芯片、FPGA和NiosIICPU的嵌入式MPEG-4DVR监控系统的模块化设计,并在此基础上进一步介绍了NiosIICPU对VW2010芯片的控制。
关键词 可编程片上系统 nios处理器 现场可编程门阵列 硬盘录像机 MPEG-4标准
下载PDF
基于NiosII处理器的非金属超声检测分析仪 被引量:2
16
作者 贺艳枚 朱建林 周明辉 《仪表技术与传感器》 CSCD 北大核心 2007年第7期10-12,共3页
介绍了非金属超声检测仪的软硬件设计方法。该仪器以EP2C20系列FPGA芯片为核心,通过在FPGA中加载NiosII软核处理器和其他外围接口电路,配合高精度数据采集系统、TFT液晶显示模块等设计而成。该仪器集超声波发射、同步接收、声参量自动... 介绍了非金属超声检测仪的软硬件设计方法。该仪器以EP2C20系列FPGA芯片为核心,通过在FPGA中加载NiosII软核处理器和其他外围接口电路,配合高精度数据采集系统、TFT液晶显示模块等设计而成。该仪器集超声波发射、同步接收、声参量自动检测、数据分析处理、结果实时显示、数据存储与输出等功能于一身,为数据的进一步分析处理和实现超声检测的图像化、智能化、自动化奠定了良好的基础。 展开更多
关键词 nios处理器 可编程片上系统 超声波 测桩
下载PDF
管道在线检测装置数据存储系统
17
作者 杨理践 李春光 高松巍 《沈阳工业大学学报》 EI CAS 2009年第4期422-427,共6页
为了实时存储管道在线检测数据,提出一种Compact Flash Card(简称CF卡)存储系统.设计了基于NiosⅡ软核处理器的CF卡嵌入式系统接口电路,并且在NiosⅡ中移植了支持CF卡设备的uClinux操作系统,简化了CF卡的读写操作.通过修改uClinux下的... 为了实时存储管道在线检测数据,提出一种Compact Flash Card(简称CF卡)存储系统.设计了基于NiosⅡ软核处理器的CF卡嵌入式系统接口电路,并且在NiosⅡ中移植了支持CF卡设备的uClinux操作系统,简化了CF卡的读写操作.通过修改uClinux下的启动脚本rcS,使系统上电后可以自动运行用户应用程序,完成在线数据采集与存储等操作.通过在目标板上进行的CF卡存储实验证明,该系统可正确完成数据存储操作,验证了存储系统的可靠性. 展开更多
关键词 CF卡 UCLINUX操作系统 嵌入式系统 nios处理器 TrueIDE模式 SOPC系统 FAT32文件系统 数据压缩
下载PDF
基于NiosII处理器的电站用H_2监控仪 被引量:1
18
作者 严奉轩 陆平 +3 位作者 陈宁 李芳 张玉广 凌大鹏 《仪表技术与传感器》 CSCD 北大核心 2008年第10期17-18,22,共3页
介绍一种电站用H2监控仪的软硬件设计。该监控仪以EP1C12Q240为核心,通过加载NiosII软核处理器和外围接口电路,配合高性能信号调理及转换电路,实现对H2体积分数的实时测量、液晶显示、信号输出、超限声光报警和消氢控制等功能。这种设... 介绍一种电站用H2监控仪的软硬件设计。该监控仪以EP1C12Q240为核心,通过加载NiosII软核处理器和外围接口电路,配合高性能信号调理及转换电路,实现对H2体积分数的实时测量、液晶显示、信号输出、超限声光报警和消氢控制等功能。这种设计方案的主要优势在于智能化和集成化,设计的H2监控仪已经应用在某电站的氢冷式发电机组的H2泄漏检测中,并取得了很好的效果。基于FPGA的方式使得该方案有很好的扩展性,对该方案予以较少修改,便能实现其他智能型分析仪器。 展开更多
关键词 nios处理器 可编程片上系统 分析仪器 H2监控仪
下载PDF
基于SOPC的波形发生器的实验设计 被引量:1
19
作者 赵麦丽 张怡 《实验科学与技术》 2010年第6期3-6,共4页
以Altera公司的DE2实验板作为硬件平台,采用SOPC嵌入式系统设计技术,基于QuartusⅡ软件,设计并开发了一个能够产生正弦波、方波、三角波,且频率、幅值在一定范围内可调的波形发生器实验。完成了SOPC片上系统及片外信号处理电路的构建,用... 以Altera公司的DE2实验板作为硬件平台,采用SOPC嵌入式系统设计技术,基于QuartusⅡ软件,设计并开发了一个能够产生正弦波、方波、三角波,且频率、幅值在一定范围内可调的波形发生器实验。完成了SOPC片上系统及片外信号处理电路的构建,用VerilogHDL设计了DDS模块,用C语言程序进行波形参数的读取及显示。该实验涉及硬件描述语言逻辑电路设计、微机系统构成、硬件电路设计及C语言编程等知识的运用,知识综合性强,设计技术新、难度大,对提高学生的知识综合运用能力、动手能力和创新能力具有重要的促进作用。 展开更多
关键词 SOPC技术 nios处理器 DE2实验板 波形发生器
下载PDF
基于可编程系统芯片技术的电子式互感器数据采集 被引量:2
20
作者 牟涛 周水斌 +1 位作者 赵应兵 尹明 《低压电器》 2013年第5期25-28,48,共5页
针对电子式互感器采集器设计中的一些问题,介绍了一种新型的采集器设计方法。采用可编程系统芯片技术在现场可编程门阵列(FPGA)内构造CPU处理器软核,通过单片FPGA实现了传统的CPU加FPGA才能实现的高速、高精度、高可靠性采集器功能,具... 针对电子式互感器采集器设计中的一些问题,介绍了一种新型的采集器设计方法。采用可编程系统芯片技术在现场可编程门阵列(FPGA)内构造CPU处理器软核,通过单片FPGA实现了传统的CPU加FPGA才能实现的高速、高精度、高可靠性采集器功能,具有成本低、体积小、电路结构简单、人机交互好、电磁兼容特性高等特点。通过两层系数法,实现了采集器与传感头间的免调试更换,同时采集器可通过光串口实现程序在线配置,方便现场的维护和升级。整个系统通过验证证明,能解决现有采集器设计中的一些问题。 展开更多
关键词 电子互感器 可编程系统芯片 nios处理器 采集器
下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部