期刊文献+
共找到130篇文章
< 1 2 7 >
每页显示 20 50 100
多层次多制式轨道交通要点探究 被引量:16
1
作者 王家乐 《铁道标准设计》 北大核心 2019年第5期31-36,共6页
伴随着我国城市轨道交通的快速发展,项目决策及建设过程中存在的一些问题也逐步显现,尤其在项目前期研究阶段,如何科学划分功能层次,合理把握制式选型,精准界定轻轨概念已成为长期困扰业内人士的热点问题。通过类比方法,对国内外轨道交... 伴随着我国城市轨道交通的快速发展,项目决策及建设过程中存在的一些问题也逐步显现,尤其在项目前期研究阶段,如何科学划分功能层次,合理把握制式选型,精准界定轻轨概念已成为长期困扰业内人士的热点问题。通过类比方法,对国内外轨道交通的发展经验及差异进行对比分析,总结构建多层次、多制式轨道交通体系的必要性和意义,探索地铁和轻轨的核心区别。研究结论表明:发展层次多元,制式合理的轨道交通体系是未来的发展趋势;在制式与层次的关系把握上,应坚持层次高于制式的原则;为了支撑城市空间结构优化,促进城市圈层的良性拓展,市域快轨应作为轨道交通未来发展的重点;以功能层次或导向体系作为划分标准,对现行的轨道交通分类标准提出相应的改进建议。 展开更多
关键词 轨道交通 多层次 多制式 经验 要点
下载PDF
多制式城市轨道交通系统解决方案研究 被引量:13
2
作者 周清和 《电力机车与城轨车辆》 2018年第4期1-7,共7页
随着城市轨道交通的快速发展,城市轨道交通差异化也日趋明显。因地制宜有序推进城市轨道交通建设,多制式协调发展也将成为城市轨道交通发展的新格局。文章针对各制式城市轨道交通系统的技术特点进行分析,为建立全方位、多样化、立体化... 随着城市轨道交通的快速发展,城市轨道交通差异化也日趋明显。因地制宜有序推进城市轨道交通建设,多制式协调发展也将成为城市轨道交通发展的新格局。文章针对各制式城市轨道交通系统的技术特点进行分析,为建立全方位、多样化、立体化的城市轨道交通体系,以及城市轨道交通健康发展提供系统解决方案。 展开更多
关键词 城市轨道交通 多制式 技术特点 参数 发展
下载PDF
一种基于多核流水的多标准视频编解码器体系结构 被引量:9
3
作者 张鹏 杜建国 +1 位作者 解晓东 高文 《计算机研究与发展》 EI CSCD 北大核心 2008年第11期1985-1993,共9页
多标准已成为视频编解码器的发展趋势,这给系统设计带来了性能和灵活性双重的挑战.根据视频标准间算法的异同点,提出并实现了一种多标准视频编解码器芯片的体系结构,支持包括H.264/AVC,AVS和VC-1的多个标准.系统级采用了基于宏块的多核... 多标准已成为视频编解码器的发展趋势,这给系统设计带来了性能和灵活性双重的挑战.根据视频标准间算法的异同点,提出并实现了一种多标准视频编解码器芯片的体系结构,支持包括H.264/AVC,AVS和VC-1的多个标准.系统级采用了基于宏块的多核流水线结构,在保持可编程性的基础上显著提高了系统级的并行度.模块级进行了详细的软硬划分设计,可配置的专用数据通路用以加速各模块的特定运算.VLSI实现表明,芯片面积仅为961kgate,且能保证NTSC(30fps)和PAL(25fps)的实时编解码. 展开更多
关键词 多核 多标准 可编程性 视频编解码器 超大规模集成电路
下载PDF
创新的多协议现场无线网络——多种无线通信标准的融合 被引量:5
4
作者 方原柏 《自动化仪表》 CAS 2019年第7期1-5,共5页
国际电工委员会先后批准了三个过程自动化行业的无线通信标准:WirelessHART、WIA- PA和ISA 100.11a.用户曾寄希望这三个标准能够统一.虽然标准一时无法统一,但能够做到互相融合,比如说在单一架构下管理多个无线通信标准网络的实时数据.... 国际电工委员会先后批准了三个过程自动化行业的无线通信标准:WirelessHART、WIA- PA和ISA 100.11a.用户曾寄希望这三个标准能够统一.虽然标准一时无法统一,但能够做到互相融合,比如说在单一架构下管理多个无线通信标准网络的实时数据.阐述了过程自动化行业无线通信标准融合的方式、可能性以及融合技术的发展现状.虽然由国际自动化学会及用户组织对过程自动化行业无线通信标准统一所做工作没达到预期目标,但来自制造商的下述工作可以看成是过程自动化行业无线通信标准融合技术获得突破的一个标志:美国尼维斯(Nivis)公司的双启动硬件、双栈无线通信模块和双栈接入点,爱默生过程管理公司的双模无线网关,霍尼韦尔公司的多协议、多应用、多标准现场无线网络.这些工作同时也证明在标准的融合方面,无线通信标准走在了现场总线的前面. 展开更多
关键词 无线通信标准 融合 双模 多协议 多应用 多标准
下载PDF
从多本位的视角研究货币汇率指数的属性 被引量:5
5
作者 丁剑平 周建芳 《金融研究》 CSSCI 北大核心 2009年第12期45-58,共14页
当本币国际化进程加快,对其汇率指数的编制需求就会上升。JP摩根在2007年就用双边贸易权重编制了人民币指数,本研究用派氏链式指数法编制人民币汇率指数,它考虑到了多边市场的竞争因素。编制货币汇率指数的目的之一是让投资者有效地和... 当本币国际化进程加快,对其汇率指数的编制需求就会上升。JP摩根在2007年就用双边贸易权重编制了人民币指数,本研究用派氏链式指数法编制人民币汇率指数,它考虑到了多边市场的竞争因素。编制货币汇率指数的目的之一是让投资者有效地和无扭曲地掌握该货币汇率的走势。本研究试图用没有"国家符号"的黄金、石油和特别提款权三种本位测试上述两种人民币指数、美元宽指数、欧元指数和亚洲货币单位。检验发现尽管中国与美国、欧元区、日本等有相当大贸易和投资往来,但在上述指数中的影响是不同的。在欧元指数和亚洲货币单位中看不到人民币的影响。唯在美元宽指数中能看到大中华货币(人民币、新台币和港币)有较大影响。货币指数中体现了其域际属性。就如英镑与欧元指数,加拿大元、墨西哥比索与美元宽指数,韩元与人民币指数等。可见地理位置影响还是根深蒂固的。 展开更多
关键词 货币指数 多本位国际储备 汇率参考篮子构成
原文传递
用多尺度技术建一维对流扩散方程的格点模型 被引量:4
6
作者 陈若航 刘慕仁 《广西师范大学学报(自然科学版)》 CAS 1997年第2期1-4,共4页
利用多尺度技术建立一维对流扩散方程的格点模型.给出了扩散系数与驰豫时间的关系,使模型的建立方法更具普遍性,模型的运用范围更广泛.
关键词 格点模型 对流扩散方程 多尺度技术
下载PDF
用于反熔丝FPGA的多标准IO接口电路 被引量:4
7
作者 王雪萍 张国华 曹靓 《微电子学》 CAS CSCD 北大核心 2018年第3期381-385,共5页
针对高可靠性领域和复杂环境对大规模反熔丝FPGA器件的迫切需求,设计了一种新的用于反熔丝FPGA的可动态配置IO接口电路。该IO接口电路具有宽的输入输出电压范围,能实现多驱动调节,支持一系列不同电平模式。通过对反熔丝单元进行编程配置... 针对高可靠性领域和复杂环境对大规模反熔丝FPGA器件的迫切需求,设计了一种新的用于反熔丝FPGA的可动态配置IO接口电路。该IO接口电路具有宽的输入输出电压范围,能实现多驱动调节,支持一系列不同电平模式。通过对反熔丝单元进行编程配置,该IO接口电路可兼容多种IO标准,内核电压为2.5V,端口电压可在3.3V与5V之间转换。仿真与测试结果表明,该IO接口电路满足设计要求,接口速度优于国外同类产品。 展开更多
关键词 多标准 IO接口 反熔丝 现场可编程门阵列
下载PDF
A tunable passive mixer for SAW-less front-end with reconfigurable voltage conversion gain and intermediate frequency bandwidth 被引量:1
8
作者 陶健 fan xiangning zhao yuan 《High Technology Letters》 EI CAS 2018年第1期10-18,共9页
An adjustable mixer for surface acoustic wave( SAW)-less radio frequency( RF) front-end is presented in this paper. Through changing the bias voltage,the presented mixer with reconfigurable voltage conversion gain( VC... An adjustable mixer for surface acoustic wave( SAW)-less radio frequency( RF) front-end is presented in this paper. Through changing the bias voltage,the presented mixer with reconfigurable voltage conversion gain( VCG) is suitable for multi-mode multi-standard( MMMS) applications. An equivalent local oscillator( LO) frequency-tunable high-Q band-pass filter( BPF) at low noise amplifier( LNA) output is used to reject the out-of-band interference signals. Base-band( BB) capacitor of the mixer is variable to obtain 15 kinds of intermediate frequency( IF) bandwidth( BW). The proposed passive mixer with LNA is implemented in TSMC 0. 18μm RF CMOS process and operates from 0. 5 to 2. 5 GHz with measured maximum out-of-band rejection larger than 40 d B. The measured VCG of the front-end can be changed from 5 to 17 d B; the maximum input intercept point( IIP3) is0 d Bm and the minimum noise figure( NF) is 3. 7 d B. The chip occupies an area of 0. 44 mm^2 including pads. 展开更多
关键词 RECONFIGURABLE radio frequency (RF) FRONT-END multi-mode multi-standard( MMMS) high-Q BAND-PASS filter ( BPF) cross-coupled common gate low noise amplifier ( CC-CGLNA) CMOS
下载PDF
A wideband low power low phase noise dual-modulus prescaler 被引量:2
9
作者 雷雪梅 王志功 王科平 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2011年第2期130-136,共7页
This paper describes a novel divide-by-32/33 dual-modulus prescaler (DMP). Here, a new combination of DFF has been introduced in the DMP. By means of the cooperation and coordination among three types, DFF, SCL, TPS... This paper describes a novel divide-by-32/33 dual-modulus prescaler (DMP). Here, a new combination of DFF has been introduced in the DMP. By means of the cooperation and coordination among three types, DFF, SCL, TPSC, and CMOS static flip-flop, the DMP demonstrates high speed, wideband, and low power consumption with low phase noise. The chip has been fabricated in a 0.18μm CMOS process of SMIC. The measured results show that the DMP's operating frequency is from 0.9 to 3.4 GHz with a maximum power consumption of 2.51 mW under a 1.8 V power supply and the phase noise is -134.78 dBc/Hz at 1 MHz offset from the 3.4 GHz carrier. The core area of the die without PAD is 57 x 30 #m2. Due to its excellent performance, the DMP could be applied to a PLL-based frequency synthesizer for many RF systems, especially for multi-standard radio applications. 展开更多
关键词 dual-modulus prescaler WIDEBAND low power low phase noise frequency synthesizer multi-standard radio
原文传递
Low power fast settling multi-standard current reusing CMOS fractional-N frequency synthesizer 被引量:2
10
作者 楼文峰 冯鹏 +1 位作者 王海永 吴南健 《Journal of Semiconductors》 EI CAS CSCD 2012年第4期95-104,共10页
A low power fast settling multi-standard CMOS fractional-N frequency synthesizer is proposed. The current reusing and frequency presetting techniques are adopted to realize the low power fast settling multi-standard f... A low power fast settling multi-standard CMOS fractional-N frequency synthesizer is proposed. The current reusing and frequency presetting techniques are adopted to realize the low power fast settling multi-standard fractional-N frequency synthesizer. An auxiliary non-volatile memory (NVM) is embedded to avoid the repetitive calibration process and to save power in practical application. This PLL is implemented in a 0.18 #m technology. The frequency range is 0.3 to 2.54 GHz and the settling time is less than 5 #s over the entire frequency range. The LC-VCO with the stacked divide-by-2 has a good figure of merit of-193.5 dBc/Hz. The measured phase noise of frequency synthesizer is about -115 dBc/Hz at 1 MHz offset when the carrier frequency is 2.4 GHz and the reference spurs are less than -52 dBc. The whole frequency synthesizer consumes only 4.35 mA @ 1.8 V. 展开更多
关键词 phase-locked loop current reusing forward-body bias DIVIDE-BY-2 multi-standard fast settling
原文传递
A fractional-N frequency synthesizer for WCDMA/Bluetooth/ZigBee applications 被引量:1
11
作者 周春元 李国林 +3 位作者 张春 池保勇 李冬梅 王志华 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2009年第7期114-118,共5页
A triple-mode fractional-N frequency synthesizer with a noise-filter voltage controlled oscillator(VCO) for WCDMA/Bluetooth/ZigBee applications has been implemented in 0.18-μm RF-CMOS technology.The proposed synthe... A triple-mode fractional-N frequency synthesizer with a noise-filter voltage controlled oscillator(VCO) for WCDMA/Bluetooth/ZigBee applications has been implemented in 0.18-μm RF-CMOS technology.The proposed synthesizer achieves a good phase noise lower than-80 dBc/Hz in band and-115 dBc/Hz @ 1 MHz for the three modes, and only draws 21 mA from a 1.8 V supply.It has a high hardware sharing and a small size, only 1.5 × 1.4 mm2.The system architecture, circuit design, and measured results are also presented. 展开更多
关键词 multi-standard PLL frequency synthesizers VCO
原文传递
A fractional-N frequency divider for multi-standard wireless transceiver fabricated in 0.18μm CMOS process 被引量:2
12
作者 Jiafeng Wangt Xiangning Fan +1 位作者 Xiaoyang Shi Zhigong Wang 《Journal of Semiconductors》 EI CAS CSCD 2017年第12期73-80,共8页
With the rapid evolution of wireless communication technology, integrating various communication modes in a mobile terminal has become the popular trend. Because of this, multi-standard wireless technology is one of t... With the rapid evolution of wireless communication technology, integrating various communication modes in a mobile terminal has become the popular trend. Because of this, multi-standard wireless technology is one of the hot spots in current research. This paper presents a wideband fractional-N frequency divider of the multi-standard wireless transceiver for many applications. High-speed divider-by-2 with traditional source- coupled-logic is designed for very wide band usage. Phase switching technique and a chain of divider-by-2/3 are applied to the programmable frequency divider with 0.5 step. The phase noise of the whole frequency synthesizer will be decreased by the narrower step of programmable frequency divider. A-E modulator is achieved by an improved MASH 1-1-1 structure. This structure has excellent performance in many ways, such as noise, spur and input dynamic range. Fabricated in TSMC 0.18/tin CMOS process, the fractional-N frequency divider occupies a chip area of 1130 × 510μm^2 and it can correctly divide within the frequency range of 0.8-9 GHz. With 1.8 V supply voltage, its division ratio ranges from 62.5 to 254 and the total current consumption is 29 mA. 展开更多
关键词 multi-standard frequency synthesizer fractional-N frequency divider phase switching △-∑ modulat-or
原文传递
A multi-standard active-RC filter with accurate tuning system 被引量:1
13
作者 马何平 袁芳 +1 位作者 石寅 代伐 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2009年第9期107-110,共4页
A low-power, highly linear, multi-standard, active-RC filter with an accurate and novel tuning architecture is presented. It exhibits IEEE 802.11 a/b/g (9.5 MHz) and DVB-H (3 MHz, 4 MHz) application. The filter ex... A low-power, highly linear, multi-standard, active-RC filter with an accurate and novel tuning architecture is presented. It exhibits IEEE 802.11 a/b/g (9.5 MHz) and DVB-H (3 MHz, 4 MHz) application. The filter exploits digitally-controlled polysilicon resistor banks and a phase lock loop type automatic tuning system. The novel and complex automatic frequency calibration scheme provides better than 4 corner frequency accuracy, and it can be powered down after calibration to save power and avoid digital signal interference. The filter achieves OIP3 of 26 dBm and the measured group delay variation of the receiver filter is 50 ns (WLAN mode). Its dissipation is 3.4 mA in RX mode and 2.3 mA (only for one path) in TX mode from a 2.85 V supply. The dissipation of calibration consumes 2 mA. The circuit has been fabricated in a 0.35μm 47 GHz SiGe BiCMOS technology; the receiver and transmitter filter occupy 0.21 mm^2 and 0.11 mm^2 (calibration circuit excluded), respectively. 展开更多
关键词 multi-standard low pass filter phase lock loop frequency calibration BICMOS
原文传递
A fractional-N frequency synthesizer-based multi-standard I/Q carrier generation system in 0.13μm CMOS 被引量:1
14
作者 楼文峰 耿志卿 +1 位作者 冯鹏 吴南健 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2011年第6期84-90,共7页
This paper proposes a sigma-delta fractional-N frequency synthesizer-based multi-standard I/Q carrier generation system.With reasonable frequency planning,the system can be used in multi-standard wireless communicatio... This paper proposes a sigma-delta fractional-N frequency synthesizer-based multi-standard I/Q carrier generation system.With reasonable frequency planning,the system can be used in multi-standard wireless communication applications(GSM,WCDMA,GPRS,TD-SCDMA,WLAN(802.11a/b/g)).The implementation is achieved by a 0.13μm RF CMOS process.The measured results demonstrate that three quadrature VCOs(QVCO) continuously cover the frequency from 3.1 to 6.1 GHz(65.2%),and through the successive divide-by-2 prescalers to achieve the frequency from 0.75 to 6.1 GHz continuously.The chip was fully integrated with the exception of an off-chip filter.The entire chip area is only 3.78 mm^2,and the system consumes a 21.7 mA@1.2 V supply without output buffers.The lock-in time of the PLL frequency synthesizer is less than 4μs over the entire frequency range with a direct frequency presetting technique and the auxiliary non-volatile memory(NVM)can store the digital configuration signal of the system,including presetting signals to avoid the calibration process case by case. 展开更多
关键词 fractional-N synthesizer Δ∑modulator multi-standard quadrature VCO DIVIDE-BY-2 NVM
原文传递
某铁路平板车车体强度的多标准联合仿真分析 被引量:2
15
作者 肖乾 王一凡 +2 位作者 陈道云 周生通 陈晖 《现代制造工程》 CSCD 北大核心 2021年第9期9-16,共8页
车体强度对于车体的使用寿命及安全可靠性具有重要意义,国内外对焊接结构的疲劳分析理论与方法也较为完善,但是在同种载荷工况作用下,依据不同的标准技术方法及理论所得的疲劳强度分析也会有所偏差,准确分析车体的疲劳强度显得尤为重要... 车体强度对于车体的使用寿命及安全可靠性具有重要意义,国内外对焊接结构的疲劳分析理论与方法也较为完善,但是在同种载荷工况作用下,依据不同的标准技术方法及理论所得的疲劳强度分析也会有所偏差,准确分析车体的疲劳强度显得尤为重要。首先,采用UG、HyperMesh、ANSYS Workbench及HyperView软件的联合仿真平台,构建平板车车体的有限元模型;其次,参照EN 12663-1:2010标准技术要求,依据平板车的静载荷工况完成静强度分析;最后,为准确分析车体的疲劳强度,分别依据BS 7608:1993标准技术方法、AAR标准疲劳分析方法对其进行疲劳强度分析,研究对比不同标准技术方法下的累积损伤值大小,评估标准技术方法的最优选择。计算结果表明:车体的静强度与疲劳强度均满足设计要求,车体静强度下的最小安全系数为1.152;BS 7608:1993标准技术方法下车体疲劳强度的疲劳累积损伤最大值为0.1657,AAR标准疲劳分析方法下的车体疲劳累积损伤最大值为0.0649,将两者的疲劳累积损伤值对比后发现,BS 7608:1993标准技术方法下的疲劳累积损伤值较大,结合理论评估方法对比,综合分析表明,采用BS 7608:1993标准技术方法下的疲劳分析相对更全面,结果也相对更保守。 展开更多
关键词 有限元法 多标准 平板车 疲劳强度 静强度
下载PDF
现场可编程门阵列参数化多标准高吞吐率基4Viterbi译码器 被引量:2
16
作者 夏飞 聂晶 +1 位作者 李荣春 王文涛 《国防科技大学学报》 EI CAS CSCD 北大核心 2016年第1期86-92,共7页
为了同时达到高性能和灵活性的目标,提出一种基于现场可编程门阵列的参数化多标准自适应基4 Viterbi译码器。译码器采用3~9可变约束长度,1/2、1/3可变码率,支持任意截断长度的纠错译码,并采用码字无符号量化、加比选单元设计优化和归一... 为了同时达到高性能和灵活性的目标,提出一种基于现场可编程门阵列的参数化多标准自适应基4 Viterbi译码器。译码器采用3~9可变约束长度,1/2、1/3可变码率,支持任意截断长度的纠错译码,并采用码字无符号量化、加比选单元设计优化和归一化判断逻辑分离策略优化关键路径设计,提高译码器工作频率。实验结果表明,该译码器能根据用户设定的参数改变结构,在多种通信标准之间实现动态切换;性能达到了541 Mbps,明显优于相关工作;对GPRS,Wi MAX,LTE,CDMA,3G等通信标准都取得了良好的误码性能,可满足多种通信标准的译码需求。 展开更多
关键词 现场可编程门阵列 VITERBI译码器 参数化 多标准 基4
下载PDF
一种高效多标准视频解码器架构研究与设计 被引量:2
17
作者 刘慧超 王志君 梁利平 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2019年第10期117-124,共8页
针对目前视频解码器实现方案存在的灵活度低、开发周期长、不能适应快速变化的算法升级等问题,提出一种面向多种视频编解码标准的通用视频解码器架构设计方案.采用软硬件协同设计方法,基于可编程同构多核处理器+协处理器的硬件架构,同... 针对目前视频解码器实现方案存在的灵活度低、开发周期长、不能适应快速变化的算法升级等问题,提出一种面向多种视频编解码标准的通用视频解码器架构设计方案.采用软硬件协同设计方法,基于可编程同构多核处理器+协处理器的硬件架构,同构多核处理器采用指令级和任务级并行加速,协处理器采用硬件定制单元实现矢量加速,同时利用分布式片上便笺式存储器(Scratchpad Memory,SPM)代替数据Cache实现高效的数据存储系统,以应用广泛的H.264视频标准为验证实例.实验结果表明,基于本文所提架构实现的H.264视频解码器高效可行,平均并行加速比为9.12,相比于传统多核并行解码算法提高了1.31倍. 展开更多
关键词 多标准 视频解码器 可编程 协处理器 便笺存储器 H.264解码器 架构设计
下载PDF
一种基于相位插值器的低抖动串行链路接收器 被引量:1
18
作者 吕俊盛 邵刚 田泽 《半导体技术》 CAS CSCD 北大核心 2016年第6期429-434,共6页
为了提高接收器在多通道和多协议应用中的性能,提出了一种基于高线性度相位插值器的低抖动串行链路接收器。采用环形压控振荡器锁相环提供参考时钟,通过数字滤波器控制相位插值器调整采样时钟相位从而完成低抖动的数据恢复。整个接收器... 为了提高接收器在多通道和多协议应用中的性能,提出了一种基于高线性度相位插值器的低抖动串行链路接收器。采用环形压控振荡器锁相环提供参考时钟,通过数字滤波器控制相位插值器调整采样时钟相位从而完成低抖动的数据恢复。整个接收器在65 nm CMOS工艺平台实现流片验证,单通道接收器的面积为320μm×685μm。测试结果表明,接收器工作在3.125 Gbit/s时,引入的总抖动仅为11.3 ps;电路采用1.2 V供电,功耗仅为21 m W;在PCIE,FC和SRIO三种协议规定的1.062 5-3.125 Gbit/s数据率下,收发器的误码率均小于10-12。 展开更多
关键词 多通道 多协议 低抖动 相位插值器 接收器
下载PDF
A fully integrated multi-standard frequency synthesizer for GNSS receivers with cellular network positioning capability
19
作者 李斌 樊祥宁 +2 位作者 李伟 章丽 王志功 《Journal of Semiconductors》 EI CAS CSCD 2013年第1期66-73,共8页
A fully integrated hybrid integer/fractional frequency synthesizer is presented.With a single multiband voltage-controlled-oscillator(VCO),the frequency synthesizer can support GPS,Galileo,Compass and TDSCDMA standa... A fully integrated hybrid integer/fractional frequency synthesizer is presented.With a single multiband voltage-controlled-oscillator(VCO),the frequency synthesizer can support GPS,Galileo,Compass and TDSCDMA standards.Design is carefully performed to trade off power,die area and phase noise performance.By reconfiguring between the integer mode and fractional mode,different frequency resolution requirements and a constant loop bandwidth for each standard can be achieved simultaneously.Moreover,a long sequence length,reduced hardware complexity multi-stage-noise-shaping(MASH).-.modulator is employed to reduce fractional spur in the fractional mode.Fabricated in a 0.18 m CMOS technology,the frequency synthesizer occupies an active area of 1.48 mm2 and draws a current of 13.4-16.2 mA from a 1.8 V power supply.The measured phase noise is lower than-80 dBc/Hz at 100 kHz offset and-113 to-124 dBc/Hz at 1 MHz offset respectively,while the measured reference spur is-71 dBc in integer mode and the fractional spur is-65 dBc in fractional mode. 展开更多
关键词 multi-standard frequency synthesizer global navigation satellite system(GNSS) TD-SCDMA cellular network positioning
原文传递
A wideband current-commutating passive mixer for multi-standard receivers in a 0.18μm CMOS
20
作者 包宽 樊祥宁 +1 位作者 李伟 王志功 《Journal of Semiconductors》 EI CAS CSCD 2013年第1期74-82,共9页
This paper reports a wideband passive mixer for direct conversion multi-standard receivers.A brief comparison between current-commutating passive mixers and active mixers is presented.The effect of source and load imp... This paper reports a wideband passive mixer for direct conversion multi-standard receivers.A brief comparison between current-commutating passive mixers and active mixers is presented.The effect of source and load impedance on the linearity of a mixer is analyzed.Specially,the impact of the input impedance of the transimpedance amplifier(TIA),which acts as the load impedance of a mixer,is investigated in detail.The analysis is verified by a passive mixer implemented with 0.18 μm CMOS technology.The circuit is inductorless and can operate over a broad frequency range.On wafer measurements show that,with radio frequency(RF) ranges from 700 MHz to 2.3 GHz,the mixer achieves 21 dB of conversion voltage gain with a-1 dB intermediate frequency(IF) bandwidth of 10 MHz.The measured IIP3 is 9 dBm and the measured double-sideband noise figure(NF) is 10.6 dB at 10 MHz output.The chip occupies an area of 0.19 mm2 and drains a current of 5.5 mA from a 1.8 V supply. 展开更多
关键词 CMOS current-commutating passive mixer LINEARITY source and load impedance multi-standard receiver WIDEBAND
原文传递
上一页 1 2 7 下一页 到第
使用帮助 返回顶部