期刊文献+
共找到27篇文章
< 1 2 >
每页显示 20 50 100
基于SOPC的等精度数字频率计设计 被引量:14
1
作者 林建英 高苗苗 杨素英 《国外电子测量技术》 2010年第12期51-55,共5页
提出了一种等精度数字频率计的SOPC实现方法。该方法的关键是从性能和成本的要求出发配置嵌入式Nios II软核的微处理器系统,实现了"FPGA+嵌入式微处理器"的无缝结合。频率计各参数测量由FPGA逻辑实现,计算、控制与显示由微处... 提出了一种等精度数字频率计的SOPC实现方法。该方法的关键是从性能和成本的要求出发配置嵌入式Nios II软核的微处理器系统,实现了"FPGA+嵌入式微处理器"的无缝结合。频率计各参数测量由FPGA逻辑实现,计算、控制与显示由微处理器系统实现,二者结合完成对频率、周期、占空比、脉宽的测量。测试结果表明,该频率计的测量精度高、稳定性好、成本低、体积小。验证了SOPC实现等精度频率计是一种行之有效的新方法。 展开更多
关键词 等精度频率计 fpga/sopc NIOS II处理器
下载PDF
现代计算机组成原理课程特点与实验教学新模式探索 被引量:11
2
作者 汤书森 马义德 《高等理科教育》 2012年第1期146-149,共4页
计算机组成原理是计算机科学与技术专业的一门主干核心课程。随着微电子技术的发展和科学技术的进步,计算机科学与技术专业的教学内容和手段也发生着深刻的变化。文章分析了计算机组成原理课程的现状,比较了传统计算机与现代计算机组成... 计算机组成原理是计算机科学与技术专业的一门主干核心课程。随着微电子技术的发展和科学技术的进步,计算机科学与技术专业的教学内容和手段也发生着深刻的变化。文章分析了计算机组成原理课程的现状,比较了传统计算机与现代计算机组成原理实验教学的不同特点,提出了应用FPGA技术实现计算机组成原理的新型实验模式,并探讨了基于FPGA/SOPC技术进行的实验课程建设。 展开更多
关键词 计算机组成原理 fpga/sopc 实验模式
下载PDF
基于NiosⅡ/SOPC的嵌入式数字IC测试 被引量:5
3
作者 宋跃 利剑清 胡升平 《仪表技术与传感器》 CSCD 北大核心 2009年第6期68-69,72,共3页
为实现数字IC故障检测的SOPC设计,在Altera-Cyclone EP1C6Q240中嵌入软核处理器NiosⅡ,用继电器EC2-5NW2阵列完成各引线的通用控制,在NiosⅡ控制下离线完成了对常用TTL74/54、CMOS 4000/4500系列常用数字IC芯片故障检测。文中详细介绍... 为实现数字IC故障检测的SOPC设计,在Altera-Cyclone EP1C6Q240中嵌入软核处理器NiosⅡ,用继电器EC2-5NW2阵列完成各引线的通用控制,在NiosⅡ控制下离线完成了对常用TTL74/54、CMOS 4000/4500系列常用数字IC芯片故障检测。文中详细介绍了系统结构、引脚控制,讲述了NiosⅡ-FPGA/SOPC的设计思想和实现方法。实验效果好,实践表明该设计是切实可行的。 展开更多
关键词 数字IC检测 fpga/sopc 软核处理器NiosⅡ 智能控制
下载PDF
基于FPGA/SOPC-NiosⅡ的频率计数器设计 被引量:4
4
作者 利剑清 宋跃 +1 位作者 林明仁 张志坚 《东莞理工学院学报》 2008年第3期53-57,共5页
本设计以Altera FPGA系列Cyclone EP1C6Q240器件为载体,通过SOPC技术构建嵌入式软核NiosⅡ处理器平台,运用VHDL语言设计计数模块,利用等精度测量技术完成对1 Hz~100 MHz周期信号的精度为8×10^(-6)的周期和频率的测量,同时采用闸... 本设计以Altera FPGA系列Cyclone EP1C6Q240器件为载体,通过SOPC技术构建嵌入式软核NiosⅡ处理器平台,运用VHDL语言设计计数模块,利用等精度测量技术完成对1 Hz~100 MHz周期信号的精度为8×10^(-6)的周期和频率的测量,同时采用闸门测量技术完成脉宽、占空比的测量,重点介绍了等精度计数模块与SOPC技术的设计与实现的方法. 展开更多
关键词 fpga/sopc 软核处理器Nios 等精度测量 频率计数器
下载PDF
一种基于FPGA/SOPC的逻辑分析仪设计 被引量:4
5
作者 许浩 宋跃 +1 位作者 余炽业 汪振 《仪表技术与传感器》 CSCD 北大核心 2009年第4期115-117,共3页
设计一种基于FPGA/SOPC的逻辑分析仪器,通过自定义的软核把各个外围功能部件和数字逻辑电路连结在一块FPGA中,在N ios-II软核的控制下自动实现32个通道、100 MHz采样速率、256 K存储深度的逻辑信号的采集、触发、存储及显示等功能。文... 设计一种基于FPGA/SOPC的逻辑分析仪器,通过自定义的软核把各个外围功能部件和数字逻辑电路连结在一块FPGA中,在N ios-II软核的控制下自动实现32个通道、100 MHz采样速率、256 K存储深度的逻辑信号的采集、触发、存储及显示等功能。文中详细介绍逻辑分析仪的SOPC设计思想和实现原理,同时叙述了采样和数据存储电路以及触发核中序列触发的设计方法。实践表明,该设计方法是有效和切实可行的。 展开更多
关键词 逻辑分析仪 fpga/sopc NIOS-II 序列触发 数据采集
下载PDF
基于SOPC实现扩频信号的捕获与跟踪 被引量:2
6
作者 黄飞江 卢晓春 +1 位作者 吴海涛 边玉敬 《通信技术》 2008年第12期92-94,97,共4页
扩频信号的捕获与跟踪是扩频接收机进行定位解算的基础,提出了利用FPGA内的嵌入式软核NiosⅡ在单片FPGA内实现扩频信号捕获与跟踪的设计方案。详细分析了该方案的匹配滤波器、相关器、载波跟踪环和码跟踪环设计和实现方法。给出了根据... 扩频信号的捕获与跟踪是扩频接收机进行定位解算的基础,提出了利用FPGA内的嵌入式软核NiosⅡ在单片FPGA内实现扩频信号捕获与跟踪的设计方案。详细分析了该方案的匹配滤波器、相关器、载波跟踪环和码跟踪环设计和实现方法。给出了根据该设计对实时的GPS信号的捕获跟踪测试结果。结果表明,该设计能够实现对扩频信号的实时捕获与跟踪,相比利用FPGA+DSP方案实现扩频信号的捕获与跟踪,具有可重构性好,硬件开发难度低,接收机体积小等优点。 展开更多
关键词 扩频接收机 fpga sopc 嵌入式软核MiosⅡ
原文传递
基于MicroBlaze的SOPC数字频率计设计 被引量:2
7
作者 陈华 向强 《西南民族大学学报(自然科学版)》 CAS 2017年第5期516-521,共6页
给出了一种测周的数字频率计的SOPC实现方法.该方法通过配置嵌入式软核MicroBlaze微处理器和封装AXI测频和测占空比IP核,将数据传输到软核处理器,完成系统的功能.数字频率计的参数测量由FPGA逻辑进行实现.计算、控制以及显示由MicroBlaz... 给出了一种测周的数字频率计的SOPC实现方法.该方法通过配置嵌入式软核MicroBlaze微处理器和封装AXI测频和测占空比IP核,将数据传输到软核处理器,完成系统的功能.数字频率计的参数测量由FPGA逻辑进行实现.计算、控制以及显示由MicroBlaze实现,两者完成对频率和占空比的测量.本系统在Digilent公司推出的Basys3板卡上进行了验证.通过测试,结果表明,本系统测量精确,稳定性好,方案简洁,成本较低.达到了预期的结果,验证了本方案的可行性. 展开更多
关键词 测周频率计 fpga/sopc MICROBLAZE处理器
下载PDF
基于NiosⅡ的学习型遥控器设计 被引量:2
8
作者 肖卫初 邓曙光 +2 位作者 朱珍奇 谭首峰 龙卫 《现代电子技术》 2010年第19期147-150,共4页
以Altera FPGA系列Cyclone EP1C12Q240C8器件为载体,通过SoPC技术构建嵌入式软核NiosⅡ处理器平台,运用Verilog HDL硬件描述语言设计等精度测量载波频率IP核、红外信号解调IP核、红外编码脉宽测量IP核和红外发送调制逻辑电路,以实现载... 以Altera FPGA系列Cyclone EP1C12Q240C8器件为载体,通过SoPC技术构建嵌入式软核NiosⅡ处理器平台,运用Verilog HDL硬件描述语言设计等精度测量载波频率IP核、红外信号解调IP核、红外编码脉宽测量IP核和红外发送调制逻辑电路,以实现载波的精确测量、红外信号解调、脉宽测量和调制功能,并给出了外围硬件电路和软件设计方案。实验表明,该遥控器解决了单片机因时钟频率低而无法对载波频率进行测量的瓶颈,实现了对任何一款普通遥控器的按键编码学习,真正完成了学习型遥控器的学习功能。 展开更多
关键词 软核处理器 等精度 遥控器 fpga/sopc
下载PDF
基于μClinux/SOPC嵌入式集成仪器中的示波器 被引量:1
9
作者 胡升平 宋跃 +1 位作者 汪振 雷瑞庭 《仪表技术》 2008年第7期17-20,共4页
介绍一种以SOPC作为μClinux硬件控制平台,AD9283与EP1C6Q240 FPGA芯片完成数据采集的智能控制,USB2.0实现与PC通信,由SOPC来完成TFT驱动和显示控制,用C/C++语言实现TFT仪器界面设计,实现双通道实时采样100MHz等效采样5GHz的数字示波器... 介绍一种以SOPC作为μClinux硬件控制平台,AD9283与EP1C6Q240 FPGA芯片完成数据采集的智能控制,USB2.0实现与PC通信,由SOPC来完成TFT驱动和显示控制,用C/C++语言实现TFT仪器界面设计,实现双通道实时采样100MHz等效采样5GHz的数字示波器的设计思想和实现方案,实验表明该设计是行之有效的,文中重点介绍集成仪器的架构、示波器的结构及示波器的FPGA/SOPC与相关软件设计。 展开更多
关键词 嵌入式计算机仪器 fpga/sopc ΜCLINUX 集成仪器 示波器
下载PDF
FPGA-SoPC软硬件协同设计纵横谈 被引量:1
10
作者 怯肇乾 《单片机与嵌入式系统应用》 2008年第9期8-11,共4页
本文汇总了现代四大FPGA-SoPC软硬件协同设计的基本实现技术,分析对比了相关的微处理器核及外设/接口IP核、总线体系框架、嵌入式实时操作系统、软硬件体系的开发/调试、FPGA硬件载体等重要环节。
关键词 fpga-sopc 软硬件协同设计 IP核 片上总线 IDE ERTOS
下载PDF
多FPGA系统中自定义高速串行数据接口设计 被引量:3
11
作者 李兆国 宋跃 +1 位作者 谭爱群 许浩 《实验室研究与探索》 CAS 北大核心 2009年第11期57-61,83,共6页
为方便多FPGA系统中主从FPGA之间的命令与数据传输,节省连接的引脚数量,设计了一种基于FPGA的自定义高速串行数据传输模块。对主从串行模块进行了详尽的协议设计,得出了串行传输时序设计图,编写了verilog硬件代码并仿真通过硬件实测在25... 为方便多FPGA系统中主从FPGA之间的命令与数据传输,节省连接的引脚数量,设计了一种基于FPGA的自定义高速串行数据传输模块。对主从串行模块进行了详尽的协议设计,得出了串行传输时序设计图,编写了verilog硬件代码并仿真通过硬件实测在25 MHz工作正常。该设计作为一个IP软核,略作修改后,可以被无缝整合到各种形式的嵌入式系统中。 展开更多
关键词 串行数据接口 现场可编程门阵列 IP核
下载PDF
Nios-Ⅱ下的Lvds高速串行接口IP设计与实现 被引量:1
12
作者 胡胜 宋跃 +1 位作者 雷瑞庭 李君 《仪表技术与传感器》 CSCD 北大核心 2010年第10期54-56,110,共4页
介绍了Nios-Ⅱ处理器的外设IP的设计方法,详细介绍了一种可用于多片FPGA板间通信的自定义高速串行接口IP的设计,该IP采用主、从结构,使用Lvds接口进行底层串行数据的高速传输,同时给出了相关的驱动程序的编写方法。实验表明,该IP可被无... 介绍了Nios-Ⅱ处理器的外设IP的设计方法,详细介绍了一种可用于多片FPGA板间通信的自定义高速串行接口IP的设计,该IP采用主、从结构,使用Lvds接口进行底层串行数据的高速传输,同时给出了相关的驱动程序的编写方法。实验表明,该IP可被无缝整合到各种形式的SOPC嵌入式系统中。 展开更多
关键词 Nios-Ⅱ IP设计 串行数据接口 LVDS fpga/sopc Verilog
下载PDF
基于NiosⅡ/SoPC的高精度温度传感显示设计 被引量:1
13
作者 汤朝霞 李洪群 《常州信息职业技术学院学报》 2010年第3期13-15,共3页
介绍了一种基于嵌入式NiosⅡ软核处理器的SoPC设计方法,实现了精确到万分之一的温度传感显示,本设计采用了软硬件协同设计的方案,实验效果好,实践效果切实可行。
关键词 fpga/sopc NiosⅡ内核 软硬件协同 温度显示
下载PDF
可配置远程温度监控SoPC系统设计与实现 被引量:1
14
作者 张楠 《计算机应用与软件》 CSCD 北大核心 2012年第6期125-127,共3页
介绍了一种基于现场可编程逻辑门阵列(FPGA)的可配置远程监控系统的设计与实现,详细阐述该监控系统的工作原理和软件与硬件设计。设计实现的监控系统可以实时调整温度传感器的工作模式和相关参数,并通过IPv4通信协议传送到监控上位机PC... 介绍了一种基于现场可编程逻辑门阵列(FPGA)的可配置远程监控系统的设计与实现,详细阐述该监控系统的工作原理和软件与硬件设计。设计实现的监控系统可以实时调整温度传感器的工作模式和相关参数,并通过IPv4通信协议传送到监控上位机PC端。采用基于SoPC的软硬件协同设计的系统设计方案,具有很高的灵活性和稳定性。根据实测结果表明,系统性能稳定,效率好,参数可实时重配置,与传统的温度传感监控系统相比具有一定的优势。 展开更多
关键词 fpga/sopc 温度传感 软硬件协同设计 远程监控
下载PDF
Niosll-IP下自定义高速串行接口的设计与实现
15
作者 雷瑞庭 宋跃 李兆国 《东莞理工学院学报》 2010年第1期47-50,共4页
介绍了NiosII处理器的外设IP的设计方法,并详细介绍了用于多片FPGA间的命令、数据传输的自定义高速串行接口IP设计、验证和测试方法。该设计使用VerilogHDL语言完成硬件逻辑部分设计,对主从串行模块进行了详尽的协议设计,并编写了相关... 介绍了NiosII处理器的外设IP的设计方法,并详细介绍了用于多片FPGA间的命令、数据传输的自定义高速串行接口IP设计、验证和测试方法。该设计使用VerilogHDL语言完成硬件逻辑部分设计,对主从串行模块进行了详尽的协议设计,并编写了相关的驱动程序。实验表明该IP可被无缝整合到各种形式的SOPC嵌入式系统中。 展开更多
关键词 NIOSII IP设计 串行数据接口 fpga/sopc VERILOG
下载PDF
μCLinux下主从式SOPC实现的嵌入式电测综合仪器
16
作者 余炽业 宋跃 +1 位作者 雷瑞庭 胡升平 《东莞理工学院学报》 2008年第5期72-77,共6页
为对电子测量仪器进行大规模综合集成,在μCLinux下,以主从分布式FPGA/SOPC构建仪器数字平台,设计32位Nios-Ⅱ软核处理器的嵌入式μCLinux系统,设计模拟电路,在μCLinux的控制下,有效地实现双通道100 MHz示波器、32通道100 MHz逻辑分析... 为对电子测量仪器进行大规模综合集成,在μCLinux下,以主从分布式FPGA/SOPC构建仪器数字平台,设计32位Nios-Ⅱ软核处理器的嵌入式μCLinux系统,设计模拟电路,在μCLinux的控制下,有效地实现双通道100 MHz示波器、32通道100 MHz逻辑分析仪、30 MHz任意信号发生器、2.7 GHz频率计、常用数字IC故障测试仪、全自动LCR测量仪等仪器集成.详细介绍仪器集成的结构、各子仪器的FPGA/SOPC及μCLinux系统探作平台设计,实验效果好,实践表明该设计是行之有效的. 展开更多
关键词 FPOA/sopc 测试仪器 嵌入式系统 仪器综合 ΜCLINUX
下载PDF
一种数字式栏栅型频谱分析仪器设计
17
作者 宋跃 《计算机测量与控制》 CSCD 北大核心 2010年第3期718-720,共3页
为设计一种基于μClinux&FPGA的数字频谱分析仪,采用Altera-EP2C35F484C8N,嵌入32位NiosII软核CPU,安装μClinux操作系统;首先对信号进行100MHz高速采样,通过软件汉宁窗加窗与库利-图基FFT运算,实现信号的频谱分析,然后将信号的频... 为设计一种基于μClinux&FPGA的数字频谱分析仪,采用Altera-EP2C35F484C8N,嵌入32位NiosII软核CPU,安装μClinux操作系统;首先对信号进行100MHz高速采样,通过软件汉宁窗加窗与库利-图基FFT运算,实现信号的频谱分析,然后将信号的频谱、相谱信息在640*480的TFT上以离散的栏栅式的图形显示;实验中系统工作稳定可靠,满足设计要求,实验表明该设计方法是行之有效的。 展开更多
关键词 频谱分析仪 fpga/sopc ΜCLINUX NIOSII 栏栅显示
下载PDF
基于SoPC和NIOSⅡ的SD卡文件系统的设计 被引量:2
18
作者 陈侠 李开航 《现代电子技术》 2012年第16期12-14,23,共4页
传统嵌入式设备对SD卡的读取一般基于硬件层面,这么做省资源但是换来的是时序麻烦,移植困难,读取文件不灵活。针对资源较为丰富的嵌入式方案,利用SoPC技术和灵活的NIOSⅡ软核,提出了一种在SD卡上建立了FAT32文件系统的方法,实现了对文... 传统嵌入式设备对SD卡的读取一般基于硬件层面,这么做省资源但是换来的是时序麻烦,移植困难,读取文件不灵活。针对资源较为丰富的嵌入式方案,利用SoPC技术和灵活的NIOSⅡ软核,提出了一种在SD卡上建立了FAT32文件系统的方法,实现了对文件的基本操作如新建、读取、删除等,并在SD卡根目录里放置测试文档。对NIOSⅡ的代码实现进行测试,结果表明NIOSⅡ顺利地读出了文档里的内容,以及根目录其他文件夹。测试实验在Terasic的DE2系列开发板上通过验证。该方案方便了开发者对不同嵌入式设备进行移植,使其更加专注于顶层操作。 展开更多
关键词 fpga sopc NIOSⅡ SD卡 FAT
下载PDF
基于SOPC的开关磁阻电机控制
19
作者 程鹤 邹俊 《变频器世界》 2011年第9期105-109,共5页
本文提出了基于FPGA嵌入式系统控制开关磁阻电机(SRM)的控制方法,以微处理器软核MicroBlaze作为主控制器,以Xilinx公司提供的通用IP核设计出系统外围设备,用Verilog HDL硬件语言设计出专用的逻辑控制模块,经过CoreConnect片上总线通信链... 本文提出了基于FPGA嵌入式系统控制开关磁阻电机(SRM)的控制方法,以微处理器软核MicroBlaze作为主控制器,以Xilinx公司提供的通用IP核设计出系统外围设备,用Verilog HDL硬件语言设计出专用的逻辑控制模块,经过CoreConnect片上总线通信链,实现了在一块FPGA芯片上完成了SRM的控制算法策略和外围接口逻辑电路,大大增加的系统的可靠性和性价比。最后以Xilinx公司SPARTAN3E系列的FPGA进行了设计,验证了设计的正确性和可行性。 展开更多
关键词 现场可编程门阵列 开关磁阻电机 可编程片上系统
下载PDF
基于SOPC技术的水声传感器网络节点设计 被引量:1
20
作者 王建国 牛炯 黎明 《微计算机信息》 2009年第4期103-105,共3页
水下环境的复杂性和不确定性给水声传感器网络节点的设计带来了诸多困难。本文提出了一种基于SOPC技术的、灵活的、可配置的水声传感器网络节点的设计方案。系统的核心部分采用Altera公司的CycloneII系列FPGA实现。介绍了节点设备的设... 水下环境的复杂性和不确定性给水声传感器网络节点的设计带来了诸多困难。本文提出了一种基于SOPC技术的、灵活的、可配置的水声传感器网络节点的设计方案。系统的核心部分采用Altera公司的CycloneII系列FPGA实现。介绍了节点设备的设计思想、功能和关键技术,详细说明了数字化水声通信收发通道的设计。 展开更多
关键词 水声传感器网络 fpga sopc 参数化
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部