期刊文献+
共找到23篇文章
< 1 2 >
每页显示 20 50 100
高性能水下地震数据采集系统设计与实现 被引量:14
1
作者 王超 宋克柱 唐进 《吉林大学学报(工学版)》 EI CAS CSCD 北大核心 2007年第1期168-172,共5页
针对高分辨海上石油勘探中的水下地震信号的特点和采集要求,采用Σ-Δ结构ADC和数字抽取滤波器设计了高性能、高可靠性的水下拖缆数据采集系统。FPGA逻辑实现了对分布式数据采集的实时控制和流水线结构的远距离数据传输。
关键词 计算机应用 ∑-△结构ADC数字抽取滤波 现场可编程门阵列 流水线 水下地震 数据采集
下载PDF
数字下变频中抽取滤波器的设计及FPGA实现 被引量:6
2
作者 周云 冯全源 《电子技术应用》 北大核心 2015年第12期45-47,50,共4页
针对软件无线电接收机数字下变频中高速数字信号的降采样需求,利用半带滤波器及级联积分梳状滤波器,设计了一种半带滤波器前置的多级抽取滤波器架构。通过Simulink搭建系统模型验证之后,利用Xilinx ISE 12.3在Xilinx xc5vsx95t-2ff1136 ... 针对软件无线电接收机数字下变频中高速数字信号的降采样需求,利用半带滤波器及级联积分梳状滤波器,设计了一种半带滤波器前置的多级抽取滤波器架构。通过Simulink搭建系统模型验证之后,利用Xilinx ISE 12.3在Xilinx xc5vsx95t-2ff1136 FPGA上实现了一种下采样率为64的抽取滤波器。Modelsim仿真结果表明,该抽取滤波器设计是有效的,达到了设计指标。 展开更多
关键词 降采样 多级抽取滤波器 半带滤波器 积分梳状滤波器 SIMULINK模型 FPGA实现
下载PDF
高频数字抽取滤波器的设计 被引量:5
3
作者 杨芳 傅伟廷 +1 位作者 秦天凯 高清运 《电子技术应用》 北大核心 2017年第12期25-28,共4页
设计了采样频率为640 MHz、过采样率为64的高频数字抽取滤波器。该数字抽取滤波器由CIC(Cascaded Integrator Comb)滤波器(降16倍)、CIC补偿滤波器(降2倍)和半带滤波器(降2倍)组成。为了实现高频工作,CIC滤波器采用两级结构,第一级采用... 设计了采样频率为640 MHz、过采样率为64的高频数字抽取滤波器。该数字抽取滤波器由CIC(Cascaded Integrator Comb)滤波器(降16倍)、CIC补偿滤波器(降2倍)和半带滤波器(降2倍)组成。为了实现高频工作,CIC滤波器采用两级结构,第一级采用多相分解技术,使大部分结构工作在较低时钟频率下,极大地降低了CIC的功耗,第二级采用传统结构。CIC补偿滤波器使信号通带平坦,半带滤波器满足了阻带的衰减要求。为了验证数字滤波器的性能,搭建了四阶前馈—反馈结构ΣΔ调制器,作为数字抽取滤波器的输入,最终在输入信号频率为0.5 MHz时,数字抽取滤波器输出的信噪比为97.40 dB。 展开更多
关键词 ΣΔ调制器 数字抽取滤波器 CIC滤波器
下载PDF
一种24位Delta-Sigma A/D数字抽取滤波器设计 被引量:5
4
作者 骆丽 李晓玥 +1 位作者 曾俊琦 徐子轩 《北京交通大学学报》 CAS CSCD 北大核心 2016年第5期45-49,共5页
为了可以对天文望远镜环境温度实现更好的监控,本文设计了一种针对天文望远镜温度监控的24位高精度Delta-Sigma(简称D-S)A/D数字抽取滤波器,主要工作包括D-S A/D数字抽取滤波器Matlab建模与仿真、Verilog代码编写和使用SMIC18工艺的数... 为了可以对天文望远镜环境温度实现更好的监控,本文设计了一种针对天文望远镜温度监控的24位高精度Delta-Sigma(简称D-S)A/D数字抽取滤波器,主要工作包括D-S A/D数字抽取滤波器Matlab建模与仿真、Verilog代码编写和使用SMIC18工艺的数字后端设计.其中有限冲击响应(FIR)抽取滤波器共3级:第1级为级联积分梳状(CIC)滤波器,抽取因子为32;第2级为级联积分梳状补偿滤波器,抽取因子为16;第3级为半带(HB)滤波器,抽取因子为2.最后设计的滤波器的输入信号为4位,采样频率4.096 MHz,输出信号24位,采样频率4kHz,输出信噪比154dB.得到的输出波形满足设计要求. 展开更多
关键词 DELTA-SIGMA A/D 数字抽取滤波器 24位 版图
下载PDF
Lagrange半带滤波器在数字抽取滤波器中的应用 被引量:3
5
作者 周化雨 张勤 《信号处理》 CSCD 北大核心 2009年第4期648-652,共5页
高阶CIC滤波器的补偿滤波器通带内波纹较大,且幅值增长很快,会引起补偿后的CIC滤波器通带不平坦和阻带放大,影响了它的性能的提高。实际中往往只采用低阶的CIC滤波器,并且放在整个数字抽取滤波器的前端。反之, Lagrange半带滤波器的通... 高阶CIC滤波器的补偿滤波器通带内波纹较大,且幅值增长很快,会引起补偿后的CIC滤波器通带不平坦和阻带放大,影响了它的性能的提高。实际中往往只采用低阶的CIC滤波器,并且放在整个数字抽取滤波器的前端。反之, Lagrange半带滤波器的通带较平坦,而且在混叠带内衰减很大。由于通带较平坦,因此可以不用对其进行补偿,从而高阶的Lagrange半带滤波器可以被使用,这样它在混叠带内的衰减比补偿后的CIC滤波器要大的多。Lagrange半带滤波器的抽头都是以2为底的分数,硬件实现较简单。实验说明使用4阶的CIC加8阶Lagrange半带加FIR滤波器的方式,滤波后的噪声功率比传统的4阶的CIC加FIR滤波器的方式要小,并且其功耗也较小。 展开更多
关键词 数字抽取滤波器 CIC滤波器 Lagrange半带滤波器
下载PDF
Sigma Delta ADC中高抽取率滤波器设计 被引量:4
6
作者 郑伟 高博 +2 位作者 刘玥伽 林志滨 龚敏 《电子测量技术》 2020年第6期160-164,共5页
为了解决高阶Sigma-Delta模数转换器(ADC)在折叠带附近噪声衰减不足的问题,针对积分梳状(CIC)函数的零点进行分析,采用了一种零点偏移sinc函数(RS)提高了折叠带附近噪声抑制能力。针对设计中高抽取率和低功耗要求,采用RS函数作为Sigma D... 为了解决高阶Sigma-Delta模数转换器(ADC)在折叠带附近噪声衰减不足的问题,针对积分梳状(CIC)函数的零点进行分析,采用了一种零点偏移sinc函数(RS)提高了折叠带附近噪声抑制能力。针对设计中高抽取率和低功耗要求,采用RS函数作为Sigma Delta抽取滤波器的第一级,其后级联两级FIR滤波器完成一款抽取率为256的数字抽取器。5阶RS滤波器,降低了折叠带附近的高频噪声折叠到基带的的影响;第二级和第三级采用转置结构FIR滤波器分别进行32和2的抽取,转置结构的FIR滤波器能够实现了高吞吐量数据处理。整体结构基于0.18μm CMOS标准工艺,结合4阶级联结构、4 bit量化sigma delta调制器结构,可以在20 MHz工作频率下获得160 dB以上的动态范围,最终输出数据有效位数(ENOB)达24 bit,功率为15 MW,面积3.9 mm^2。 展开更多
关键词 SIGMA-DELTA模数转换器 5阶RS滤波器 高精度 数字抽取器 FPGA
下载PDF
一种用于Σ-ΔADC的低功耗数字抽取滤波器 被引量:4
7
作者 汪杰 刘慧君 +1 位作者 谢亮 金湘亮 《电子元件与材料》 CAS CSCD 2017年第11期52-59,共8页
设计了一种适用于Σ-ΔADC(模数转换器)的低功耗数字抽取滤波器。该数字抽取滤波器采用三级结构实现,分别是CIC滤波器、补偿滤波器和半带滤波器。在设计中,运用Noble恒等式原理、多相分解技术和CSD编码技术,初步降低了滤波器的功耗;根... 设计了一种适用于Σ-ΔADC(模数转换器)的低功耗数字抽取滤波器。该数字抽取滤波器采用三级结构实现,分别是CIC滤波器、补偿滤波器和半带滤波器。在设计中,运用Noble恒等式原理、多相分解技术和CSD编码技术,初步降低了滤波器的功耗;根据补偿滤波器和半带滤波器长度的奇偶性和系数的对称性,提出一种奇偶优化法再次优化滤波器结构,进一步降低了整个滤波器的功耗,从而实现低功耗的目的。本设计基于110 nm CMOS工艺,在10MHz采样频率、5 k Hz正弦输入信号频率和256倍降采样率的情况下进行仿真。后仿真结果表明,滤波器的信噪失真比(SNDR)为91.5 d B,无杂散动态范围(SFDR)为97.0 d B,有效位数(ENOB)达到14.91 bit。在1.5 V电源电压下,数字电路(带SPI)的面积约为0.31 mm×0.81 mm,总功耗仅为376μW。 展开更多
关键词 Σ-ΔADC 低功耗 数字抽取滤波器 多相分解 系数对称 奇偶优化法
下载PDF
适用于Sigma-Delta ADC的多抽取率数字滤波器设计 被引量:3
8
作者 王尧 卜刚 《电子技术应用》 2022年第1期89-93,共5页
采用标准0.18μm工艺,设计了一种能改变抽取率并且适应不同信号带宽的应用于Sigma-Delta模数转换器的数字抽取滤波器。该滤波器采用多级抽取,由级联积分梳状滤波器、补偿滤波器和半带滤波器组成。实现的数字滤波器抽取率可以在64、128、... 采用标准0.18μm工艺,设计了一种能改变抽取率并且适应不同信号带宽的应用于Sigma-Delta模数转换器的数字抽取滤波器。该滤波器采用多级抽取,由级联积分梳状滤波器、补偿滤波器和半带滤波器组成。实现的数字滤波器抽取率可以在64、128、256、512中变化,并且补偿滤波器和半带滤波器的带宽可调整。滤波器版图尺寸0.6 mm×0.6 mm。在1.98 V工作电压下,最大总功耗约为2 mW,最高信噪比达到110.5 dB。当补偿滤波器和半带滤波器的通带截止频率根据带宽选择从最高降到最低时,可分别节省56%和39%的功耗;当滤波器功耗降至最小69.63μW时,所能处理的带宽为390.6 Hz,信噪比为107.8 dB。 展开更多
关键词 数字滤波器 多抽取率 低功耗 多带宽
下载PDF
Sigma-Delta模数转换器的三级数字抽取滤波器设计 被引量:3
9
作者 胥珂铭 高博 龚敏 《电子与封装》 2021年第9期51-56,共6页
提出了一种高精度、低资源消耗的Sigma-Delta模数转换器(Analog-to-Digital Converter,ADC)的数字抽取滤波器结构。该滤波器分为三级,整体降采样率为32,由锐化积分梳状级联滤波器(Sharpen Cascaded Integrator-Comb Filter,SCIC Filter... 提出了一种高精度、低资源消耗的Sigma-Delta模数转换器(Analog-to-Digital Converter,ADC)的数字抽取滤波器结构。该滤波器分为三级,整体降采样率为32,由锐化积分梳状级联滤波器(Sharpen Cascaded Integrator-Comb Filter,SCIC Filter)、有限长单位冲激响应滤波器(Finite Impulse Response Filter,FIR Filter)、半带滤波器(Half Band Filter,HB Filter)组成。该滤波器还使用了乘法器复用的结构,可以减少乘法器数量,设计中只使用了4个乘法器,节约了大量现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)板资源。滤波器使用MATLAB设计参数,Verilog HDL编写代码,使用Quartus软件进行板级综合设计,最终该设计比普通设计节省了26.3%的逻辑单元和15.6%的寄存器资源。使用MATLAB设计的五阶反馈调制器模型输出250 kHz信号,调制器理想信噪比(Signal-Noise Ratio,SNR)为149 dB,最终滤波器输出SNR达到134 dB。 展开更多
关键词 SIGMA-DELTA模数转换器 数字抽取滤波器 高精度 低资源消耗
下载PDF
一种Σ-△A/D转换器抽取滤波器的设计 被引量:2
10
作者 吴倩瑜 张正璠 +1 位作者 李儒章 石立春 《微电子学》 CAS CSCD 北大核心 2010年第2期173-176,共4页
设计了一种Σ-ΔA/D转换器中的数字抽取滤波器。该滤波器应用于音频范围,采用多级多采样率的结构,由梳状滤波器、补偿滤波器以及两个半带滤波器组成。滤波器系数用标准符号编码实现,减少了乘法单元的使用。采用Simulink模拟过采样128倍... 设计了一种Σ-ΔA/D转换器中的数字抽取滤波器。该滤波器应用于音频范围,采用多级多采样率的结构,由梳状滤波器、补偿滤波器以及两个半带滤波器组成。滤波器系数用标准符号编码实现,减少了乘法单元的使用。采用Simulink模拟过采样128倍的4位调制器输出;用Verilog编写用于测试的滤波器代码。在Matlab中分析滤波器输出码流,得到的信噪比为101 dB,能够满足高端音频A/D转换器的要求。 展开更多
关键词 A/D转换器 数字抽取滤波器 标准符号编码 级联梳状滤波器
下载PDF
0.18μm CMOS Σ-Δ ADC用数字抽取滤波器设计 被引量:1
11
作者 刘忠超 张长春 +2 位作者 李卫 郭宇锋 刘蕾蕾 《微电子学与计算机》 CSCD 北大核心 2014年第6期44-47,共4页
采用标准0.18μm CMOS工艺,设计了一种应用于UHF RFIDΣ-Δ模数转换器的数字抽取滤波器,并完成其前后仿真、逻辑综合、布局布线及版图实现等全流程.该滤波器主要实现滤波和降采样功能,由梳状滤波器、补偿滤波器和半带滤波器级联组成.合... 采用标准0.18μm CMOS工艺,设计了一种应用于UHF RFIDΣ-Δ模数转换器的数字抽取滤波器,并完成其前后仿真、逻辑综合、布局布线及版图实现等全流程.该滤波器主要实现滤波和降采样功能,由梳状滤波器、补偿滤波器和半带滤波器级联组成.合理选择各级滤波器的结构、阶数并采用规范符号编码(CSD)对其系数进行优化.仿真结果表明:采样频率为64MHz,过采样率为32的二阶Σ-Δ调制器的输出1位码流经过该滤波器滤波后,信噪比达到53.8dB;在1.8V工作电压下,功耗约为15mW.版图尺寸0.45mm×0.45mm,能够满足RFID中模数转换器的要求. 展开更多
关键词 数字抽取滤波器 CIC滤波器 补偿滤波器 半带滤波器
下载PDF
采用UVM的数字抽取滤波器的验证 被引量:2
12
作者 骆丽 程成 《北京交通大学学报》 CAS CSCD 北大核心 2014年第2期24-28,共5页
采用通用验证方法学(UVM)搭建验证平台,以Sigma_Delta A/D转换器中的数字抽取滤波器为验证对象,重点分析UVM验证平台的设计方法.利用该UVM验证平台,产生随机化的测试向量,对数字抽取滤波器模块进行全面的验证,最终达到覆盖率要求.通过... 采用通用验证方法学(UVM)搭建验证平台,以Sigma_Delta A/D转换器中的数字抽取滤波器为验证对象,重点分析UVM验证平台的设计方法.利用该UVM验证平台,产生随机化的测试向量,对数字抽取滤波器模块进行全面的验证,最终达到覆盖率要求.通过与传统定向测试平台的验证结果对比,可以得出使用通用验证方法学的验证效率与验证能力更高. 展开更多
关键词 数字抽取滤波器 通用验证方法学 覆盖率 受约束的随机化激励
下载PDF
用于微机械陀螺表头信号采集的∑-Δ ADC设计与实现 被引量:2
13
作者 龙耀华 张嵘 +1 位作者 周斌 李享 《压电与声光》 CAS CSCD 北大核心 2015年第6期941-944,共4页
为实现微机械陀螺表头信号的高精度采集,采用基于过采样原理的∑-Δ模数转换器(ADC)作为模数信号转换单元是一种新的选择。为此设计了一种二阶带通连续时间的∑-ΔADC,该∑-ΔADC由二阶带通连续时间∑-Δ调制器和数字抽取滤波器组成。... 为实现微机械陀螺表头信号的高精度采集,采用基于过采样原理的∑-Δ模数转换器(ADC)作为模数信号转换单元是一种新的选择。为此设计了一种二阶带通连续时间的∑-ΔADC,该∑-ΔADC由二阶带通连续时间∑-Δ调制器和数字抽取滤波器组成。其中数字抽取滤波器通过两级抽取滤波实现,第一级是梳状滤波器(CIC),第二级是有限冲击响应(FIR)补偿滤波器。通过Matlab/Simulink建模仿真和电路实验验证了所设计的∑-ΔADC能对简化的微机械陀螺表头信号进行有效采集,仿真得到带内信噪比约为104dB;经电路实验测得带内信噪比约为87dB。 展开更多
关键词 ∑-Δ调制器 数字抽取滤波器 微机械陀螺 信号采集 Matlab/Simulink建模仿真
下载PDF
带余弦预滤波和补偿滤波的抽取滤波器 被引量:1
14
作者 周化雨 张勤 《数据采集与处理》 CSCD 北大核心 2008年第B09期145-151,共7页
提出在CIC加级联余弦预滤波器后增加补偿滤波器,补偿它们的通带降落。并且根据功耗的估算公式,采用不同阶数的余弦预滤波器组合的方式,将低阶余弦预滤波器往前放,高阶余弦预滤波器往后放,减小了功耗的增加。数值实验说明了这种方式减小... 提出在CIC加级联余弦预滤波器后增加补偿滤波器,补偿它们的通带降落。并且根据功耗的估算公式,采用不同阶数的余弦预滤波器组合的方式,将低阶余弦预滤波器往前放,高阶余弦预滤波器往后放,减小了功耗的增加。数值实验说明了这种方式减小量化噪声有明显效果,并且引起功耗的增加也不大。最后通过实验结果优化出一个配置,此配置的量化噪声有大幅度减小,而且功耗增加非常小。 展开更多
关键词 数字抽取滤波器 级联积分梳状滤波器 余弦预滤波器 有限冲激响应滤波器
下载PDF
一种超低功耗小面积的Σ-ΔADC数字抽取滤波器 被引量:1
15
作者 申泽生 刘云涛 +1 位作者 方硕 王云 《微电子学》 CAS 北大核心 2022年第4期555-561,共7页
提出并实现了一种针对音频信号Σ-Δ模数转换器的超低功耗和低资源占用的数字抽取滤波器。该滤波器采用多级级联结构,由级联积分梳状滤波器、极简结构补偿器和全通多相型IIR滤波器组成,相较于传统FIR滤波器级联方案,能够以极低的阶数和... 提出并实现了一种针对音频信号Σ-Δ模数转换器的超低功耗和低资源占用的数字抽取滤波器。该滤波器采用多级级联结构,由级联积分梳状滤波器、极简结构补偿器和全通多相型IIR滤波器组成,相较于传统FIR滤波器级联方案,能够以极低的阶数和硬件复杂度实现高倍抽取、极小的通带波纹和高水平的阻带衰减,同时具有近似线性相位特性。整体有效带宽为20 kHz,共完成128倍抽取。采用0.18μm CMOS工艺完成ASIC设计,数字版图面积为0.37 mm^(2),功耗为125μW,信噪比达到98.79 dB,有效位数为16 bit。与传统FIR结构抽取滤波器相比,面积减小了60%,功耗降低了20%。 展开更多
关键词 数字抽取滤波器 Σ-Δ模数转换器 低功耗 补偿滤波器 IIR多相滤波器
下载PDF
高性能数字抽取滤波器的研究
16
作者 秦天凯 高清运 王之光 《南开大学学报(自然科学版)》 CAS CSCD 北大核心 2017年第3期37-39,共3页
数字抽取滤波器在∑△(Sigma-delta)ADC芯片中占据了大部分的面积,为了减小芯片的面积,通过提高CIC(Cascade Integrator Comb)滤波器的降采样倍数,在整体设计中少用了1个半带滤波器,在达到相同设计目标的情况下,比使用传统结构进行设计... 数字抽取滤波器在∑△(Sigma-delta)ADC芯片中占据了大部分的面积,为了减小芯片的面积,通过提高CIC(Cascade Integrator Comb)滤波器的降采样倍数,在整体设计中少用了1个半带滤波器,在达到相同设计目标的情况下,比使用传统结构进行设计的滤波器少用了57个乘法器、56个加法器以及61个状态寄存器,有效地减小了芯片的使用面积. 展开更多
关键词 数字抽取滤波器 CIC滤波器 半带滤波器
原文传递
低成本的∑△ADC数字抽取滤波器设计
17
作者 钟燕清 田易 +5 位作者 李继秀 刘谋 张兴成 孟真 陈华 阎跃鹏 《微电子学与计算机》 2021年第8期59-65,共7页
设计了一种低成本的64倍降采样数字抽取滤波器,对∑△ADC的输出码流进行滤波和抽取.为节省面积和保证稳定性,首先选用2抽取级联的滤波器实现方式;其次对单级滤波器进行结构优化,采用更省面积的折叠转置结构;在此基础上对系数相乘与加法... 设计了一种低成本的64倍降采样数字抽取滤波器,对∑△ADC的输出码流进行滤波和抽取.为节省面积和保证稳定性,首先选用2抽取级联的滤波器实现方式;其次对单级滤波器进行结构优化,采用更省面积的折叠转置结构;在此基础上对系数相乘与加法部分进行了系数优化和公共项提取;最后采用Modelsim进行了电路仿真,验证了功能.通过优化,可降低寄存器和加法器的使用至优化前的59%和35%,资源优化率达到了41%和65%.数字抽取滤波器采用SMIC 0.18μm CMOS工艺实现,工作电压3.3 V,芯片面积为1.13 mm*0.36mm,功耗为5.3 mW.芯片功能测试结果表明:∑△ADC数字抽取滤波器工作正常,是一种兼顾面积和功耗的设计电路. 展开更多
关键词 数字抽取滤波器 面积 2抽取级联 折叠转置 优化
下载PDF
一种0.35μm CMOS高精度Σ-Δ A/D转换器
18
作者 黄奇峰 万培元 +1 位作者 谢雪松 王川恺 《微电子学》 CAS 北大核心 2019年第2期159-163,共5页
提出了一种应用于MEMS压力传感器的高精度Σ-ΔA/D转换器。该电路由Σ-Δ调制器和数字抽取滤波器组成。其中,Σ-Δ调制器采用3阶前馈、单环、单比特量化结构。数字抽取滤波器由级联积分梳状(CIC)滤波器、补偿滤波器和半带滤波器(HBF)组... 提出了一种应用于MEMS压力传感器的高精度Σ-ΔA/D转换器。该电路由Σ-Δ调制器和数字抽取滤波器组成。其中,Σ-Δ调制器采用3阶前馈、单环、单比特量化结构。数字抽取滤波器由级联积分梳状(CIC)滤波器、补偿滤波器和半带滤波器(HBF)组成。采用TSMC 0.35μm CMOS工艺和Matlab模型对电路进行设计与后仿验证。结果表明,该Σ-ΔA/D转换器的过采样比为2 048,信噪比为112.3 dB,精度为18.36位,带宽为200 Hz,输入采样频率为819.2 kHz,通带波纹系数为±0.01 dB,阻带增益衰减为120 dB,输出动态范围为110.6 dB。 展开更多
关键词 Σ-Δ调制器 数字抽取滤波器 Σ-Δ A/D转换器 信噪比
下载PDF
408UL地震数据采集系统的FDU
19
作者 廖声刚 《物探装备》 2008年第1期41-44,47,共5页
本文简要介绍了与FDU的24位A/D转换器有关的增量调制器、数字抽取滤波器的工作原理、FDU电路的组成及其各部分电路的主要功能。
关键词 408UL FDU 增量调制器 数字抽取滤波器
下载PDF
DSP原理及在428XL仪器中的应用
20
作者 苗磊 安宏刚 +1 位作者 王旭宏 张鹏 《石油仪器》 2013年第2期23-25,8,共3页
DSP(Digital Signal Processor)是一种处理数字信号的专用微处理器,主要应用于实时快速的实现各种信号的处理算法。随着集成电路的飞速发展和信息技术的不断进步,数字信号处理技术日益受到了人们的广泛关注,DSP已经在通信、智能检测、... DSP(Digital Signal Processor)是一种处理数字信号的专用微处理器,主要应用于实时快速的实现各种信号的处理算法。随着集成电路的飞速发展和信息技术的不断进步,数字信号处理技术日益受到了人们的广泛关注,DSP已经在通信、智能检测、语音处理、图形图像处理和自动控制等领域得到了广泛应用。文章阐述了DSP56309的原理及数字抽取滤波的实现,并介绍该处理器在428XL仪器信号采集传输系统中的具体应用。 展开更多
关键词 DSP 采集站 数字抽取滤波 428XL
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部