期刊文献+
共找到15篇文章
< 1 >
每页显示 20 50 100
基于低功耗双边沿JK触发器的异步时序电路设计 被引量:8
1
作者 赵敏笑 余红娟 陈偕雄 《浙江大学学报(理学版)》 CAS CSCD 北大核心 2005年第1期45-48,共4页
从JK触发器的激励表出发,介绍了基于单边沿JK触发器的同步时序电路和异步时序电路设计,提出了双边沿JK触发器的完整状态方程,并以此为基础讨论了基于双边沿JK触发器的异步时序电路的设计方法.
关键词 低功耗 双边沿触发器 异步时序电路 逻辑设计
下载PDF
基于SEDA架构的网格服务容器设计与实现 被引量:3
2
作者 刘诚忠 刘万涛 胡春明 《北京航空航天大学学报》 EI CAS CSCD 北大核心 2008年第3期336-339,共4页
网格服务容器是服务网格中的基础模块,负责屏蔽资源的异构性并和网格服务的运行提供支持.大多数网格服务容器均采用基于线程的并发机制来处理用户请求,在性能和可伸缩性上都存在局限.采用分级事件驱动架构SEDA(Staged Event Driven Arch... 网格服务容器是服务网格中的基础模块,负责屏蔽资源的异构性并和网格服务的运行提供支持.大多数网格服务容器均采用基于线程的并发机制来处理用户请求,在性能和可伸缩性上都存在局限.采用分级事件驱动架构SEDA(Staged Event Driven Architecture),通过划分阶段Stage的方式解除耦合,在阶段之间采用事件进行异步消息通信,结合非阻塞的I/O机制设计实现了一个事件驱动的网格服务容器,并从吞吐量、平均响应时间等方面和基于线程的服务容器进行了比较.结果表明事件驱动架构的确能在性能和可伸缩性方面带来效益,异步通信方式有效的减少了系统中的同步阻塞,带来更好的并发性. 展开更多
关键词 阶段 服务容器 异步性
下载PDF
一种基于忆阻器的可重构逻辑电路 被引量:3
3
作者 付迅 彭菊红 杨维明 《微电子学与计算机》 北大核心 2019年第8期14-18,共5页
为解决现有忆阻器电路逻辑功能单一与结构简单之间的矛盾,论文设计了一种具有可重构功能的忆阻器逻辑电路.该电路利用忆阻器具有记忆电阻的特性,通过预置和逻辑运算两个操作步骤,可以实现大多数的逻辑操作.为了使该电路具备逻辑功能的... 为解决现有忆阻器电路逻辑功能单一与结构简单之间的矛盾,论文设计了一种具有可重构功能的忆阻器逻辑电路.该电路利用忆阻器具有记忆电阻的特性,通过预置和逻辑运算两个操作步骤,可以实现大多数的逻辑操作.为了使该电路具备逻辑功能的完备性,其他未实现的逻辑操作可以采用基于实质蕴涵和非逻辑的逻辑迭代运算来实现;并通过设计异步时序结构克服电路逻辑的误操作,增强电路稳定性.与其他已提出的基于忆阻器逻辑电路相比,此电路用较少的忆阻器与操作步骤去实现更多的逻辑功能.通过使用P-spice仿真,验证了逻辑电路的可行性. 展开更多
关键词 忆阻器 可重构 实质蕴涵 逻辑运算
下载PDF
基于低功耗双边沿T触发器的异步时序电路设计 被引量:1
4
作者 赵敏笑 陈桂兰 陈偕雄 《科技通报》 2007年第3期430-433,共4页
从T触发器的逻辑功能入手,介绍了基于单边沿T触发器和双边沿T触发器的同步时序电路设计方法,并在分析异步触发条件的基础上,分别给出了基于单边沿T触发和双沿T触发器2n进制异步计数器的设计公式。在此基础上,讨论用双边沿T触发器设计异... 从T触发器的逻辑功能入手,介绍了基于单边沿T触发器和双边沿T触发器的同步时序电路设计方法,并在分析异步触发条件的基础上,分别给出了基于单边沿T触发和双沿T触发器2n进制异步计数器的设计公式。在此基础上,讨论用双边沿T触发器设计异步时序电路的方法,以十二进制计数器的设计为例验证了设计的正确性。 展开更多
关键词 低功耗 双边沿触发器 计数器 异步时序电路 逻辑设计
下载PDF
一种改进的基于时钟沿的单粒子翻转自检纠错方法 被引量:1
5
作者 周国昌 赖晓玲 +3 位作者 朱启 巨艇 于登云 郭阳明 《西北工业大学学报》 EI CAS CSCD 北大核心 2015年第5期716-720,共5页
通过将数据与时钟的转变沿进行对比,检验其是否同步,设计了一种改进的基于时钟沿的单粒子翻转自检纠错电路结构,来实现数据翻转错误的检测和纠正。该电路在保持原有电路优点的同时,克服了原电路的不足,既可完成上升沿和下跳沿错误检测,... 通过将数据与时钟的转变沿进行对比,检验其是否同步,设计了一种改进的基于时钟沿的单粒子翻转自检纠错电路结构,来实现数据翻转错误的检测和纠正。该电路在保持原有电路优点的同时,克服了原电路的不足,既可完成上升沿和下跳沿错误检测,又可以同时实现多位SEU错误的检测纠正。仿真和实际应用均表明,所提出的改进电路是一个有实用价值的检错纠错电路。 展开更多
关键词 超大规模集成电路 单粒子翻转 时钟沿 自检纠错
下载PDF
电位异步时序电路的冒险现象 被引量:1
6
作者 冼志妙 李廷洪 《河南职业技术师范学院学报》 2004年第4期134-135,共2页
时序逻辑电路中的竞争冒险是电路设计中必须考虑到的重要方面。本文在分析电位异步时序电路模型、电位异步时序电路的竞争冒险后,提出了电位异步时序电路冒险的分析判断方法和冒险现象的避免方案。
关键词 时序电路 异步 竞争冒险 时序逻辑电路 电路设计 电位 方案 模型 现象
下载PDF
异步时序逻辑电路的设计方法探讨
7
作者 黄建春 张君梅 《电气电子教学学报》 2006年第3期39-41,共3页
在传统的同步时序电路设计方法的基础上,提出了一种新的异步时序电路的设计方法。该方法直接从时序电路的时序波形图,获得触发器的触发脉冲;根据时钟信号作用下引起的状态转换,填写次态卡诺图。其特点是原理简单,易于理解,使设计更加直... 在传统的同步时序电路设计方法的基础上,提出了一种新的异步时序电路的设计方法。该方法直接从时序电路的时序波形图,获得触发器的触发脉冲;根据时钟信号作用下引起的状态转换,填写次态卡诺图。其特点是原理简单,易于理解,使设计更加直观清楚。 展开更多
关键词 异步时序逻辑电路 时钟信号 次态卡诺图 时序波形图
下载PDF
利用卡诺图寻找内时钟复盖区的规范方法──复杂时钟下异步时序罗辑电路分析
8
作者 马运迎 《河北师范大学学报(自然科学版)》 CAS 1996年第2期54-56,共3页
讨论了内时钟方程复杂情况下,如何利用卡诺图寻找时钟复盖区的规范方法。以便规范并简化异步时序逻辑电路分析中的难点问题。
关键词 卡诺图 内时钟复盖 异步时序逻辑 逻辑电路
下载PDF
异步时序逻辑电路设计的一种简明方法 被引量:3
9
作者 赵兴强 《西华师范大学学报(自然科学版)》 2004年第2期227-230,共4页
提出了一种异步时序电路设计的新方法:时钟信号与次态卡诺图联立法.根据时钟信号填写次态卡诺图,当触发器满足时钟信号时其次态由状态转换图决定,否则其次态为约束项.据此可方便求出驱动方程并判断自启动.
关键词 异步时序逻辑电路 电路设计 时钟信号 次态卡诺图 状态转换图 约束项
下载PDF
异步时序逻辑电路的分析与设计 被引量:2
10
作者 雷轩 卢超 《计算机时代》 2014年第5期19-22,共4页
异步时序逻辑电路状态的改变必须考虑外部输入信号以及对应存储器的时钟端或控制端有无信号作用,这是分析与设计的一个难点。针对这一难点进行了详细的讨论,通过系统框图给出了分析和设计的一般步骤;总结了分析和设计中对一般问题的解... 异步时序逻辑电路状态的改变必须考虑外部输入信号以及对应存储器的时钟端或控制端有无信号作用,这是分析与设计的一个难点。针对这一难点进行了详细的讨论,通过系统框图给出了分析和设计的一般步骤;总结了分析和设计中对一般问题的解决方法以及应该注意的问题。通过举例验证了该方法的正确性、通用性和快速性。 展开更多
关键词 异步时序逻辑电路 分析和设计 系统框图 方法
下载PDF
异步时序逻辑电路分析方法的研究 被引量:2
11
作者 齐耀辉 《现代电子技术》 2008年第6期14-18,共5页
首先对异步时序逻辑电路的特点和分类进行描述,接着从具体的操作步骤、结果的表现方式等方面结合具体实例阐述其一般的分析方法和新出现的分析方法:计算分析法和卡诺图分析法,并对计算分析法进行改进,以期能够更好地指导异步时序电路的... 首先对异步时序逻辑电路的特点和分类进行描述,接着从具体的操作步骤、结果的表现方式等方面结合具体实例阐述其一般的分析方法和新出现的分析方法:计算分析法和卡诺图分析法,并对计算分析法进行改进,以期能够更好地指导异步时序电路的分析。通过实例分别阐述3种分析方法,并进行对比,在保证分析结果的前提下,改进的计算分析法分析异步时序逻辑电路时不用考虑时钟信号,使分析变得简单;而卡诺图分析法使分析过程思路清晰,状态转换更加直观化。 展开更多
关键词 异步时序逻辑电路 触发器 计算分析法 卡诺图分析法
下载PDF
基于时钟设计的异步时序逻辑电路设计法 被引量:2
12
作者 吕虹 张海峰 《电气电子教学学报》 2002年第3期72-74,共3页
基于时钟设计的异步时序逻辑电路设计法 ,根据电路状态转换规律 ,立足电路中各位触发器时钟设计 ,使电路完成所要求的逻辑功能 ,从而避免了求解电路状态方程、驱动方程。
关键词 时钟设计 异步时序逻辑电路 时钟信号 时钟函数
下载PDF
基于时序图的异步时序逻辑电路的设计 被引量:2
13
作者 高美蓉 《新技术新工艺》 2016年第2期37-39,共3页
在异步时序逻辑电路的设计过程中,以波形分析为基础,通过电路的状态转换图得到电路的时序图,通过时序图的分析确定触发器的时钟方程,在时钟方程的作用下得到状态转换,填写次态卡诺图,通过次态卡诺图的化简得到输出方程和状态方程的设计... 在异步时序逻辑电路的设计过程中,以波形分析为基础,通过电路的状态转换图得到电路的时序图,通过时序图的分析确定触发器的时钟方程,在时钟方程的作用下得到状态转换,填写次态卡诺图,通过次态卡诺图的化简得到输出方程和状态方程的设计方法。该方法简单实用,学生易于理解和接受。 展开更多
关键词 异步时序逻辑电路 时序图 时钟信号
下载PDF
脉冲型异步时序网络的分析
14
作者 谭岳衡 《衡阳师范学院学报》 2001年第3期47-50,共4页
通过对三种典型的脉冲型异步时序网络的分析 ,提出了一种利用“激励—次态表”
关键词 异步时序网络 激励一次态表
下载PDF
基于时钟信号的异步时序逻辑电路设计
15
作者 陈华 周家萍 《兴义民族师范学院学报》 2013年第4期120-121,共2页
与其他异步时序逻辑电路设计方法相比,基于时钟信号的设计法更简便、快捷。使用该方法时,不用画出时序图,直接从次态卡诺图中选定正确的时钟信号,再快速求出触发器状态方程。
关键词 异步时序逻辑电路 时钟信号 次态卡诺图
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部