期刊文献+
共找到56篇文章
< 1 2 3 >
每页显示 20 50 100
ECC嵌入BCH码的NAND闪存纠错算法 被引量:10
1
作者 李进 金龙旭 +3 位作者 李国宁 张珂 傅瑶 朱鹏 《哈尔滨工程大学学报》 EI CAS CSCD 北大核心 2012年第11期1399-1404,共6页
针对现有闪存基于硬件ECC纠错算法的纠错能力差,而基于RS码和BCH码纠错算法的译码耗时长的问题,提出一种适于空间应用的硬件ECC嵌入BCH码的闪存纠错算法.分析了闪存内部组织结构特点及闪存硬件ECC纠错原理,提出了一种嵌入BCH(2084,2048... 针对现有闪存基于硬件ECC纠错算法的纠错能力差,而基于RS码和BCH码纠错算法的译码耗时长的问题,提出一种适于空间应用的硬件ECC嵌入BCH码的闪存纠错算法.分析了闪存内部组织结构特点及闪存硬件ECC纠错原理,提出了一种嵌入BCH(2084,2048,3)码的闪存纠错算法.采用一种蝶形阵列处理机制来迭代计算BCH校验码.使用地面检测设备对闪存纠错算法进行了试验验证.结果表明,纠错算法能快速稳定、可靠地工作,在Flash单页2 kB/页下,可以纠正24b错误.该纠错提高了空间相机图像存储系统的可靠性. 展开更多
关键词 空间相机 硬件ECC BCH(2084 2048 3) 蝶形阵列
下载PDF
BCH(15,5,3)码编/译码器的模拟和实现
2
作者 汤建强 《通信技术》 1994年第3期34-38,共5页
结合BCH(15,5,3)码的硬件实现,介绍了计算机逻辑模拟和电路模拟的作用和重要性。
关键词 BCH(15 5 3) 计算机模拟
原文传递
一种三元线性补对偶码的构造方法
3
作者 黄山 朱士信 李锦 《电子与信息学报》 EI CSCD 北大核心 2023年第1期353-360,共8页
线性补对偶(LCD)码在抵御侧信道分析和错误注入攻击方面具有重要应用。该文利用环F_(3)+u F_(3)(u^(2)=0)上线性码,给出一种构造3元LCD码的方法。引入了(F_(3)+u F_(3))n到F的等距Gray映射,给出了环F_(3)+u F_(3)上长度为n的线性码的Gra... 线性补对偶(LCD)码在抵御侧信道分析和错误注入攻击方面具有重要应用。该文利用环F_(3)+u F_(3)(u^(2)=0)上线性码,给出一种构造3元LCD码的方法。引入了(F_(3)+u F_(3))n到F的等距Gray映射,给出了环F_(3)+u F_(3)上长度为n的线性码的Gray象是3元长度为2n的LCD码的充分条件,利用环F_(3)+u F_(3)上循环码的Gray象,构造了4类参数好的3元LCD码。 展开更多
关键词 最优 线性补对偶 3
下载PDF
4维3元断链码的重量谱 被引量:5
4
作者 王丽君 夏永波 陈文德 《系统科学与数学》 CSCD 北大核心 2009年第6期742-749,共8页
GF(q)上[n,k;q]线性码C的重量谱为序列(d_1,d_2,…,d_k),这里d_r是C的r维子码的最小支持重量(1≤r≤k).用有限射影几何方法确定了满足含有2个邻接断点的断链条件的4维3元线性码的重量谱.
关键词 重量谱 3 差序列 2个邻接断点的断链条件
原文传递
4维3元近链线性码的重量谱 被引量:2
5
作者 王勇慧 陈文德 《系统工程理论与实践》 EI CSCD 北大核心 2003年第11期71-77,共7页
GF(q)上 [n,k;q]线性码 C的重量谱为序列 (d1 ,d2 ,… dk) ,这里 dr 是 C的 r维子码的最小支持重量 .文章利用射影几何方法确定了满足近链条件的 4维 3元码的所有重量谱 .
关键词 重量谱 3 差序列 近链条件
原文传递
一类4维3元线性码的重量谱
6
作者 胡国香 程江 陈文德 《数学的实践与认识》 CSCD 北大核心 2008年第10期121-127,共7页
GF(q)上[n,k;q]线性码C的重量谱为序列(d1,d2,…dk),其中dr是C的r维子码的最小支持重量.文章利用有限射影几何方法确定了一类4维3元线性码的重量谱,并对其进行了验证.
关键词 重量谱 3 差序列
原文传递
基于EURO-160型P3码GPS接收机的共视比对系统 被引量:8
7
作者 张晗 高源 +2 位作者 朱江淼 刘明亮 高小珣 《电子测量技术》 2007年第11期100-103,共4页
GPS共视法是目前时间频率远距离量值传递的主要技术,传递不确定度可达几个ns。P3码接收机通过对2个频率上观测的电离层实测值的修正,可以提高比对精度,近年来成为国内外研究热点之一。本文利用功能强大的双频多通道P3码接收机EURO-160,... GPS共视法是目前时间频率远距离量值传递的主要技术,传递不确定度可达几个ns。P3码接收机通过对2个频率上观测的电离层实测值的修正,可以提高比对精度,近年来成为国内外研究热点之一。本文利用功能强大的双频多通道P3码接收机EURO-160,结合SR-620时间间隔计数器组成了一套共视比对系统,并根据GPS共视法软件标准化指南研制了配套的数据处理软件。零基线测试的初步结果表明,共视系统的比对精度达到2~3ns,好于单频接收机,可以更好地为时间频率传递服务。 展开更多
关键词 GPS共视 接收机 P3 时间传递
下载PDF
HDB_3编译码器的优化设计与实现 被引量:6
8
作者 张巧文 朱仲杰 +1 位作者 梁丰 戴迎珺 《西南交通大学学报》 EI CSCD 北大核心 2008年第1期25-28,76,共5页
针对现有HDB3(三阶高密度双极性)编码器中存在编码复杂、输出延时长等缺陷,提出了一种基于分组编码、统一极性判断和位置极性判断的HDB3编码器快速设计方法,并相应提出了基于极性判别的快速译码设计方法,避免了译码过程中的取代节检测.... 针对现有HDB3(三阶高密度双极性)编码器中存在编码复杂、输出延时长等缺陷,提出了一种基于分组编码、统一极性判断和位置极性判断的HDB3编码器快速设计方法,并相应提出了基于极性判别的快速译码设计方法,避免了译码过程中的取代节检测.在QuartusⅡ5.1下的仿真结果表明,提出的编译码方法具有消耗资源少、工作速度快的优点,与现有方法相比,编码和译码占用的逻辑单元数分别减少25%和40%,扇出数分别减少29.4%和50.9%.经实际测试,编译码器功能正确,可用于实际电路中. 展开更多
关键词 HDB3 VHDL 编译 极性判别
下载PDF
NRZ码与HDB_3码相互转换的实现 被引量:3
9
作者 袁天夫 《集成电路应用》 1997年第3期34-37,共4页
本文阐述了PCM基带传输常用码型及其特点。在此基础上,详细描述了非归零码(NRZ)与三阶高密度双极性码(HDB_3)相互转换的基础原理,讨论了采用大规模集成电路(LSI)实现其转换的方案,并给出了原理图。结果表明与其它方案相比,具有结构简单... 本文阐述了PCM基带传输常用码型及其特点。在此基础上,详细描述了非归零码(NRZ)与三阶高密度双极性码(HDB_3)相互转换的基础原理,讨论了采用大规模集成电路(LSI)实现其转换的方案,并给出了原理图。结果表明与其它方案相比,具有结构简单、功耗低、可靠性高和调试方便的特点。 展开更多
关键词 调制 基带传输 NRZ HDB3
下载PDF
一种使用VHDL语言实现HDB3编码的方法 被引量:5
10
作者 王光宇 张向东 《通信技术》 2007年第12期12-14,共3页
HDB3码因具有无直流成分,低频成分少和连0的个数不超过三个等明显优点而成为数字基带通信中最常用的码型。同时,由于硬件描述语言VHDL可读性强,可移植性强,支持对大规模设计的分解和对己已有设计的再利用等强大功能。现在已经在通信电... HDB3码因具有无直流成分,低频成分少和连0的个数不超过三个等明显优点而成为数字基带通信中最常用的码型。同时,由于硬件描述语言VHDL可读性强,可移植性强,支持对大规模设计的分解和对己已有设计的再利用等强大功能。现在已经在通信电路设计上得到广泛应用,文中结合HDB3的编码规则,给出了一种使用VHDL语言实现HDB3编码的思路和方法。 展开更多
关键词 基带数字通信 硬件描述语言 HDB3
原文传递
SDH中HDB3编解码电路的FPGA实现 被引量:5
11
作者 崔洲涓 胡辽林 《光通信技术》 CSCD 北大核心 2011年第3期40-42,共3页
SDH传输系统中,为了使传输波形便于提取定时信息和检错,选择HDB3码。通过Verilog HDL编写程序代码,在Quartus Ⅱ 9.0环境下,完成了布局布线和时序仿真,给出了仿真结果,选用ALTERA公司的CycloneⅢ系列FPGA芯片,实验结果与理论输出值一致。
关键词 HDB3 FPGA SDH VERILOG HDL
下载PDF
基于VHDL的数字基带信号HDB_3调制解调器仿真实现 被引量:3
12
作者 夏平 向学军 万钧力 《三峡大学学报(自然科学版)》 CAS 2007年第2期147-149,166,共4页
在实际的数字基带通信系统中,为使信息在基带信道中顺利传输,必须选择合适的基带信号,HDB3基带信号是常选信号之一.针对数字基带传输系统中HDB3信号的特点,采用基于CPLD/FPGA的VHDL语言,在Max+plusII的环境中,实现HDB3数字基带信号的调... 在实际的数字基带通信系统中,为使信息在基带信道中顺利传输,必须选择合适的基带信号,HDB3基带信号是常选信号之一.针对数字基带传输系统中HDB3信号的特点,采用基于CPLD/FPGA的VHDL语言,在Max+plusII的环境中,实现HDB3数字基带信号的调制、解调器.仿真结果表明,实现的HDB3基带信号调解器,系统简单、可靠,通过此系统能够方便地将原始信息流转换成HDB3基带信号. 展开更多
关键词 数字通信系统 数字基带信号 FPGA HDB3
下载PDF
基于CPLD的HDB3编译码器 被引量:4
13
作者 贾惠彬 王兰勋 《电子科技》 2005年第9期37-40,共4页
通过对HDB3编译码原理的分析,提出了一种基于可编程逻辑器件EPM7064SLC44和模拟开关4052实现HDB3编译码的方法,给出了硬件设计电路图、软件设计流程和HDB3编译码器的仿真波形。此实现方法具有硬件设计简单、运行速度快、成本低等优点。... 通过对HDB3编译码原理的分析,提出了一种基于可编程逻辑器件EPM7064SLC44和模拟开关4052实现HDB3编译码的方法,给出了硬件设计电路图、软件设计流程和HDB3编译码器的仿真波形。此实现方法具有硬件设计简单、运行速度快、成本低等优点。同时由于CPLD可重复编程的特点,可以对它进行在线修改,便于设备的调试和运行。此编译码器已经过实际测试,运行稳定可靠,可用于实际电路中。 展开更多
关键词 HDB3 CPLD VERILOG语言
下载PDF
基于E1接口的时间同步系统关键模块设计与仿真 被引量:4
14
作者 闫辉 胡永辉 侯雷 《时间频率学报》 CSCD 2012年第4期212-217,共6页
针对E1线路延迟稳定的优点,给出了溯源到GPS系统时间的时间保持模块,提出时间信息组合以适应E1线路不成帧的传输方式,采用HDB3码作为E1线路传输码型,利用FPGA芯片EP2C8T144I8进行开发,设计了基于E1接口的时间同步系统关键模块,并对各关... 针对E1线路延迟稳定的优点,给出了溯源到GPS系统时间的时间保持模块,提出时间信息组合以适应E1线路不成帧的传输方式,采用HDB3码作为E1线路传输码型,利用FPGA芯片EP2C8T144I8进行开发,设计了基于E1接口的时间同步系统关键模块,并对各关键模块进行仿真,结果表明各模块设计均满足时间同步系统的要求。 展开更多
关键词 时间同步 E1接口 HDB3 现场可编程门阵列
下载PDF
光纤通信系统中的前向纠错技术 被引量:3
15
作者 夏杨 《山东通信技术》 2005年第1期30-32,共3页
本文介绍了前向纠错技术(FEC)在高速光纤通信系统中应用的必要性,以及FEC采用的BCH-3码和RS-8码的编码技术,带内FEC、带外FEC和并行FEC三种实现方式及特点。最后阐述了FEC技术对光纤通信系统性能的改善。
关键词 光纤通信系统 前向纠错技术 BCH-3 技术 实现方式
下载PDF
基于System View的HDB3编解码仿真系统 被引量:3
16
作者 陶为戈 钱志文 《电气电子教学学报》 2005年第3期54-56,共3页
分析了NRZ(NotReturnZero)码与HDB3(HighDensityBinary3)码相互转换原理,提出了基于SystemView平台的HDB3编解码系统仿真方案,设计了实际仿真模型;仿真结果和分析表明,提出的仿真方案可行,且在适当增加功能模块后可用于对HDB3编解码系... 分析了NRZ(NotReturnZero)码与HDB3(HighDensityBinary3)码相互转换原理,提出了基于SystemView平台的HDB3编解码系统仿真方案,设计了实际仿真模型;仿真结果和分析表明,提出的仿真方案可行,且在适当增加功能模块后可用于对HDB3编解码系统性能的进一步研究。 展开更多
关键词 基带传输 NRZ HDB3 SYSTEMVIEW 仿真
下载PDF
基于FPGA的全数字锁相环设计与实现 被引量:3
17
作者 赵秋明 闭宇铭 《信息通信》 2012年第3期60-61,共2页
针对模拟锁相环抗干扰能力差、可靠性不高,生产成本过高的弱点,采用Verilog编程语言,通过Quartus ii软件仿真,设计了一款基于FPGA的全数字锁相环。该锁相环能对输入数字信号进行快速地位同步时钟提取,并已经应用于以Altera公司生产的Cyc... 针对模拟锁相环抗干扰能力差、可靠性不高,生产成本过高的弱点,采用Verilog编程语言,通过Quartus ii软件仿真,设计了一款基于FPGA的全数字锁相环。该锁相环能对输入数字信号进行快速地位同步时钟提取,并已经应用于以Altera公司生产的Cyclone iii系列FPGA芯片[1]为核心的软件无线电硬件平台的时钟同步提取当中。 展开更多
关键词 全数字锁相环 VERILOG 曼彻斯特 HDB3
下载PDF
基于SYSTEMVIEW的HDB3码编码器实验设计 被引量:4
18
作者 黄葆华 吕晶 《实验室研究与探索》 CAS 2008年第4期27-30,共4页
HDB3码是一种应用广泛的线路传输码。作者根据HDB3码的编码规则设计了硬件编码器,并在SYSTEMVIEW仿真软件平台上构建了仿真实验系统。仿真结果表明,设计正确,电路实现较为简便。可用于通信原理教学的课堂演示和设计性实验。
关键词 SYSTEMVIEW HDB3器实验系统 硬件编
下载PDF
基于FPGA的HDB3编解码方法及其在阵列电导探针流动测井中的应用 被引量:3
19
作者 郝志强 刘兴斌 +1 位作者 胡金海 孙跃义 《石油仪器》 2012年第2期76-79,9,共4页
了解决高速长距离传输中电缆测井数据的衰减、干扰等问题,设计了基于FPGA的HDB3编解码电路,HDB3码具有无直流分量、低频分量少、便于提取时钟、具有一定的检错能力、传输速度是曼彻斯特码的2倍等优点。该电路应用在阵列电导探针流动成... 了解决高速长距离传输中电缆测井数据的衰减、干扰等问题,设计了基于FPGA的HDB3编解码电路,HDB3码具有无直流分量、低频分量少、便于提取时钟、具有一定的检错能力、传输速度是曼彻斯特码的2倍等优点。该电路应用在阵列电导探针流动成像测井中,可以保证井下数据传输的速度和准确性,从而实现在PC机的上位机软件中实时显示井下油水流动的状态。设计中以FPGA为核心部件,完成了采集、编解码、时钟提取以及与PC机的数据交互,分析了HDB3编解码模块的原理和设计,以及PC端软件的功能和实现方法。结合实验表明,该方案稳定可靠、切实可行,可以应用于实际项目中。 展开更多
关键词 流动测井 阵列电导探针 FPGA HDB3
下载PDF
数字传输设备接口中的码型变换 被引量:1
20
作者 刘炯铭 《电视技术》 北大核心 2002年第12期25-26,共2页
介绍了数字信号传输设备接口中的一些标准,阐述了码型变换的原由,详细说明了HDB3码和CMI码的特点,原基带信息码转换为HDB3码、CMI码的方法,以及HDB3码、CMI码变换成不归零(NRZ)码型的原理。
关键词 数字传输设备 接口 型变换 基带信号 载波传输 HDB3 CMI
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部