期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
Verilog HDL中阻塞与非阻塞过程赋值的区别与应用
1
作者 王宗宝 梁齐 《现代电子技术》 2005年第18期99-101,共3页
阻塞与非阻塞过程赋值在Verilog语言中是最容易混淆的两种结构,正确理解两者在仿真和综合中的区别是很困难的。阻塞与非阻塞过程赋值的误用不仅在仿真时会产生一些逻辑错误,而且会造成仿真与综合的不一致,更为严重的是往往这种错误不易... 阻塞与非阻塞过程赋值在Verilog语言中是最容易混淆的两种结构,正确理解两者在仿真和综合中的区别是很困难的。阻塞与非阻塞过程赋值的误用不仅在仿真时会产生一些逻辑错误,而且会造成仿真与综合的不一致,更为严重的是往往这种错误不易被发现。为解决这一问题,必须深刻理解阻塞与非阻塞过程赋值的功能和执行过程的本质区别。并在此基础上运用一些可以产生可综合逻辑并能避免仿真错误的重要的编码风格,才可以有效地避免阻塞与非阻塞过程赋值的误用。 展开更多
关键词 VERILOG HDL 阻塞过程赋值 阻塞过程赋值 有限状态机
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部