期刊文献+
共找到111篇文章
< 1 2 6 >
每页显示 20 50 100
基于FPGA和SRAM的智能点胶机控制系统设计 被引量:12
1
作者 李晓坤 刘百玉 +3 位作者 欧阳娴 白永林 党君礼 雷娟 《仪器仪表学报》 EI CAS CSCD 北大核心 2009年第7期1378-1383,共6页
介绍了一种基于FPGA和SRAM的新型点胶机智能控制系统,可以采用手动、自动和连动三种模式对开启时间进行控制,其步进时间为0.01s,调节范围为0.01s~999.99s。此系统利用FPGA高密度、高可靠性、可反复擦写和可以现场编程、灵活调制的特点... 介绍了一种基于FPGA和SRAM的新型点胶机智能控制系统,可以采用手动、自动和连动三种模式对开启时间进行控制,其步进时间为0.01s,调节范围为0.01s~999.99s。此系统利用FPGA高密度、高可靠性、可反复擦写和可以现场编程、灵活调制的特点,将整个系统的大部分功能集成在FPGA里,将系统运行过程中产生的数据存放在SRAM中,利用一个4×5的矩阵键盘为输入,五位的数码管和四个LED为输出,可以很方便地对点胶机的工作状态进行控制,并在不改变硬件结构的情况下,对系统进行升级。此系统还可用作其他设备和仪器的控制开关。 展开更多
关键词 自动模式 连动模式 现场可编程逻辑阵列(fpga) 静态随机存储器(SRAM)
下载PDF
基于FPGA的混沌系统设计与实现 被引量:10
2
作者 王忠林 王光义 《计算机工程与设计》 CSCD 北大核心 2009年第14期3365-3366,3370,共3页
提出了一种基于FPGA平台和EDA开发工具实现混沌吸引子的方法。针对一个混沌系统,利用理论和数值仿真对系统的基本特性进行了分析.对系统的混沌状态进行了分析。为验证系统的混沌行为,在Matlab的Simulink下,利用DSP Builder设计了一个电... 提出了一种基于FPGA平台和EDA开发工具实现混沌吸引子的方法。针对一个混沌系统,利用理论和数值仿真对系统的基本特性进行了分析.对系统的混沌状态进行了分析。为验证系统的混沌行为,在Matlab的Simulink下,利用DSP Builder设计了一个电路,并转换成VHDL代码程序,用QuartusII下载到FPGA硬件电路中进行了实验,实验结果与仿真结果完全一致。 展开更多
关键词 混沌系统 LORENZ系统 LYAPUNOV指数谱 现场可编程逻辑阵列(fpga)
下载PDF
基于抖动的高速真随机数发生器的设计和实现 被引量:10
3
作者 张鸿飞 王坚 +4 位作者 罗春丽 崔珂 姚志明 梁昊 金革 《核技术》 CAS CSCD 北大核心 2011年第7期556-560,共5页
针对当前真随机数生成器(TRNG)中存在的问题,基于振荡环中的抖动(Jitter)设计了一种高速真随机数发生器,通过二次采样来改善随机数的随机性以及输出的稳定性,采用基于线性反馈移位寄存器(LFSR)的后处理,以很小的硬件代价改善了随机数的... 针对当前真随机数生成器(TRNG)中存在的问题,基于振荡环中的抖动(Jitter)设计了一种高速真随机数发生器,通过二次采样来改善随机数的随机性以及输出的稳定性,采用基于线性反馈移位寄存器(LFSR)的后处理,以很小的硬件代价改善了随机数的统计特性。本设计在Altera Cyclone III的FPGA(Field Programmable Gate Array)板上实现,通过通用串行总线(USB)与计算机通讯,得到速率达到20 Mbps的高速真随机数发生器。 展开更多
关键词 真随机数 现场可编程逻辑阵列(fpga) 振荡环 抖动 后处理
原文传递
基于FPGA的数字混沌序列的实现及性能分析 被引量:7
4
作者 杜斌峰 王智敏 孙跃 《电子器件》 CAS 2011年第4期477-481,共5页
为了产生数字混沌PN序列,提出了一种基于FPGA平台的连续混沌数字化技术。针对一个混沌系统,利用理论和数值仿真对系统的基本特性进行了分析,通过Lyapunov指数谱和分叉图对系统的状态转换进行了分析。在Matlab的Simulink下,利用DSPBuilde... 为了产生数字混沌PN序列,提出了一种基于FPGA平台的连续混沌数字化技术。针对一个混沌系统,利用理论和数值仿真对系统的基本特性进行了分析,通过Lyapunov指数谱和分叉图对系统的状态转换进行了分析。在Matlab的Simulink下,利用DSPBuilder设计了一个电路,并转换成VHDL代码程序,用QuartusⅡ下载到FPGA开发板上进行了实验,在实验中获得了数字混沌PN序列。另外,对序列的性能进行了NIST测试,测试结果表明序列性能良好。 展开更多
关键词 混沌系统 PN序列 现场可编程逻辑阵列(fpga) NIST(National Institute of Science and Technology)测试
下载PDF
基于FPGA的双馈风力发电机定转子解耦数字镜像超实时仿真 被引量:2
5
作者 陈厚合 杨政 +2 位作者 叶华 裴玮 KAI Strunz 《高电压技术》 EI CAS CSCD 北大核心 2023年第5期1819-1830,共12页
为实现双馈风力发电机(doubly fed wind generator,DFIG)大规模实时仿真,设计了一种基于现场可编程逻辑阵列(field programmable gate array,FPGA)的DFIG数字镜像IP核。并提出面向异步机定子与转子“T型”等效电路解耦的虚拟电容等效法... 为实现双馈风力发电机(doubly fed wind generator,DFIG)大规模实时仿真,设计了一种基于现场可编程逻辑阵列(field programmable gate array,FPGA)的DFIG数字镜像IP核。并提出面向异步机定子与转子“T型”等效电路解耦的虚拟电容等效法,在此基础上提出DFIG内部各组件并行算法,最后构建DFIG-IP。通过流水线优化设计,完成基于FPGA的DFIG-IP在4种工况下计算精度与计算速度的实验验证。研究结果表明:该文所提方法降低DFIG异步机求解模块所需FPGA资源约77%;基于FPGA设计的DFIG-IP在500 MHz时钟频率下,超实时加速度比可达27.8,单个DFIG-IP占用ZCU106资源不超过20%;所提方法能够满足DFIG并网系统实时仿真在精度与速度上的要求。研究结果可为含大量新能源并网系统的电磁暂态仿真加速研究提供参考。 展开更多
关键词 现场可编程逻辑阵列(fpga) 虚拟电容等效 并行计算 双馈风力发电机 超实时仿真
下载PDF
基于CPU和FPGA/CPLD结构设计电子系统 被引量:2
6
作者 井新宇 《电子工程师》 2004年第8期21-24,39,共5页
介绍应用CPU和现场可编程逻辑阵列 (FPGA) /复杂可编程逻辑器件 (CPLD)结合设计电子系统的优势。基于AT89C5 1单片机系统实现FLEK1 0K的在线可重配置 (ICR) ,PC机和AT89C5 1串行通信实现在线升级 ,PC机下载配置实现在线调试。采用直接... 介绍应用CPU和现场可编程逻辑阵列 (FPGA) /复杂可编程逻辑器件 (CPLD)结合设计电子系统的优势。基于AT89C5 1单片机系统实现FLEK1 0K的在线可重配置 (ICR) ,PC机和AT89C5 1串行通信实现在线升级 ,PC机下载配置实现在线调试。采用直接数字频率合成 (DDS)技术 ,实现波形发生器。应用电子设计自动化 (EDA)技术 ,以FPGA/CPLD器件为核心 ,采用FPGA设计的DDS不仅可方便地实现各种比较复杂的调频、调相和调幅功能 ,而且具有良好的实用性。文中给出了系统的工作原理和设计方法。 展开更多
关键词 数字频率合成器 电子设计自动化 现场可编程逻辑阵列(fpga) 复杂可编程逻辑 件(CPLD)
下载PDF
一种基于FPGA的IFF信号模拟器实现方法
7
作者 周利华 《电声技术》 2023年第4期118-120,共3页
在信息化战争背景下,敌我识别(Identification Friend or Foe,IFF)技术得到快速发展,对敌方IFF系统的有效干扰是保护己方设备安全的重要手段。介绍了一种基于现场可编程逻辑阵列(Filed Programmable Gate Array,FPGA)器件和高速数模转换... 在信息化战争背景下,敌我识别(Identification Friend or Foe,IFF)技术得到快速发展,对敌方IFF系统的有效干扰是保护己方设备安全的重要手段。介绍了一种基于现场可编程逻辑阵列(Filed Programmable Gate Array,FPGA)器件和高速数模转换器(Digital to Analog Converter,DAC)的IFF信号模拟器的实现方法,配合IFF侦察系统可实现对敌方IFF系统进行实时、有效的干扰。 展开更多
关键词 敌我识别(IFF)干扰 现场可编程逻辑阵列(fpga) 数模转换器(DAC) 信号模拟
下载PDF
基于FPGA的医用超声内窥镜成像系统的同步控制 被引量:2
8
作者 陈晓冬 肖哲 郁道银 《传感技术学报》 EI CAS CSCD 北大核心 2006年第3期617-620,共4页
介绍了医用超声内窥镜成像系统的工作原理及超声成像驱动控制系统的设计与实现。根据超声成像系统指标,主要讨论了超声波激发、接收电路原理及具体的电路;现场可编程逻辑阵列(FPGA)作为核心控制模块完成对数据传输和相关电路及芯片的控... 介绍了医用超声内窥镜成像系统的工作原理及超声成像驱动控制系统的设计与实现。根据超声成像系统指标,主要讨论了超声波激发、接收电路原理及具体的电路;现场可编程逻辑阵列(FPGA)作为核心控制模块完成对数据传输和相关电路及芯片的控制,主要实现了对超声波的发射、接收、A/D转换以及成像部分同步控制,电路的性能已得到实验的验证。 展开更多
关键词 医用超声内窥镜 超声成像 同步控制 现场可编程逻辑阵列(fpga)
下载PDF
一种全数字锁相环的设计与应用 被引量:3
9
作者 薛建刚 唐石平 林孝康 《微计算机信息》 北大核心 2007年第05Z期181-183,共3页
介绍一种采用FPGA设计实现的ADPLL的结构及特点,并用该锁相环产生SDH设备的外同步时钟。由于该锁相环的负反馈时钟采用了初始受控分频设计、并采用了合理的环路滤波算法,该ADPLL同传统的数字锁相环(DPLL)一样,在参考源切换过程中输出时... 介绍一种采用FPGA设计实现的ADPLL的结构及特点,并用该锁相环产生SDH设备的外同步时钟。由于该锁相环的负反馈时钟采用了初始受控分频设计、并采用了合理的环路滤波算法,该ADPLL同传统的数字锁相环(DPLL)一样,在参考源切换过程中输出时钟平滑稳定;同时也和传统的模拟锁相环(APLL)一样,在锁定状态下有稳态相差。对输出时钟的测试表明,该ADPLL产生的SDH外同步输出时钟满足系统的应用要求。 展开更多
关键词 现场可编程逻辑阵列(fpga) 全数字式锁相环(ADPLL) 平滑源切换 稳态相差 锁定时间
下载PDF
基于NMOS管的H桥铁氧体移相与开关驱动电路 被引量:3
10
作者 王浩先 高黎文 +1 位作者 殷齐声 刘颖力 《磁性材料及器件》 CAS CSCD 2019年第4期30-35,共6页
介绍了一种铁氧体开关以及铁氧体移相器控制的新方案。方案基于传统的H桥驱动电路,采用了NMOS管构建了NMOSH桥,这种H桥较传统H桥驱动电路具有更快的开关速度、更大的功率容量和更小的能量损失。控制端采用FPGA进行控制信号的产生及输出... 介绍了一种铁氧体开关以及铁氧体移相器控制的新方案。方案基于传统的H桥驱动电路,采用了NMOS管构建了NMOSH桥,这种H桥较传统H桥驱动电路具有更快的开关速度、更大的功率容量和更小的能量损失。控制端采用FPGA进行控制信号的产生及输出,具有脉冲宽度调整功能,可根据不同的实际工程需求改变控制参数。驱动端电压可以在0~60V之间进行调整,可以控制负载电流方向,可实现大功率下最快频率600kHz的开关切换速度,通过电平兼容处理,兼容2~6V的控制信号输入。该驱动电路系统对磁调微波铁氧体器件具有很高的通用性。 展开更多
关键词 波导开关 铁氧体移相器 驱动电路 NOMS管 现场可编程逻辑阵列(fpga)
下载PDF
基于FPGA的高速RS编解码器设计与实现 被引量:3
11
作者 顾艳丽 周洪敏 《信息技术》 2008年第6期48-50,共3页
详细介绍了RS(255,191)编解码器的设计,按照自上而下的设计流程给出了算法的FPGA实现。根据编解码器的不同特点,采用不同方法实现GF(28)乘法器。编码器采用并行结构、解码器采用并行无逆的BM算法实现关键模块,求逆器采用查表方法。采用... 详细介绍了RS(255,191)编解码器的设计,按照自上而下的设计流程给出了算法的FPGA实现。根据编解码器的不同特点,采用不同方法实现GF(28)乘法器。编码器采用并行结构、解码器采用并行无逆的BM算法实现关键模块,求逆器采用查表方法。采用以上方法的组合,使得在资源占用允许的同时最大限度地提高了编解码速度。 展开更多
关键词 数字视频广播(DVB) RS编解码 现场可编程逻辑阵列(fpga) BM算法
下载PDF
X射线脉冲星导航硬件脉冲轮廓累积研究 被引量:2
12
作者 吴亚平 赵建军 +2 位作者 吴光敏 高霞芳 唐海峰 《航空学报》 EI CAS CSCD 北大核心 2016年第2期662-668,共7页
为了在X射线脉冲星地面实验系统仿真源模拟产生X射线的基础上,能够快速稳定地得到脉冲轮廓,采用硬件历元叠加的方法获得脉冲轮廓。研究了用硬件实现历元叠加及其数据整合的算法,该算法首先在MATLAB现场可编程逻辑阵列(FPGA)中实现,再通... 为了在X射线脉冲星地面实验系统仿真源模拟产生X射线的基础上,能够快速稳定地得到脉冲轮廓,采用硬件历元叠加的方法获得脉冲轮廓。研究了用硬件实现历元叠加及其数据整合的算法,该算法首先在MATLAB现场可编程逻辑阵列(FPGA)中实现,再通过MATLAB硬件描述语言(HDL)代码生成模块把算法转换成HDL,经编译后获得配置硬件的Bit文件,最终在开发板FPGA上实现数据处理的硬件模块。一段时间内的光子到达时间数据通过MATLAB算法得到的脉冲轮廓数据与通过硬件模块处理后得到的数据结果存在误差,在单个时间窗口内误差最大值为2个光子数,误差平均值占光子数统计平均值的0.084%;两组统计的脉冲轮廓数据中不同数据占总数据个数的9.481%,这样的误差不影响后端模拟导航模块的导航。利用硬件实现的历元叠加及其数据整合模块具有处理速度快、设备紧凑、功耗低的特点,为航天器利用X射线脉冲星导航提供了一种可行的硬件数据处理技术上的支持。 展开更多
关键词 脉冲星 硬件处理 现场可编程逻辑阵列(fpga) 硬件设计 信号源
原文传递
基于FPGA的全帧紫外CCD驱动时序设计 被引量:2
13
作者 胡社教 余升 张铮 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2012年第8期1030-1034,共5页
文章介绍了槟松紫外全帧背照式面阵CCD(S7171-0909)的结构和工作特点,分析了该芯片驱动时序要求;采用可编程逻辑器件EP2C8作为硬件平台,在Quartus II 9.1软件环境下,用基于状态机的算法对时序电路进行了描述,设计产生了芯片正常工作所... 文章介绍了槟松紫外全帧背照式面阵CCD(S7171-0909)的结构和工作特点,分析了该芯片驱动时序要求;采用可编程逻辑器件EP2C8作为硬件平台,在Quartus II 9.1软件环境下,用基于状态机的算法对时序电路进行了描述,设计产生了芯片正常工作所需的时序脉冲信号,并选用EL7202作为CCD驱动器对时钟脉冲进行功率放大。调用第三方软件进行仿真,并给出实际工作输出波形,结果表明,设计的时序电路满足CCD对各驱动信号的要求。 展开更多
关键词 驱动时序 紫外CCD 时序分析 状态机 现场可编程逻辑阵列(fpga)
下载PDF
基于FPGA的高速电光选通系统设计(英文) 被引量:1
14
作者 党君礼 刘百玉 +5 位作者 欧阳娴 白永林 舒雅 熊发田 李晓坤 雷娟 《光子学报》 EI CAS CSCD 北大核心 2009年第5期1091-1095,共5页
介绍了一种获取高速调制电信号的新方法-基于FPGA的高速电光选通系统.此系统分为选通脉冲和高压调控两个模块.选通脉冲模块由高速信号放大、FPGA延时、可控延迟传输线三个部分组成.利用FPGA高密度、高可靠性、可反复擦写和可以现场编程... 介绍了一种获取高速调制电信号的新方法-基于FPGA的高速电光选通系统.此系统分为选通脉冲和高压调控两个模块.选通脉冲模块由高速信号放大、FPGA延时、可控延迟传输线三个部分组成.利用FPGA高密度、高可靠性、可反复擦写和可以现场编程、灵活调制的特点,将整个系统的主要控制部分集成在FPGA中,并将延时分为数字延时和模拟延时两部分.然后利用FPGA实现数字延时,可控延时线实现模拟延时.经试验检测,高压部分可以产生重复频率1 Hz ~1 kHz ,步进1 Hz ,延时范围为0 ~1μs ,步进为1 ns ,幅度为8 000 V,前沿和后沿小于10 ns ,抖动小于1 ns的高压矩形电脉冲,从而满足各种电光调制系统中的需要. 展开更多
关键词 电光调制 激光调Q 现场可编程逻辑阵列(fpga) 电光选通系统
下载PDF
基于现场可更换组件结构的宽带波形产生设计
15
作者 陈勇 谭剑美 《太赫兹科学与电子信息学报》 北大核心 2018年第3期436-439,共4页
给出了一种基于现场可更换组件(LRM)结构的4通道宽带波形产生板卡设计。板卡上集成了一款高性能的现场可编程逻辑阵列(FPGA)以及4片高速数模转换器(DAC)芯片。DAC和FPGA之间为高速低电压差分信号(LVDS)接口,板卡输入输出接口选用标准二... 给出了一种基于现场可更换组件(LRM)结构的4通道宽带波形产生板卡设计。板卡上集成了一款高性能的现场可编程逻辑阵列(FPGA)以及4片高速数模转换器(DAC)芯片。DAC和FPGA之间为高速低电压差分信号(LVDS)接口,板卡输入输出接口选用标准二代LRM连接器。DAC采样率为4 Gsps,在2.4 GHz中频(IF)上瞬时带宽达到了1.2 GHz,信噪比(SNR)优于50 d B。该设计可广泛应用于电子战和宽带雷达系统中。 展开更多
关键词 数模转换器(DAC) 现场可更换组件(LRM) 宽带波形产生 现场可编程逻辑阵列(fpga)
下载PDF
基于TDA8783的CCD相机电路设计
16
作者 杨光宏 高伟 +1 位作者 田玉利 黎向阳 《微计算机信息》 2009年第26期182-184,共3页
TDA8783是一款专用于CCD相机的10位模数接口芯片,具有强大的功能可编程特性。本文在分析TDA8783工作原理的基础上,选用FPGA器件作为硬件设计载体,完成了CCD视频信号处理硬件电路及PCB板设计。使用VHDL语言对TDA8783的初始化设置和驱动... TDA8783是一款专用于CCD相机的10位模数接口芯片,具有强大的功能可编程特性。本文在分析TDA8783工作原理的基础上,选用FPGA器件作为硬件设计载体,完成了CCD视频信号处理硬件电路及PCB板设计。使用VHDL语言对TDA8783的初始化设置和驱动时序发生器进行了硬件描述。并针对ALTERA公司的EP2S60F484C3E进行了RTL级仿真及配置。 展开更多
关键词 视频信号处理 现场可编程逻辑阵列(fpga) 硬件描述语言(VHDL) TDA8783
下载PDF
基于VHDL的PCI总线数据采集卡的研究
17
作者 林青松 王光辉 《微型机与应用》 2009年第22期66-68,72,共4页
提出了应用VHDL语言实现PCI数据采集卡的设计方法,对PCI总线主模式控制器的结构、时序和Windows XP环境下PCI设备WDM驱动程序的开发进行了研究:在单片FPGA中实现了A/D转换器的时序控制、FTFO存储器和PCI总线接口控制器的设计。仿真结果... 提出了应用VHDL语言实现PCI数据采集卡的设计方法,对PCI总线主模式控制器的结构、时序和Windows XP环境下PCI设备WDM驱动程序的开发进行了研究:在单片FPGA中实现了A/D转换器的时序控制、FTFO存储器和PCI总线接口控制器的设计。仿真结果表明,该数据采集卡符合PCI 2.2协议,具有DMA传输功能。 展开更多
关键词 PCI总线 现场可编程逻辑阵列(fpga) DMA传输 VHDL WDM驱动
下载PDF
CPLD通用写入器设计与开发 被引量:2
18
作者 邱明明 《微计算机信息》 北大核心 2007年第20期186-187,194,共3页
可编程逻辑器件(Programmable Logic Device,简称PLD)是20世纪70年代发展起来的一种新型逻辑器件,它是现代数字电子系统向超高集成度、超低功耗、超小型封装和专用化方向发展的重要基础。它的应用和发展不仅简化了电路设计,降低了成本,... 可编程逻辑器件(Programmable Logic Device,简称PLD)是20世纪70年代发展起来的一种新型逻辑器件,它是现代数字电子系统向超高集成度、超低功耗、超小型封装和专用化方向发展的重要基础。它的应用和发展不仅简化了电路设计,降低了成本,提高了系统的可靠性和保密性,而且给数字系统的设计方法带来了革命性的变化。CPLD(Complex Programmable Logic Device),即复杂可编程逻辑器件,它是20世纪90年代初期出现的EPLD改进器件。同EPLD相比,CPLD增加了内部连线,对逻辑宏单元和I/O单元也有重大的改进。Xilinx是世界上最大的可编程逻辑器件供应商之一,FPGA的发明者。产品种类较全,主要有:XC9500/4000,Coolrunner(XPLA3),Spartan,Vertex。在本文中,我们将通过对CPLD的发展、结构、应用和设计等方面的认知,了解CPLD的基本原理,并设计出CPLD脱机编程写入器的电路图。 展开更多
关键词 复杂可编程逻辑器件CPLD(Complex PROGRAMMABLE LOGIC Device) 现场可编程逻辑阵列器件fpga(Field PROGRAMMABLE LOGIC Array) 电子设计自动化EDA(Electronic Design Automation) 硬件描述语言HDL(Hardware Description Language)
下载PDF
基于线阵CCD钢板表面缺陷在线检测系统的研究 被引量:32
19
作者 胡亮 段发阶 +1 位作者 丁克勤 叶声华 《计量学报》 EI CSCD 北大核心 2005年第3期200-203,共4页
为了全面科学地评估钢板表面质量,有效地控制生产流程,设计了一套智能无损检测系统来实现对钢板表面缺陷的在线检测。基于模块化设计思想,检测系统由新型LED光源、明暗域结合成像光学系统、高速高分辨率线阵CCD传感器件、FPGA嵌入式处... 为了全面科学地评估钢板表面质量,有效地控制生产流程,设计了一套智能无损检测系统来实现对钢板表面缺陷的在线检测。基于模块化设计思想,检测系统由新型LED光源、明暗域结合成像光学系统、高速高分辨率线阵CCD传感器件、FPGA嵌入式处理系统和友好的人机接口组成。检测钢板宽度最大为1800mm,运行速度不大于1.5ms,振动幅度小于1mm,要求所达到的横纵向检测分辨率为0.8mm×0.8mm,缺陷尺寸检测误差不大于1mm。系统对钢板表面的气泡、夹杂、结疤、划伤和压痕等主要缺陷进行无损检测,能够实现缺陷自动分类,对缺陷数据自动存档、屏幕显示、打印、存储和报警功能。样机系统在硬件和软件上易于升级,并可扩展到其他相关领域。 展开更多
关键词 计量学 钢板 表面缺陷 线阵CCD 在线检测 现场可编程逻辑阵列(fpga)
下载PDF
利用FPGA的增量式PID控制的研究 被引量:15
20
作者 张科 靖固 《现代制造工程》 CSCD 北大核心 2009年第3期112-114,共3页
介绍一种基于现场可编程逻辑门阵列(FPGA)的高精度增量式数字PID控制器的设计方法。首先,对增量式数字PID控制的原理和设计中使用的算法进行分析,然后用自顶向下的方法进行VHDL语言编程。为了提高整个设计模块的控制精度,采用16位定点... 介绍一种基于现场可编程逻辑门阵列(FPGA)的高精度增量式数字PID控制器的设计方法。首先,对增量式数字PID控制的原理和设计中使用的算法进行分析,然后用自顶向下的方法进行VHDL语言编程。为了提高整个设计模块的控制精度,采用16位定点运算的方法进行PID控制器的设计。仿真结果表明,该设计方法是可行的,设计模块是正确的。 展开更多
关键词 VHDL语言 现场可编程逻辑阵列(fpga) 增量式PID控制器 定点运算
下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部