期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
片上偏差模型下Mesh结构时钟网络性能不确定性的分析 被引量:3
1
作者 杨梁 范宝峡 赵继业 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2010年第11期2045-2052,共8页
由于多驱动及回路特征使得Mesh结构时钟网络分析较为复杂,现有的定性或定量分析方法都难以针对具体Mesh结构设计寻求到准确的时钟不确定性约束,为此提出基于Mesh结构在片波动简化模型的时钟不确定性的遗传算法求解方法.首先将众多片上... 由于多驱动及回路特征使得Mesh结构时钟网络分析较为复杂,现有的定性或定量分析方法都难以针对具体Mesh结构设计寻求到准确的时钟不确定性约束,为此提出基于Mesh结构在片波动简化模型的时钟不确定性的遗传算法求解方法.首先将众多片上偏差源转化为单级延迟概率密度分布,然后进行多级传播叠加为Mesh结构末级驱动点延迟分布,进而缩减变量数目,合理分离时钟网络中树形结构和Mesh结构.在此基础上,借助遗传算法的全局趋优搜索能力来求解Mesh结构性能不确定性问题,以得到更为合理的时序裕量估算.与传统的蒙特卡洛分析方法及定性解析分析方法相比,基于65nm工艺的仿真实验结果证明了该方法的有效性. 展开更多
关键词 片上偏差 MESH结构 时钟网络分析 时钟不确定性 蒙特卡洛分析 遗传算法
下载PDF
时钟网格与时钟树设计方法对比研究
2
作者 李春伟 《电子设计工程》 2012年第7期32-33,37,共3页
基于片上偏差对芯片性能的影响,分析对比了时钟树设计与时钟网格设计,重点分析了时钟网格抗OCV影响的优点,并利用实际电路应用两种方法分别进行设计对比,通过结果分析,验证了理论分析的正确性,证明在抗OCV及时序优化时钟网格方法具有很... 基于片上偏差对芯片性能的影响,分析对比了时钟树设计与时钟网格设计,重点分析了时钟网格抗OCV影响的优点,并利用实际电路应用两种方法分别进行设计对比,通过结果分析,验证了理论分析的正确性,证明在抗OCV及时序优化时钟网格方法具有很大的优势。 展开更多
关键词 时钟树 时钟网格 片上偏差 时钟偏移
下载PDF
基于22nm工艺的GNSS芯片片上偏差的时序分析
3
作者 符强 黄三峰 +3 位作者 纪元法 肖有军 屈康杰 梁家瑞 《桂林电子科技大学学报》 2024年第4期401-408,共8页
静态时序分析是芯片设计的一个重要环节。在22nm工艺下的静态时序分析中,采用传统的OCV方法会导致时序不准确、性能不稳定和设计鲁棒性下降等问题。为了提高时序精确性和缩小设计周期,提出了一种基于22 nm工艺的GNSS导航芯片分析方法,使... 静态时序分析是芯片设计的一个重要环节。在22nm工艺下的静态时序分析中,采用传统的OCV方法会导致时序不准确、性能不稳定和设计鲁棒性下降等问题。为了提高时序精确性和缩小设计周期,提出了一种基于22 nm工艺的GNSS导航芯片分析方法,使用ICC2实现布局布线以及PrimeTime工具实现静态时序分析;将遵循正态分布的局部参数替代固定的全局参数,采用参数式片上偏差技术结合路径分析模式进行建模。实验结果表明,参数式片上偏差与路径相结合建模的分析方法相较于先进式片上偏差技术,WNS优化了约56.2%,TNS改善了约82.2%,总违例路径减少了58.7%,节省了高达50.8%的时序分析时间,验证了参数式片上偏差与路径相结合的方法的优越性,降低了悲观度,提高了时序精确性,缩小了设计周期。 展开更多
关键词 22nm工艺 静态时序分析 先进式片上偏差 参数式片上偏差 路径分析模式
下载PDF
高效精确的创新AOCV芯片设计流程 被引量:1
4
作者 陈圣丰 陈宏铭 +1 位作者 鲍帅 王志恒 《中国集成电路》 2014年第12期44-49,共6页
由于工艺的偏差主导了大部分器件的长度和宽度,所以这种偏差在更先进的工艺节点上尤其重要。传统的片上偏差(on-chip variation,OCV)已经使用了一个下降因子(derating factor)在所有的时序路径上,去模仿工艺变化,这样对于增加工艺偏差... 由于工艺的偏差主导了大部分器件的长度和宽度,所以这种偏差在更先进的工艺节点上尤其重要。传统的片上偏差(on-chip variation,OCV)已经使用了一个下降因子(derating factor)在所有的时序路径上,去模仿工艺变化,这样对于增加工艺偏差来说太悲观了。对比与传统的片上偏差,先进的片上偏差(Advanced OCV,AOCV)在不同的时序路径上给出了不同的下降因子。这样就可以减轻由于下降和减少过度设计和时序收敛周期而引起的过度悲观。这篇文章中我们介绍了一种创新的AOCV芯片设计流程,包括AOCV表格生成,执行和si gn-of f阶段。在AOCV表格生成中,我们重点介绍如何选择设计相关的工艺偏差参数。执行相关的AOCV表格可以加快转换周期,而且EDA时序修改工具能支持AOCV表格。在sign-of f阶段,我们对比了Synopsys Primetime基于路径分析AOCV的实验结果,表明误差在1%以内。 展开更多
关键词 先进的片上偏差 新思科技 Primetime HSPICE
下载PDF
超大规模集成电路中基于OCV的时序收敛方法 被引量:5
5
作者 陈祺 林平分 张玥 《电子科技》 2009年第7期30-33,共4页
当芯片设计进入深亚微米,片上工艺偏差(OCV)造成的时序不确定性,成为超大规模集成电路时序收敛中的关键问题,单纯使用传统时序分析方法,已不能完全达到时序收敛的要求。文中首先介绍了静态时序分析方法,阐述了深亚微米下OCV分析对时序... 当芯片设计进入深亚微米,片上工艺偏差(OCV)造成的时序不确定性,成为超大规模集成电路时序收敛中的关键问题,单纯使用传统时序分析方法,已不能完全达到时序收敛的要求。文中首先介绍了静态时序分析方法,阐述了深亚微米下OCV分析对时序收敛的重要性,并提出对OCV问题建模和分析的方法。最后通过一个具体的设计实例,运用基于OCV的时序分析方法达到时序收敛。 展开更多
关键词 深亚微米 片上工艺偏差 时序收敛 建模
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部