期刊文献+
共找到24篇文章
< 1 2 >
每页显示 20 50 100
SoC软硬件协同技术的FPGA芯片测试新方法 被引量:8
1
作者 李平 廖永波 +2 位作者 阮爱武 李威 李文昌 《电子科技大学学报》 EI CAS CSCD 北大核心 2009年第5期716-720,共5页
针对传统的基于纯硬件平台的FPGA芯片测试方法所存在的种种问题,提出并验证了一种基于软硬件协同技术的FPGA芯片测试方法。该方法引入了软件的灵活性与可观测性等软件技术优势,具有存储深度大、可测I/O管脚数目多、自动完成配置下载(不... 针对传统的基于纯硬件平台的FPGA芯片测试方法所存在的种种问题,提出并验证了一种基于软硬件协同技术的FPGA芯片测试方法。该方法引入了软件的灵活性与可观测性等软件技术优势,具有存储深度大、可测I/O管脚数目多、自动完成配置下载(不需人工干预)和自动定位FPGA中的错误等优点,提高了FPGA的测试速度和可靠性,并降低了测试成本,与传统的自动测试仪(ATE)相比有较高的性价比。采用软硬件协同方式针对Xilinx4010的I/O单元进行了测试,实现了对FPGA芯片的自动反复配置、测试和错误定位。 展开更多
关键词 配置 编辑门阵列 软硬件协同 片上系统 测试
下载PDF
一种二相线阵电荷耦合器件的数据采集器设计 被引量:1
2
作者 高翔 林金朝 +1 位作者 庞宇 宋得龙 《河南科技大学学报(自然科学版)》 CAS 北大核心 2013年第3期53-57,109,共5页
二相线阵电荷耦合元件是将奇、偶像元信号并行输出,在数据率提高的同时却导致信号处理变得更为复杂。基于此,以TCD1703C型二相线阵电荷耦合元件为例,提出了一种通过现场可编辑门阵列产生控制时序,并利用多通道数据处理芯片进行后续信号... 二相线阵电荷耦合元件是将奇、偶像元信号并行输出,在数据率提高的同时却导致信号处理变得更为复杂。基于此,以TCD1703C型二相线阵电荷耦合元件为例,提出了一种通过现场可编辑门阵列产生控制时序,并利用多通道数据处理芯片进行后续信号处理的方案。试验结果表明:该方案结构简单,性能稳定,功耗低,能够达到信号处理要求,为后续应用于微型血流变分析系统奠定了基础。 展开更多
关键词 线阵电荷耦合元件 编辑门阵列 时序驱动 数据处理
下载PDF
基于FPGA的DVB-S2通用LDPC编码器设计与实现 被引量:8
3
作者 华力 雍玲 雷菁 《通信技术》 2008年第1期12-14,共3页
研究了一种用FPGA实现DVB-S2标准的LDPC码高速通用编码器的设计方法。设计采用流水线技术和全并行结构相结合的方法,提高了编码效率。FPGA仿真结果和综合报告表明,设计的LDPC码编码器具有通用性,能够针对DVB-S2中两种码长、11种码率的L... 研究了一种用FPGA实现DVB-S2标准的LDPC码高速通用编码器的设计方法。设计采用流水线技术和全并行结构相结合的方法,提高了编码效率。FPGA仿真结果和综合报告表明,设计的LDPC码编码器具有通用性,能够针对DVB-S2中两种码长、11种码率的LDPC码进行编码,且时钟频率达到了114MHz,适用于DVB-S2标准。 展开更多
关键词 DYB-S2 低密度奇偶校验码 现场编辑门阵列 通用编码器
原文传递
基于FPGA的有源配电网实时仿真器I/O接口设计 被引量:8
4
作者 李鹏 曾凡鹏 +4 位作者 王智颖 王成山 丁承第 赵金利 于浩 《中国电机工程学报》 EI CSCD 北大核心 2017年第12期3409-3417,共9页
分布式电源、电动汽车及需求侧响应资源的广泛接入使有源配电网动态特性变得更加复杂。对基于实时仿真的有源配电网硬件在环仿真提出了新的需求和挑战。基于FPGA(field programmable gate array)的有源配电网实时仿真器具有仿真步长小... 分布式电源、电动汽车及需求侧响应资源的广泛接入使有源配电网动态特性变得更加复杂。对基于实时仿真的有源配电网硬件在环仿真提出了新的需求和挑战。基于FPGA(field programmable gate array)的有源配电网实时仿真器具有仿真步长小、仿真精度高、I/O接口丰富、易于扩展、成本低等优点。面向基于FPGA的有源配电网实时仿真器的多种通信需求,以FPGA自身硬件结构为基础,提出了基于FPGA的有源配电网实时仿真I/O接口的设计框架,并设计了用于接收外部设备模拟信号、具有数字滤波功能的高精度通用A/D接口,用于仿真结果输出的通用D/A接口以及用于实现多FPGA全双工通信的高速光模块接口。同时,针对含光伏发电的有源配电网实现了3μs步长的实时仿真测试,其光照强度信号由光照采集器通过A/D接口输入到仿真器中,仿真结果经由D/A接口输出到示波器显示,通过与PSCAD/EMTDC软件仿真结果的对比,充分验证了I/O接口设计的有效性和正确性。 展开更多
关键词 有源配电网 实时仿真 现场编辑门阵列 A/D接口 D/A接口
下载PDF
基于FPGA的视觉处理系统设计
5
作者 任志墨 张文昌 +1 位作者 李贞逸 张倩 《制造业自动化》 2024年第3期186-189,共4页
为提高视觉定位系统的运算速度并降低成本与功耗,设计了一种基于FPGA(Field Programmable Gate Array,现场可编程门阵列)的图像采集处理系统。首先以OV5640相机作为图像采集器件,使用DDR3存储器对每帧图像进行缓存。其次基于FPGA流水线... 为提高视觉定位系统的运算速度并降低成本与功耗,设计了一种基于FPGA(Field Programmable Gate Array,现场可编程门阵列)的图像采集处理系统。首先以OV5640相机作为图像采集器件,使用DDR3存储器对每帧图像进行缓存。其次基于FPGA流水线计算与并行处理特性,设计图像预处理模块,完成对初始图像的灰度化、中值滤波、二值化及膨胀腐蚀处理。然后将处理后图像传输至LCD显示屏完成实时显示工作。最后通过二维定位实验表明视觉系统平均定位误差为0.224mm,视觉算法延迟为3.48μs,能够快速准确地完成视觉定位工作,为视觉系统基于FPGA平台的开发应用提供了参考。 展开更多
关键词 现场编辑门阵列 机器视觉 图像预处理 嵌入式 结构光
下载PDF
基于LVDS的高速数据回读系统设计 被引量:6
6
作者 薛栋 李杰 +1 位作者 张德彪 王瀚 《中北大学学报(自然科学版)》 CAS 2021年第2期135-139,共5页
针对某型号弹体在发射和飞行过程中被测参数信号存在脉宽极窄的现象,其内置离线式采集系统在设计时会采用高采样率的模数转换器(ADC),但存在固态存储器(Flash)最终存储的数据量太大、现有回读系统速率慢、回读时间过长、靶场实验无法继... 针对某型号弹体在发射和飞行过程中被测参数信号存在脉宽极窄的现象,其内置离线式采集系统在设计时会采用高采样率的模数转换器(ADC),但存在固态存储器(Flash)最终存储的数据量太大、现有回读系统速率慢、回读时间过长、靶场实验无法继续进行等问题.基于此,设计了一种可以将数据高速回读的系统.系统使用现场可编辑门阵列(FPGA)作为主控模块,利用FPGA内部资源搭建低电压差分信号(LVDS)接口用于数据回读;使用Visual Studio编写上位机,完成指令和数据的交互,实现数据的及时回读.实验结果表明,该系统回读速率达100 MB/s,且无误码、丢帧现象. 展开更多
关键词 低电压差分信号(LVDS) 高速数据回读 现场编辑门阵列(FPGA)
下载PDF
一种基于FPGA的实时图像拼接融合算法电路设计
7
作者 王瑞博 吕子寒 江先阳 《微电子学与计算机》 2024年第1期133-141,共9页
图像拼接在全景等领域应用广泛,其关键技术包括图像配准和图像融合两个部分。为了达到低成本和实时处理,往往需要研究图像拼接电路设计,但众多研究集中于图像配准算法,忽视图像融合算法,更不用说专用电路设计。图像配准算法电路以及外... 图像拼接在全景等领域应用广泛,其关键技术包括图像配准和图像融合两个部分。为了达到低成本和实时处理,往往需要研究图像拼接电路设计,但众多研究集中于图像配准算法,忽视图像融合算法,更不用说专用电路设计。图像配准算法电路以及外设控制器电路由于其复杂性通常会消耗电路中绝大部分资源,因此,图像融合电路的性能和资源利用就成为影响图像拼接系统性能的两个关键因素。为了高效且低资源消耗地实现配准后图像的融合,设计了一种基于贪心算法搜索接缝线的图像融合算法电路,搭建了完整的从图像数据输入到显示输出的验证原型系统。基于Cyclone IV现场可编辑门阵列(Field Programmable Gate Array,FPGA)器件的综合结果和理论分析表明,提出的电路在保持低资源占用率和显示效果的同时在时钟频率100 MHz下完成两幅486×643的图像融合耗时6.5795 ms,约为144 FPS,达到了实时性要求,且经过理论换算,处理速率优于3个比较对象。 展开更多
关键词 图像拼接 图像融合 现场编辑门阵列(FPGA) 数字集成电路
下载PDF
基于FPGA-IP Core的64阶FIR滤波器的设计 被引量:6
8
作者 赵颖 刘祖深 《国外电子测量技术》 2013年第3期58-62,共5页
在电子信息技术迅猛发展的当代,基于专用集成芯片的传统模拟开发模式已渐渐不能跟上无线电通信技术的前进脚步,宽带化和数字化成为时下电子技术的主流[1]。本设计充分利用FPGA的强大功能及有限冲击波响应线性相位的优势,在ISE软件环境下... 在电子信息技术迅猛发展的当代,基于专用集成芯片的传统模拟开发模式已渐渐不能跟上无线电通信技术的前进脚步,宽带化和数字化成为时下电子技术的主流[1]。本设计充分利用FPGA的强大功能及有限冲击波响应线性相位的优势,在ISE软件环境下,通过Verilog HDL这款硬件描述语言来进行高速FIR数字滤波器的逻辑设计。仿真结果表明结果符合理论期望值,验证了此种优化的滤波器方法先进、工作速度快,更能大大地节省硬件资源,所以总体性能优于传统方式的FIR滤波器。 展开更多
关键词 数字滤波器 FIR滤波算法 VerilogHDL现场编辑门阵列(FPGA) ISE
下载PDF
基于FPGA的局部动态可重构技术研究 被引量:4
9
作者 王仪洁 王烈 许晓洁 《集成技术》 2013年第6期36-40,共5页
可重构技术作为嵌入式系统中软硬件结合的设计方法,在可靠性、系统高集成度方面有很大优势。现场可编辑门阵列(Field Programmable Gate Array,FPGA)不仅可以满足这些客观需求,还加强了系统的自适应性,降低了开发成本。文章介绍了动态... 可重构技术作为嵌入式系统中软硬件结合的设计方法,在可靠性、系统高集成度方面有很大优势。现场可编辑门阵列(Field Programmable Gate Array,FPGA)不仅可以满足这些客观需求,还加强了系统的自适应性,降低了开发成本。文章介绍了动态局部重构的实现方法,并在早期获取部分可重构(Early Access Partial Reconfiguration,EAPR)方法的基础上加以改进。之后使用Xilinx生产的Virtex-ML403开发板实现整个设计,验证该方法的有效性,保证系统的稳定,在实际应用的实现中有利于对资源有效的管理和合理的利用。 展开更多
关键词 现场编辑门阵列 动态局部重构 早期获取部分重构 Virtex-ML403开发板
下载PDF
基于DSP Builder的分布式算法的FIR数字低通滤波器设计 被引量:4
10
作者 李伟 武鹏飞 陈宏霖 《计算机应用》 CSCD 北大核心 2015年第A02期335-338,共4页
针对利用现场可编辑门阵列(FPGA)设计有限长冲击响应(FIR)数字滤波器中如何降低硬件资源消耗、提高硬件资源利用率的问题,提出一种改进的分布式算法。该算法是将固定系数的FIR滤波器系统单位脉冲响应事先存储在查找表中,利用搜索查找表... 针对利用现场可编辑门阵列(FPGA)设计有限长冲击响应(FIR)数字滤波器中如何降低硬件资源消耗、提高硬件资源利用率的问题,提出一种改进的分布式算法。该算法是将固定系数的FIR滤波器系统单位脉冲响应事先存储在查找表中,利用搜索查找表得到运算结果,而不是使用传统的硬件方式来实现乘累加运算。介绍了以Altera公司的DSP Builder软件作为设计18阶FIR数字低通滤波器设计工具的具体流程和方法。通过Simulink和硬件在环(HIL)模块的引入,将设计模块下载到FPGA,进行软硬件协同仿真,给出滤波器的性能指标的实测结果。实测结果表明,所设计的18阶分布式算法低通滤波器截止频率为5.6 k Hz,带内波动:<0.5 d B,带外抑制:>18 d B,消耗的逻辑单元数量仅为442个较同阶的传统数字滤波器小一个数量级。因此,利用分布式算法设计的滤波器不仅其性能指标能够满足设计要求,对硬件资源的使用效率也有极大的改善。 展开更多
关键词 分布式算法 有限长冲击响应数字低通滤波器 DSP BUILDER SIMULINK 硬件在环 现场编辑门阵列
下载PDF
基于FPGA的三相可控硅电源数字触发电路的设计 被引量:3
11
作者 夏长远 舒兴胜 +1 位作者 孟月东 沈洁 《电测与仪表》 北大核心 2007年第8期57-59,56,共4页
介绍了基于FPGA的数字移相触发电路,主要应用于三相可控硅整流和逆变电路。该电路以FPGA基础,产生的触发脉冲宽度:TW>1.6ms,脉冲电流峰值:IG>400mA,各相脉冲不均衡度<1°。试验结果表明,该电路产生的触发脉冲稳定性好,相... 介绍了基于FPGA的数字移相触发电路,主要应用于三相可控硅整流和逆变电路。该电路以FPGA基础,产生的触发脉冲宽度:TW>1.6ms,脉冲电流峰值:IG>400mA,各相脉冲不均衡度<1°。试验结果表明,该电路产生的触发脉冲稳定性好,相序自适应,抗干扰能力强。 展开更多
关键词 现场编辑门阵列 控硅 数字移相 仿真
下载PDF
基于FPGA的遗传算法硬件实现研究 被引量:2
12
作者 王脂丹 于盛林 《仪器仪表用户》 2006年第2期10-12,共3页
遗传算法是基于自然选择法则的一种并行算法,而现场可编程门阵列 (FPGA)其并行的工作方式以及其高速、高集成度的特点非常适合于硬件实现遗传算法。本文提出了一种基于FPGA的遗传算法的硬件结构,通过仿真结果和软件运行结果进行比较,硬... 遗传算法是基于自然选择法则的一种并行算法,而现场可编程门阵列 (FPGA)其并行的工作方式以及其高速、高集成度的特点非常适合于硬件实现遗传算法。本文提出了一种基于FPGA的遗传算法的硬件结构,通过仿真结果和软件运行结果进行比较,硬件遗传算法有效地减少了运算时间,为其能在一些实时性较高场合得到应用提出了可能。 展开更多
关键词 遗传算法 现场编辑门阵列 VHDL
下载PDF
基于FPGA的雷达后端电路设计与实现 被引量:3
13
作者 胡欣 魏龙 陈怡君 《兵工自动化》 2019年第9期39-43,共5页
为降低交通事故的发生率,设计一种基于现场可编辑门阵列的雷达后端电路方案。阐述雷达后端电路主要实现的功能,对雷达后端电路进行分解,对信号采集电路、FPGA电路、电源电路、DDS电路进行分析,实现毫米波雷达后端数字处理板的设计,并通... 为降低交通事故的发生率,设计一种基于现场可编辑门阵列的雷达后端电路方案。阐述雷达后端电路主要实现的功能,对雷达后端电路进行分解,对信号采集电路、FPGA电路、电源电路、DDS电路进行分析,实现毫米波雷达后端数字处理板的设计,并通过车辆进行外场测试。测试结果表明:该系统能够改善雷达探测的实时性,保障驾驶员的行驶安全。 展开更多
关键词 雷达 后端电路 现场编辑门阵列(FPGA)
下载PDF
基于异构FPGA的目标检测硬件加速器架构设计 被引量:2
14
作者 夏琪迪 颜秉勇 +1 位作者 周家乐 王慧锋 《华东理工大学学报(自然科学版)》 CAS CSCD 北大核心 2021年第6期706-715,共10页
采用粗细粒度优化、参数定点化与重排序等多种硬件加速方法,基于FPGA+SOC异构平台提出了一种低功耗目标检测加速器架构。针对现有研究的设计局限性,在Zynq 7000系列FPGA上对YOLOv2算法进行新型多维度硬件加速,并对加速器性能和资源耗费... 采用粗细粒度优化、参数定点化与重排序等多种硬件加速方法,基于FPGA+SOC异构平台提出了一种低功耗目标检测加速器架构。针对现有研究的设计局限性,在Zynq 7000系列FPGA上对YOLOv2算法进行新型多维度硬件加速,并对加速器性能和资源耗费进行深入分析建模,验证架构的合理性;为充分利用片上硬件资源,对各个模块进行特定优化设计,针对被忽视的底层繁琐数据访问,改进加速器数据访存机制,有效减少了系统传输时延。实验结果表明,该架构在PYNQ-Z2平台上获得了26.98 GOPs的性能,比现有的基于FPGA的目标检测平台提高了约38.71%,功耗仅为2.96 W,对目标检测算法的实际应用具有深远意义。 展开更多
关键词 现场编辑门阵列 目标检测 硬件加速 高层次综合
下载PDF
视频监控系统中多画面处理器的设计
15
作者 黄再银 《电子技术应用》 北大核心 2003年第4期57-60,共4页
以黑白四画面处理器为例,介绍了视频监控系统中基于FPGA器件和单片机的多画面处理器的设计方法,简述了FPGA器件XCS05XL的特点和工作原理,讨论了单片机μPD78F0034与I2C总线存储器X24C16的接口方法以及用μPD6453叠加字符的基本方法,同... 以黑白四画面处理器为例,介绍了视频监控系统中基于FPGA器件和单片机的多画面处理器的设计方法,简述了FPGA器件XCS05XL的特点和工作原理,讨论了单片机μPD78F0034与I2C总线存储器X24C16的接口方法以及用μPD6453叠加字符的基本方法,同时概述了使用帧存储器AL422应注意的几个问题。 展开更多
关键词 视频监控系统 多画面处理器 单片机 现场编辑门阵列 XCS05XL芯片 I^2C总线存储器 μPD6453
下载PDF
FPGA的动力电池检测系统研究 被引量:1
16
作者 张洪涛 周航 +1 位作者 彭潇丽 吴芬 《湖北工业大学学报》 2012年第2期4-7,共4页
为提高动力电池使用效率,提出了一种基于FPGA的动力电池检测系统的设计方案.采用AD转换芯片实现对电池电压、电流的采集,数字温度传感器对温度进行采集,再通过软件实现对数据的处理和实时显示.系统运行稳定,数据处理能力强,集成度高,易... 为提高动力电池使用效率,提出了一种基于FPGA的动力电池检测系统的设计方案.采用AD转换芯片实现对电池电压、电流的采集,数字温度传感器对温度进行采集,再通过软件实现对数据的处理和实时显示.系统运行稳定,数据处理能力强,集成度高,易于扩展. 展开更多
关键词 电池检测系统 现场编辑门阵列 片上编程系统 AD转换
下载PDF
基于SRIO和PCIe的高速图像传输系统设计
17
作者 张先登 邹瑞滨 +1 位作者 陈杰 宫乐奎 《中文科技期刊数据库(全文版)工程技术》 2022年第9期86-90,共5页
为了获取光纤通道实时传输的红外图像,设计了一种基于SRIO和PCIe总线的高速图像传输系统。该系统以FPGA为核心,利用SRIO IP核接收、解析红外图像数据,使用PCIe IP核向上位机发送图像数据。在计算机平台实现实时显示红外图像。结果表明,... 为了获取光纤通道实时传输的红外图像,设计了一种基于SRIO和PCIe总线的高速图像传输系统。该系统以FPGA为核心,利用SRIO IP核接收、解析红外图像数据,使用PCIe IP核向上位机发送图像数据。在计算机平台实现实时显示红外图像。结果表明,该传输系统传输性能良好,能够满足红外图像的实时传输需要。 展开更多
关键词 现场编辑门阵列 PCI Express 图像传输 SRIO
下载PDF
基于两级存储流跟踪管理器的业务识别系统 被引量:1
18
作者 郭潇宇 潘恬 +1 位作者 张晨晖 刘斌 《计算机工程与设计》 CSCD 北大核心 2013年第11期3780-3784,共5页
为了提供网络精细化管理、提升服务质量及加强安全保障,提出了适用于IP骨干网核心路由器的硬件业务识别系统架构,并针对流跟踪管理器日益成为性能瓶颈的问题,设计了基于定长桶的流表结构用于维护存储于片外DRAM的大规模活跃流信息。为... 为了提供网络精细化管理、提升服务质量及加强安全保障,提出了适用于IP骨干网核心路由器的硬件业务识别系统架构,并针对流跟踪管理器日益成为性能瓶颈的问题,设计了基于定长桶的流表结构用于维护存储于片外DRAM的大规模活跃流信息。为了进一步提高系统处理速度,一部分片内高速存储资源被设计为流高速缓存。FPGA实验结果表明,相对不带高速缓存的结构,两级存储结构的流跟踪管理器仅用576kb片内存储空间,提高了188%的处理速度并降低了约40%的功耗,实现了72MPPS的处理速度,使业务识别系统可满足100G链路在平均包长为200字节情况下的速率需求。 展开更多
关键词 IP骨干网 业务识别 流跟踪管理器 流表 流高速缓存 现场编辑门阵列
下载PDF
基于FPGA的稠密光流计算系统
19
作者 马骏 柴志雷 +1 位作者 王芝斌 钟传杰 《计算机工程与应用》 CSCD 北大核心 2016年第3期139-144,共6页
高质量的稠密光流算法计算复杂度很高,因此计算速度成为制约其在实际系统中应用的重要原因。针对这一问题,利用现场可编程门阵列(FPGA)的细粒度并行特性,实现了一种高质量的稠密光流算法CBG(CombinedBrightness-Gradient)的硬件加速器... 高质量的稠密光流算法计算复杂度很高,因此计算速度成为制约其在实际系统中应用的重要原因。针对这一问题,利用现场可编程门阵列(FPGA)的细粒度并行特性,实现了一种高质量的稠密光流算法CBG(CombinedBrightness-Gradient)的硬件加速器。实验结果表明,在FPGA工作频率200 MHz,计算全部像素对应的光流信息的情况下,该系统处理分辨率为316×252的图像序列的帧频可达40 frame/s。 展开更多
关键词 光流计算 超松弛法 现场编辑门阵列 并行计算 实时性
下载PDF
基于现场可编辑门阵列的数字电视码流分析与检测
20
作者 高春禹 王旭东 +1 位作者 帅路军 宫宇 《大连海事大学学报》 CAS CSCD 北大核心 2006年第3期93-96,共4页
提出一种基于现场可编辑门阵列的MPEG-2 TS码流实时分析与检测系统解决方案并予以实现.实验证明,系统完全可以替代目前普遍使用的Cypress公司的CY7B933专用解码芯片,完成对MPEG-2 TS码流分析与ETR 290部分功能的检测.
关键词 数字视频广播 异步串行接口 现场编辑门阵列 专用解码芯片
原文传递
上一页 1 2 下一页 到第
使用帮助 返回顶部