期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
应用于14bit SAR ADC的高精度比较器的设计 被引量:4
1
作者 陈幼青 何明华 《微电子学与计算机》 CSCD 北大核心 2011年第6期109-112,共4页
基于预防大锁存理论,设计了一款带有三级前置运算放大器和latch再生电路的高精度比较器.为了实现高精度,采用了输入失调储存(IOS)和输出失调储存(OOS)级联的消失调方法,有效降低了比较器的输入失调电压.传统的比较器动态失调测试方法非... 基于预防大锁存理论,设计了一款带有三级前置运算放大器和latch再生电路的高精度比较器.为了实现高精度,采用了输入失调储存(IOS)和输出失调储存(OOS)级联的消失调方法,有效降低了比较器的输入失调电压.传统的比较器动态失调测试方法非常耗时,为此采用新的带负反馈网络的动态失调测试电路,从而大大提高了比较器的设计和仿真效率.Hhnec CZ6H(0.35μm)工艺下,仿真表明,比较器能够分辨的最小信号为33.2μV,满足14 bit SAR ADC对比较器的性能要求. 展开更多
关键词 SAR 比较器 动态失调测试电路
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部