期刊文献+
共找到105篇文章
< 1 2 6 >
每页显示 20 50 100
LVDS技术原理和设计简介 被引量:28
1
作者 张健 吴晓冰 《电子技术应用》 北大核心 2000年第5期69-70,72,共3页
介绍了 LVDS(低电压差分信号)技术的原理和应用,并讨论了在单板和系统设计中应用LVDS时的布线技巧。
关键词 低电压差分信号 布线 集成电路 设计
下载PDF
LVDS接口电路及设计 被引量:12
2
作者 朝良 《今日电子》 2003年第1期17-18,共2页
本文介绍了LVDS接口的基本原理和电特性,通过与其他接口技术进行对比,反映出LVDS接口在高速数据传输应用方面的优势,并结合实例指出了LVDS接口电路的设计原则。
关键词 接口电路 低电压差分信号 电压摆幅 驱动器 接收器
下载PDF
基于FPGA技术的板间DSP高速数据通道链路口的设计 被引量:6
3
作者 张天序 江浩洋 +1 位作者 石岩 毛海岑 《微电子学》 CAS CSCD 北大核心 2004年第5期543-546,共4页
 提出并实现了DSP板间的高速数据通道链路(Link)口。它采用低电压差分信号(LVDS)协议,把DSP的64b*30MHz数据流转换成4b*600MHz数据流进行板间传输。链路口基于Altera公司的APEXII系列FPGA实现,并很好地应用于TI公司C6414DSP的板间高速...  提出并实现了DSP板间的高速数据通道链路(Link)口。它采用低电压差分信号(LVDS)协议,把DSP的64b*30MHz数据流转换成4b*600MHz数据流进行板间传输。链路口基于Altera公司的APEXII系列FPGA实现,并很好地应用于TI公司C6414DSP的板间高速数据传输。该设计已成功应用在运动目标红外凝视探测识别跟踪处理器上。 展开更多
关键词 图像处理 链路口 现场可编程门阵列 数字信号处理器 低电压差分信号
下载PDF
基于FPGA的LVDS高速差分板间接口应用 被引量:9
4
作者 李云志 李立萍 杨恒 《半导体技术》 CAS CSCD 北大核心 2008年第12期1138-1142,共5页
随着ADC器件速率的提高以及FPGA、DSP器件运算速度的提升,高速AD和信号处理系统之间需要进行高速、稳定的数据传输,原来广泛应用CPCI以及FDPD高速总线的带宽已经无法满足宽带接收机的数据传输速率要求,成为影响接收机性能的新瓶颈。针... 随着ADC器件速率的提高以及FPGA、DSP器件运算速度的提升,高速AD和信号处理系统之间需要进行高速、稳定的数据传输,原来广泛应用CPCI以及FDPD高速总线的带宽已经无法满足宽带接收机的数据传输速率要求,成为影响接收机性能的新瓶颈。针对这一情况,提出了一种基于LVDS差分接口的DDR传输接口,解决了这一瓶颈,并且在实际硬件平台上进行了FPGA实现,达到了18.4 Gbit/s的接口速率。 展开更多
关键词 低电压差分信号 数字接收机 双倍数据率 现场可编程门阵列
下载PDF
基于FPGA的高速通信接口设计 被引量:7
5
作者 刘飞宇 《实验科学与技术》 2005年第3期113-114,107,共3页
文章对AD公司的TigerSHARC DSP(TS201)的通信接口进行了简单介绍,并提出了在FPGA上设计链路口的方案。链路口能够实现高速率的数据传输,为FPGA与多个DSP的互联提供了一种更加灵活的方式。
关键词 现场可编程门阵列 低电压差分信号 链路口
下载PDF
基于RS422+LVDS高速长线通信的设计与实现 被引量:9
6
作者 李建翔 王洪凯 +2 位作者 杨玉华 刘东海 李秋媛 《仪表技术与传感器》 CSCD 北大核心 2021年第3期40-44,96,共6页
为了改善高速数据长距离传输时可靠性低的问题,文中提出了一种软硬件相结合的数据传输方案。该设计在指令下发和状态返回的电路中采用RS422接口电路,并选用ADM2682E磁隔离芯片,在保证可靠性的前提下极大简化电路;在数据传输中采用LVDS... 为了改善高速数据长距离传输时可靠性低的问题,文中提出了一种软硬件相结合的数据传输方案。该设计在指令下发和状态返回的电路中采用RS422接口电路,并选用ADM2682E磁隔离芯片,在保证可靠性的前提下极大简化电路;在数据传输中采用LVDS接口电路,选用SN65LV1023A串化器以及SN65LV1224B解串器,并配合驱动器和均衡器进行驱动和补偿,使得信号能够进行高速远距离传输。为了提高抗干扰性能,还在嵌入式软件的指令模块增加校验字环节,提高指令识别的可靠性;数据传输中采用半字节CRC校验的方法,降低误码率。经验证,此方案能够在90 m长的电缆中实现240 Mbit/s的零误码传输,稳定可靠,满足任务要求。 展开更多
关键词 FPGA RS422串行接口 低电压差分信号 半字节循环冗余校验 校验字
下载PDF
基于TVP5150的视频LCD显示设计 被引量:8
7
作者 王凯 《电子设计工程》 2011年第1期178-182,共5页
视频监控显示器在工业、生活及军事领域都有广泛应用。本文设计了一种可在TFT液晶屏上显示的视频监控显示器,以内嵌8051单片机的TFT液晶缩放引擎芯片为控制中心,以视频转换芯片TVP5150为硬件核心。电路将模拟视频信号编码为ITU-R BT.65... 视频监控显示器在工业、生活及军事领域都有广泛应用。本文设计了一种可在TFT液晶屏上显示的视频监控显示器,以内嵌8051单片机的TFT液晶缩放引擎芯片为控制中心,以视频转换芯片TVP5150为硬件核心。电路将模拟视频信号编码为ITU-R BT.656类型的数据流。单片机管理整个工作流程,缩放引擎芯片进行图像处理,把数据流转换为低电压差分信号,最终在液晶屏上获得监控图像。该显示器结构轻薄,电路简单,性能可靠,图像显示清晰稳定。 展开更多
关键词 TVP5150 ITU—R BT.656 图形缩放引擎 低电压差分信号
下载PDF
基于FPGA的LVDS—光纤通信系统的实现 被引量:8
8
作者 卢敏 张子墨 《信息技术》 2007年第12期164-166,共3页
介绍了利用现场可编程门阵列FPGA实现低电压差分信号—光纤接口的协议透明、远距离、高速数据传输系统。通过对光纤传输手段的研究,并结合LVDS信号的可靠性,借助现场可编程门阵列的开发灵活性以及锁相环、先入先出存储器等成熟技术,快... 介绍了利用现场可编程门阵列FPGA实现低电压差分信号—光纤接口的协议透明、远距离、高速数据传输系统。通过对光纤传输手段的研究,并结合LVDS信号的可靠性,借助现场可编程门阵列的开发灵活性以及锁相环、先入先出存储器等成熟技术,快速的完成了系统的开发。结果表明:这种实现方法简单、快捷、可靠,并且可以方便地实现数据的处理,具有很强的灵活性和可扩展能力。 展开更多
关键词 现场可编程门阵列 通信 低电压差分信号 光纤 锁相环
下载PDF
基于FPGA和USB的高速数据传输、记录及显示系统 被引量:6
9
作者 王国媚 须海江 +1 位作者 马小兵 雷宏 《国外电子元器件》 2005年第5期61-63,共3页
提出了一种基于FPGA和USB的高速数据传输、记录及显示系统的设计方案,并对其中的低电压差分信号(LVDS)传输方式、FPGA功能模块以及USB传输模块等进行了介绍。该系统不但可以快速方便的传输、记录及显示雷达数据形成分机的数据,还具有判... 提出了一种基于FPGA和USB的高速数据传输、记录及显示系统的设计方案,并对其中的低电压差分信号(LVDS)传输方式、FPGA功能模块以及USB传输模块等进行了介绍。该系统不但可以快速方便的传输、记录及显示雷达数据形成分机的数据,还具有判断数据帧头错误、帧长度错误的功能。 展开更多
关键词 高速数据传输 FPGA 显示系统 USB 记录 低电压差分信号 设计方案 传输方式 传输模块 功能模块 雷达数据 数据帧 分机
下载PDF
基于Spartan-6的16路高速串行传输的设计与实现 被引量:7
10
作者 李明 周轶男 李霞 《电子技术(上海)》 2011年第3期83-86,共4页
高速串行传输的设计是FPGA设计的一个重要方面。在串行传输的设计中摒弃了采用FPGA内部逻辑资源实现从而限制了串并转换速度的传统设计方法,SelectIO^(TM)接口技术给FPGA实现高速串行传输提供了良好的舞台,本文详细阐述了1:8 DDR模式下1... 高速串行传输的设计是FPGA设计的一个重要方面。在串行传输的设计中摒弃了采用FPGA内部逻辑资源实现从而限制了串并转换速度的传统设计方法,SelectIO^(TM)接口技术给FPGA实现高速串行传输提供了良好的舞台,本文详细阐述了1:8 DDR模式下16路高速串行传输的实现,并通过了16路高速串行传输达到12.8Gbit/s传输速率的板级试验。 展开更多
关键词 低电压差分信号 串并转换 现场可编程门阵列 串化器/解串器
原文传递
星载LVDS总线通信接口研究 被引量:7
11
作者 李新贝 高山 +1 位作者 谭超 邵根忠 《航天器工程》 2011年第4期111-116,共6页
为了提高航天器系统低电压差分信号(Low Voltage Differential Signaling,LVDS)总线通信接口设计的合理性,文章基于叠加定理对该总线接口电路建立了等效电路模型,从理论上探讨了总线偏置电阻的选取范围,并结合节点电压法计算出了接收器... 为了提高航天器系统低电压差分信号(Low Voltage Differential Signaling,LVDS)总线通信接口设计的合理性,文章基于叠加定理对该总线接口电路建立了等效电路模型,从理论上探讨了总线偏置电阻的选取范围,并结合节点电压法计算出了接收器输入端差分信号的电位,运用Matlab 7.0.1软件绘制出了该信号与传输线阻抗R之间的关系曲线,确定了传输线阻抗R的选取范围为46Ω≤R≤55Ω,结合理论和工程实践给出了传输线阻抗的优选范围为50Ω≤R≤55Ω,可保证LVDS通信的可靠性。 展开更多
关键词 卫星 低电压差分信号 接口电路 MATLAB软件
下载PDF
多通道LVDS的实现及传输错误处理 被引量:6
12
作者 李向阳 《小型微型计算机系统》 CSCD 北大核心 2005年第8期1436-1440,共5页
低电压差分信号LVDS是下一代通讯协议采用的数据传输形式.结合并行RapidIO协议的实现给出了用CPLD器件及VHDL语言实现多通道LVDS的方法;详细讨论了多数据通道高速数据传输时由于时钟-数据错位和数据线间延迟差异引起的传输错误;对这种... 低电压差分信号LVDS是下一代通讯协议采用的数据传输形式.结合并行RapidIO协议的实现给出了用CPLD器件及VHDL语言实现多通道LVDS的方法;详细讨论了多数据通道高速数据传输时由于时钟-数据错位和数据线间延迟差异引起的传输错误;对这种传输错误处理有几种解决方案,论文采用4位通道对齐器消除4位以内的传输错误,给出了通道对齐器的实现方法及仿真波形;在RapidIO协议验证板上验证了多通道LVDS数据传输的实现方法,并通过实验测得8位并行LVDS的数据传输率可达300MB/秒,实验表明多通道LVDS实现简单,抗干扰能力强. 展开更多
关键词 低电压差分信号 RAPIDIO 时钟-数据错位 通道对齐器.
下载PDF
多种分辨率HDMI接口的TMDS信号转为LVDS格式实现方法研究
13
作者 祝月文 王哲 +1 位作者 王素珍 邹开元 《中国电子科学研究院学报》 2024年第3期272-280,共9页
为了将图像仿真系统输出的高清多媒体接口(High Definition Multimedia Interface,HDMI)最小化传输差分信号(Transition Minimized Differential Signaling,TMDS)转换为摄像头模组接口低电压差分信号(Low-Voltage Differential Signalin... 为了将图像仿真系统输出的高清多媒体接口(High Definition Multimedia Interface,HDMI)最小化传输差分信号(Transition Minimized Differential Signaling,TMDS)转换为摄像头模组接口低电压差分信号(Low-Voltage Differential Signaling,LVDS),文章联合使用ITE68051芯片和现场可编程逻辑门阵列芯片(Field Programmable Gate Array,FPGA)实现了相应的转换。首先,将高清、超高清HDMI接口的TMDS信号通过ITE68051视频处理芯片进行TMDS解码,以双端口方式输出并行RGB数字信号;然后,应用FPGA易编程性的特点,将多种分辨率的RGB信号转换为相应的LVDS信号。联合应用ITE68051和FPGA芯片架构的转换系统,便于视频设备之间的兼容和系统后续升级,为自动驾驶仿真系统的视频信号输入提供了可靠的硬件接口通道。 展开更多
关键词 现场可编程逻辑门阵列 ITE68051视频处理芯片 最小化传输差分信号 低电压差分信号 高清多媒体接口
下载PDF
低电压差分信号长线传输的优化设计 被引量:6
14
作者 陈晓敏 薛志超 +2 位作者 张志龙 文丰 袁小康 《电子技术应用》 2020年第11期104-108,共5页
针对影响信号完整性的噪声与衰减进行分析与验证,硬件物理层采取预加重与均衡处理技术、同时进行阻抗匹配优化并设计双重电气隔离,提升信号传输质量。软件链路层进行两级乒乓形式缓存设计以优化传输效率;改进基于CRC校验的反馈重传机制... 针对影响信号完整性的噪声与衰减进行分析与验证,硬件物理层采取预加重与均衡处理技术、同时进行阻抗匹配优化并设计双重电气隔离,提升信号传输质量。软件链路层进行两级乒乓形式缓存设计以优化传输效率;改进基于CRC校验的反馈重传机制,保证系统实现数据检错重传功能,能适应更多链路异常情况。经验证,优化后在传输长度为100 m时系统可满足180 Mb/s的高可靠传输,满足工程应用技术要求。 展开更多
关键词 低电压差分信号 信号完整性 预加重 乒乓操作 反馈重传机制
下载PDF
一种高性能CMOS LVDS接收电路的设计 被引量:5
15
作者 尤扬 陈岚 《微电子学》 CAS CSCD 北大核心 2007年第6期899-902,共4页
提出了一种符合IEEE Std 1596.3-1996标准,适用于芯片间高速数据传输的低电压差分信号(LVDS)接收电路;有效地解决了传统电路结构在电源电压降至3.3 V或更低以后不能稳定工作在标准规定的整个输入共模电平范围内的问题,电路能在符合标... 提出了一种符合IEEE Std 1596.3-1996标准,适用于芯片间高速数据传输的低电压差分信号(LVDS)接收电路;有效地解决了传统电路结构在电源电压降至3.3 V或更低以后不能稳定工作在标准规定的整个输入共模电平范围内的问题,电路能在符合标准的0.05-2.35 V输入共模电平范围内稳定工作,传输速率可达1.6 Gb/s,平均功耗1.18 mW。设计基于HJTC(和舰科技)Logic 0.18μm 1.8 V/3.3 V CMOS工艺,使用3.3 V厚栅MOS管和1.8 V薄栅MOS管。 展开更多
关键词 低电压差分信号 接收电路 差分信号
下载PDF
LVDS的工作原理与应用 被引量:4
16
作者 徐洪 《通信与广播电视》 2002年第2期34-37,共4页
本文介绍了低电压差分信号LVDS的基本工作原理,以及在接口电路中的应用,并对其PCB板的设计作了必要的说明。
关键词 LVDS 工作原理 低电压差分信号 差分驱动 数据传输 接口电路 电路
下载PDF
一款低功耗的高速CMOS LVDS信号接收器 被引量:5
17
作者 丁艳玲 《电子技术应用》 北大核心 2015年第3期55-57,共3页
针对高速数据传输的需要,设计一款低功耗的高速C MOS LVDS(低电压差分信号)接收器。接收器采用S MIC 0.13μm CMOS工艺,应用工艺中提供的厚栅氧化器件(3.3 V器件)和薄栅氧化器件(1.2 V器件)两种器件,使其满足输入L VDS信号的共模电压范... 针对高速数据传输的需要,设计一款低功耗的高速C MOS LVDS(低电压差分信号)接收器。接收器采用S MIC 0.13μm CMOS工艺,应用工艺中提供的厚栅氧化器件(3.3 V器件)和薄栅氧化器件(1.2 V器件)两种器件,使其满足输入L VDS信号的共模电压范围为0.05 V^2.4 V、差模电压范围为100 m V^400 m V的情况下工作,完全符合L VDS接口标准的要求。所设计芯片具有功耗低、传输速度快、成本低等优点。 展开更多
关键词 低电压差分信号 LVDS I/O 功率芯片 高速集成电路
下载PDF
一种数字CCD相机输出信号长线传输方法 被引量:3
18
作者 王丽荣 申铉国 王延杰 《半导体光电》 CAS CSCD 北大核心 2004年第4期323-325,共3页
 提出了一种现场实用的数字CCD相机输出信号长线传输系统的实现方法。利用低压差分信号(LVDS)的特点,将CCD输出的ChannelLink的标准信号转换为TTL电平,经FPGA滤波、缓冲之后再转换为LVDS进行相对较长距离的传输,避免了CCD相机输出信号...  提出了一种现场实用的数字CCD相机输出信号长线传输系统的实现方法。利用低压差分信号(LVDS)的特点,将CCD输出的ChannelLink的标准信号转换为TTL电平,经FPGA滤波、缓冲之后再转换为LVDS进行相对较长距离的传输,避免了CCD相机输出信号直接较长距离传输过程中外界随机信号引起的干扰。 展开更多
关键词 CCD 现场可编程门阵列 长线传输 低电压差分信号
下载PDF
基于FPGA的高速链路通信系统实现 被引量:3
19
作者 李宏 李蒙 +1 位作者 哈乐 王俊 《电子测量技术》 2006年第5期118-121,共4页
介绍了利用FPGA实现了基于LVDS接口的高速链路通信系统。在硬件上实现了高速链路通信系统中数据帧的处理、并串转换、串并转换和LVDS接口的输入输出;在软件上实现了终端链路通信软件。此系统可用于两路50Mbps的终端用户数据收发,在链路... 介绍了利用FPGA实现了基于LVDS接口的高速链路通信系统。在硬件上实现了高速链路通信系统中数据帧的处理、并串转换、串并转换和LVDS接口的输入输出;在软件上实现了终端链路通信软件。此系统可用于两路50Mbps的终端用户数据收发,在链路合路器中进行加帧处理后发出,链路分路器接收到该加帧数据流后进行解帧操作,最终根据不同的用户输出相应分路的50Mbps的LVDS用户数据。 展开更多
关键词 高速链路通信 低电压差分信号 现场可编程逻辑阵列
下载PDF
一种应用于MIPI D-PHY的高速SLVS驱动电路
20
作者 孟令硕 胡友德 +2 位作者 韦援丰 蔡刚 黄志洪 《微电子学与计算机》 2023年第7期89-96,共8页
介绍了一种采用SMIC 14nm FinFET工艺制造的应用于MIPI D-PHY的高速SLVS驱动电路.分析了传统电平提升结构下拉网络延迟较大的问题,通过使用中和电容降低回馈噪声影响,同时交叉耦合结构中加入调整支路以平衡上拉网络与下拉网络,实现了输... 介绍了一种采用SMIC 14nm FinFET工艺制造的应用于MIPI D-PHY的高速SLVS驱动电路.分析了传统电平提升结构下拉网络延迟较大的问题,通过使用中和电容降低回馈噪声影响,同时交叉耦合结构中加入调整支路以平衡上拉网络与下拉网络,实现了输出节点更快速率的充放电.针对驱动电路转换期间寄生电容造成的信号过冲问题,通过加入耦合电容减弱转换期间流经晶体管的电流,降低输出信号超调量,减少开关管在转换期间造成的共模扰动.传统驱动方案中开关管和尾电流管源漏电压过低导致面积开销过大,通过将开关控制路径与共模反馈调节路径并联以节省晶体管面积.为了补偿信道对信号高频分量的衰减,通过检测信号跳变并生成脉冲信号驱动预加重电路来增加信号高频分量,从而提高眼图质量,实现更高频率的数据传输.测试结果表明,在1.8 V电源电压下,输出共模电平200 mV,电压摆幅200 mV,工作速度高达4 Gbps,总功耗约4.25 mW,能量效率1.0625 mW/Gb/s.在3.6 Gbps和4 Gbps速率下结构优化后输出眼图水平张开度分别提高了0.08 UI、0.07 UI. 展开更多
关键词 SLVS 共模噪声 预加重 低电压差分信号
下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部