期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的8E1时隙交换的数字交叉IP核的实现
被引量:
1
1
作者
张松炜
张云麟
张治中
《重庆邮电学院学报(自然科学版)》
2006年第2期197-200,共4页
提出了一种基于现场可编程门阵列(FPGA)的数字交叉IP核的设计方法。整个设计使用自顶而下的方式,采用Verilog HDL进行描述,并给出了硬件的实现。仿真结果表明,该交叉IP核可以实现256×256无阻塞交叉矩阵。此法简单、高效,非常适合...
提出了一种基于现场可编程门阵列(FPGA)的数字交叉IP核的设计方法。整个设计使用自顶而下的方式,采用Verilog HDL进行描述,并给出了硬件的实现。仿真结果表明,该交叉IP核可以实现256×256无阻塞交叉矩阵。此法简单、高效,非常适合中小规模的交叉矩阵实现。
展开更多
关键词
IP核
现场可编程门阵列
时隙交换
交叉矩阵
下载PDF
职称材料
题名
基于FPGA的8E1时隙交换的数字交叉IP核的实现
被引量:
1
1
作者
张松炜
张云麟
张治中
机构
重庆邮电学院通信网与测试技术重点实验室
出处
《重庆邮电学院学报(自然科学版)》
2006年第2期197-200,共4页
基金
国家"863"重大项目(2005AA123780)
重庆市科委资助项目(CSTC
+1 种基金
2005AAC2040)
重庆市经委资助项目(05-1GX-DZ180)
文摘
提出了一种基于现场可编程门阵列(FPGA)的数字交叉IP核的设计方法。整个设计使用自顶而下的方式,采用Verilog HDL进行描述,并给出了硬件的实现。仿真结果表明,该交叉IP核可以实现256×256无阻塞交叉矩阵。此法简单、高效,非常适合中小规模的交叉矩阵实现。
关键词
IP核
现场可编程门阵列
时隙交换
交叉矩阵
Keywords
IP
core
FPGA,
time
slot
interchange
switching
marix
分类号
TN915 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的8E1时隙交换的数字交叉IP核的实现
张松炜
张云麟
张治中
《重庆邮电学院学报(自然科学版)》
2006
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部