期刊文献+
共找到787篇文章
< 1 2 40 >
每页显示 20 50 100
一种用于高速A/D转换器的全差分、低功耗CMOS运算跨导放大器(OTA) 被引量:14
1
作者 朱臻 王涛 +2 位作者 易婷 何捷 洪志良 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2001年第1期79-85,共7页
介绍一种全差分、低功耗CMOS运算跨导放大器 (OTA) .这种放大器用于 10位分辨率、30MHz采样频率的流水线式A/D转换器的采样 保持和级间减法 增益电路中 .该放大器由一个折叠 级联OTA和一个共源输出增益级构成 ,并采用了改进的密勒补... 介绍一种全差分、低功耗CMOS运算跨导放大器 (OTA) .这种放大器用于 10位分辨率、30MHz采样频率的流水线式A/D转换器的采样 保持和级间减法 增益电路中 .该放大器由一个折叠 级联OTA和一个共源输出增益级构成 ,并采用了改进的密勒补偿 ,以期达到最大的带宽和足够的相位裕度 .经过精心设计 ,该放大器在0 .35 μmCMOS工艺中带宽为 5 90MHz ,开环增益为 90dB ,功耗为 15mW ,满足高速A/D转换器要求的所有性能指标 . 展开更多
关键词 运算跨导放大器 OTA 流水线 折叠-级联放大器 压摆率
原文传递
一种高性能FFT蝶形运算单元的设计 被引量:17
2
作者 荣瑜 朱恩 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2007年第4期565-568,共4页
基于TSMC0.18μm CMOS工艺标准单元库,设计了一种高性能快速傅立叶变换蝶形运算单元.蝶形运算是快速傅立叶变换的核心,单元采用时间抽取的快速傅立叶变换基2算法、并行全流水结构,对IEEE754单精度浮点数构成的复数进行处理,并可在同一... 基于TSMC0.18μm CMOS工艺标准单元库,设计了一种高性能快速傅立叶变换蝶形运算单元.蝶形运算是快速傅立叶变换的核心,单元采用时间抽取的快速傅立叶变换基2算法、并行全流水结构,对IEEE754单精度浮点数构成的复数进行处理,并可在同一个快速傅立叶变换处理器中并行扩展使用.逻辑综合与版图综合后的报告显示单元的核面积为1.96mm2.仿真结果表明,单元能够稳定运行在200MHz时钟下,输出数据误差小,使用一个该单元的快速傅立叶变换处理器完成1024点数据运算需时27.6μs,其速度、精度及面积完全达到了设计指标. 展开更多
关键词 快速傅立叶变换 蝶形 高性能 流水线 并行 专用集成电路
下载PDF
二维级联流水结构大点数FFT运算器实现研究 被引量:12
3
作者 王晓君 龙腾 周希元 《无线电工程》 2010年第11期19-22,共4页
大点数快速傅里叶变换(FFT)运算在雷达、通信信号侦察中有广泛应用,其基于现场可编程门阵列(FPGA)的实现方法有重要的研究价值。推导出点数为N的大点数FFT运算分解为2级小点数FFT运算级联的运算公式,在此基础上给出其实现步骤,从流水线... 大点数快速傅里叶变换(FFT)运算在雷达、通信信号侦察中有广泛应用,其基于现场可编程门阵列(FPGA)的实现方法有重要的研究价值。推导出点数为N的大点数FFT运算分解为2级小点数FFT运算级联的运算公式,在此基础上给出其实现步骤,从流水线结构设计、基本运算单元以及地址生成等方面详细介绍一维列(行)变换的工程实现方法,并给出列、行变换之间所乘旋转因子的压缩算法。工程实际应用表明,该大点数FFT运算器具有变换速度快、调试方便及可在单片FPGA实现的优点。 展开更多
关键词 FFT运算器 级联 流水 工程实现
下载PDF
基于新型环形放大器的低功耗Pipelined SAR ADC
4
作者 李树明 《中国集成电路》 2024年第5期50-56,共7页
针对流水线型逐次逼近模数转换器(Pipelined SAR ADC)中残差放大器的核心运放功耗过高,从而严重限制ADC能效上限的问题,本文提出了一种新型的基于CMOS开关的自偏置全差分环形放大器(CMOS Self-biased Fully Differential Ring Amplifier... 针对流水线型逐次逼近模数转换器(Pipelined SAR ADC)中残差放大器的核心运放功耗过高,从而严重限制ADC能效上限的问题,本文提出了一种新型的基于CMOS开关的自偏置全差分环形放大器(CMOS Self-biased Fully Differential Ring Amplifier,CSFRA),来替代传统运放。CSFRA通过引入CMOS开关自偏置和全差分结构,同时在非放大时序中关断电路,降低了残差放大器功耗。基于所提CSFRA,配合可降低开关功耗的检测和跳过切换方案,设计了一款12 Bit 10 MS/s的Pipelined SAR ADC。该电路基于MXIC L18B 180 nm CMOS工艺实现,实验结果表明,在10 MS/s的采样率下,该电路的SFDR和SNDR分别为75.3 dB和61.3 dB,功耗仅为944μW,其中CSFRA功耗仅为368μW。 展开更多
关键词 pipelined SAR ADC 环形放大器 低功耗
下载PDF
PIPELINED多值A/D转换器 被引量:4
5
作者 周选昌 《电路与系统学报》 CSCD 2001年第2期83-85,共3页
通过对多值ADC数学表示的分析,指出了多值ADC具有更高的信息密度。本文结合数字电路的开关信号理论,设计了Pipelined三值ADC。该ADC在保证较高转换速度的同时具有相对简单的电路结构。
关键词 多值模数转换器 开关信号理论 多值逻辑 数字电路 pipelined
下载PDF
管道式对话系统研究进展及其在医疗领域应用
6
作者 杜建强 郑奇民 +4 位作者 罗计根 聂斌 熊旺平 刘勇 周添强 《科学技术与工程》 北大核心 2024年第6期2187-2200,共14页
随着人工智能技术的快速发展,任务型对话系统成为人机交互领域的热点研究方向。管道式方法是其一种经典的设计框架,在任务型对话系统的研究和应用中扮演着重要角色。对管道式任务型对话系统的研究进展进行了综述,并重点探讨了其在医疗... 随着人工智能技术的快速发展,任务型对话系统成为人机交互领域的热点研究方向。管道式方法是其一种经典的设计框架,在任务型对话系统的研究和应用中扮演着重要角色。对管道式任务型对话系统的研究进展进行了综述,并重点探讨了其在医疗领域的应用。首先介绍管道式对话系统各模块的基本原理、评价指标以及常用的数据集。然后,梳理了近年来深度学习技术在管道式对话系统研究中取得的重要进展,并进一步归纳了所用模型的优缺点。接着,重点关注了管道式对话系统在医疗领域的应用,并讨论了医疗对话系统的需求和挑战。最后,总结并展望了未来的研究方向和发展趋势。 展开更多
关键词 自然语言处理 任务型对话系统 管道式 医疗应用
下载PDF
An 85mW 14-bit 150MS/s Pipelined ADC with a Merged First and Second MDAC 被引量:6
7
作者 LI Weitao LI Fule +2 位作者 YANG Changyi LI Shengjing WANG Zhihua 《China Communications》 SCIE CSCD 2015年第5期14-21,共8页
A low-power 14-bit 150MS/s an- alog-to-digital converter (ADC) is present- ed for communication applications. Range scaling enables a maximal 2-Vp-p input with a single-stage opamp adopted. Opamp and capacitor shari... A low-power 14-bit 150MS/s an- alog-to-digital converter (ADC) is present- ed for communication applications. Range scaling enables a maximal 2-Vp-p input with a single-stage opamp adopted. Opamp and capacitor sharing between the first multi- plying digital-to-analog converter (MDAC) and the second one reduces the total opamp power further. The dedicated sample-and- hold amplifier (SHA) is removed to lower the power and the noise. The blind calibration of linearity errors is proposed to improve the per- formance. The prototype ADC is fabricated in a 130rim CMOS process with a 1.3-V supply voltage. The SNDR of the ADC is 71.3 dB with a 2.4 MHz input and remains 68.5 dB for a 120 MHz input. It consumes 85 roW, which includes 57 mW for the ADC core, 11 mW for the low jitter clock receiver and 17 mW for the high-speed reference buffer. 展开更多
关键词 analog-to-digital conversion LOWPOWER CALIBRATION high speed and high reso-lution pipelined analog-to-digital converter CMOS analog integrated circuits
下载PDF
A 27-mW 10-bit 125-MSPS charge domain pipelined ADC with a PVT insensitive boosted charge transfer circuit 被引量:3
8
作者 陈珍海 黄嵩人 +2 位作者 张鸿 于宗光 季惠才 《Journal of Semiconductors》 EI CAS CSCD 2013年第3期112-120,共9页
A low power 10-bit 125-MSPS charge-domain(CD) pipelined analog-to-digital converter(ADC) based on MOS bucket-brigade devices(BBDs) is presented.A PVT insensitive boosted charge transfer(BCT) that is able to reject the... A low power 10-bit 125-MSPS charge-domain(CD) pipelined analog-to-digital converter(ADC) based on MOS bucket-brigade devices(BBDs) is presented.A PVT insensitive boosted charge transfer(BCT) that is able to reject the charge error induced by PVT variations is proposed.With the proposed BCT,the common mode charge control circuit can be eliminated in the CD pipelined ADC and the system complexity is reduced remarkably.The prototype ADC based on the proposed BCT is realized in a 0.18μm CMOS process,with power consumption of only 27 mW at 1.8-V supply and active die area of 1.04 mm^2.The prototype ADC achieves a spurious free dynamic range(SFDR) of 67.7 dB,a signal-to-noise ratio(SNDR) of 57.3 dB,and an effective number of bits(ENOB) of 9.0 for a 3.79 MHz input at full sampling rate.The measured differential nonlinearity(DNL) and integral nonlinearity (INL) are +0.5/-0.3 LSB and +0.7/-0.55 LSB,respectively. 展开更多
关键词 pipelined analog-to-digital converter charge domain low power charge transfer circuit charge comparator
原文传递
A 12-bit 250-MS/s Charge-Domain Pipelined Analog-to-Digital Converter with Feed-Forward Common-Mode Charge Control 被引量:3
9
作者 Zongguang Yu Xiaobo Su +4 位作者 Zhenhai Chen Jiaxuan Zou Jinghe Wei Hong Zhang Yan Xue 《Tsinghua Science and Technology》 SCIE EI CAS CSCD 2018年第1期87-94,共8页
A feed-forward Common-Mode (CM) charge control circuit for a high-speed Charge-Domain (CO) pipelined Analog-to-Digital Converter (ADC) is presented herein. This study aims at solving the problem whereby the prec... A feed-forward Common-Mode (CM) charge control circuit for a high-speed Charge-Domain (CO) pipelined Analog-to-Digital Converter (ADC) is presented herein. This study aims at solving the problem whereby the precision of CD pipelined ADCs is restricted by the variation in input CM charge, which can compensate for CM charge errors caused by a variation in CM charge input in real time. Based on the feed-forward CM charge control circuit, a 12-bit 250-MS/s CD pipelined ADC is designed and realized using a 1P6M 0.18-μm CMOS process. The ADC achieved a Spurious Free Dynamic Range (SFDR) of 78.1 dB and a Signal-to-Noise-and-Distortion Ratio (SNDR) of 64.6 dB for a 20.1-MHz input; a SFDR of 74.9 dB and SNDR of 62.0 dB were achieved for a 239.9-MHz input at full sampling rate. The variation in signal-to-noise ratio was less than 3 dB over a 0-1.2 V input CM voltage range. The power consumption of the prototype ADC is only 85 mW at 1.8 V supply, and it occupies an active die area of 2.24 mm^2. 展开更多
关键词 pipelined analog-to-digital converter charge domain low power feed-forward control
原文传递
高效可配置FFT处理器的VLSI设计及其应用 被引量:5
10
作者 肖昊 向波 +1 位作者 陈赟 曾晓洋 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2009年第2期209-213,共5页
针对正交频分复用通信系统中的快速傅里叶变换(FFT)处理器的硬件实现,提出一种高效可配置的VLSI结构.在基于存储器的FFT架构基础上,采用一种双路并行处理的数据通路和一种有效的控制方案,节省了硬件面积并提高了系统运算的效率.此外,对... 针对正交频分复用通信系统中的快速傅里叶变换(FFT)处理器的硬件实现,提出一种高效可配置的VLSI结构.在基于存储器的FFT架构基础上,采用一种双路并行处理的数据通路和一种有效的控制方案,节省了硬件面积并提高了系统运算的效率.此外,对FFT的蝶形运算单元进行了优化,使其能处理多种运算模式.基于该结构的FFT处理器已应用于DVB-T/H系统中,并在SMIC 0.18μm工艺下进行了逻辑综合、Layout以及功耗分析,等效逻辑门数为56 k,在20 MHz工作频率下功耗约为33.5 mW.与FFT结构相比,该结构有效地减少了硬件面积和功耗. 展开更多
关键词 快速傅里叶变换 流水线 共享存储单元 正交频分复用
下载PDF
高速FFT芯片设计及结构研究 被引量:5
11
作者 黄宁 朱恩 荣瑜 《电子器件》 CAS 2008年第2期511-515,共5页
基于TSMC0.18μm CMOS工艺库,设计了一种高速FFT处理芯片,并对结构进行了研究和改进。系统采用时间抽取的快速傅里叶变换基2算法、流水线结构,对IEEE754单精度浮点数构成的复数进行处理。逻辑综合与版图综合后的报告显示系统的核面积(包... 基于TSMC0.18μm CMOS工艺库,设计了一种高速FFT处理芯片,并对结构进行了研究和改进。系统采用时间抽取的快速傅里叶变换基2算法、流水线结构,对IEEE754单精度浮点数构成的复数进行处理。逻辑综合与版图综合后的报告显示系统的核面积(包含RAM和ROM)为3.61mm2。仿真结果表明,系统能够稳定工作在166.7MHz时钟下,且输出数据精度较高。本次设计的速度、精度及面积均达到了设计指标。 展开更多
关键词 快速傅立叶变换 蝶形运算 流水线 w因子 结构 FPGA 芯片
下载PDF
A 0.18μm CMOS fluorescent detector system for bio-sensing application 被引量:1
12
作者 刘楠 陈国平 洪志良 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2009年第1期44-49,共6页
A CMOS fluorescent detector system for biological experiment is presented. This system integrates a CMOS compatible photodiode, a capacitive trans-impedance amplifier (CTIA), and a 12 bit pipelined analog-to- digita... A CMOS fluorescent detector system for biological experiment is presented. This system integrates a CMOS compatible photodiode, a capacitive trans-impedance amplifier (CTIA), and a 12 bit pipelined analog-to- digital converter (ADC), and is implemented in a 0.18μm standard CMOS process. Some special techniques, such as a "contact imaging" detecting method, pseudo-differential architecture, dummy photodiodes, and a T-type reset switch, are adopted to achieve low-level sensing application. Experiment results show that the Nwell/Psub photodiode with CTIA pixel achieves a sensitivity of 0.1 A/W at 515 nm and a dark current of 300 fA with 300 mV reverse biased voltage. The maximum differential and integral nonlinearity of the designed ADC are 0.8 LSB and 3 LSB, respectively. With an integrating time of 50 ms, this system is sensitive to the fluorescence emitted by the fluorescein solution with concentration as low as 20 ng/mL and can generate 7 fA photocurrent. This chip occupies 3 mm^2 and consumes 37 mW. 展开更多
关键词 fluorescence detecting contact imaging pipelined ADC CTIA pixel dark current
原文传递
基于Pipelined结构的电流型CMOS模数转换器电路设计 被引量:2
13
作者 周选昌 胡晓慧 《浙江大学学报(理学版)》 CAS CSCD 2013年第6期637-640,共4页
低功耗设计在当前超大规模集成电路中越来越重要.以电流信号为转换对象,利用电流传输理论,结合电流型CMOS电路设计技术,设计了8位基于Pipelined结构的ADC电路.结果表明,利用电流型CMOS电路可方便地实现电流信号的加减与放大运算,避免了... 低功耗设计在当前超大规模集成电路中越来越重要.以电流信号为转换对象,利用电流传输理论,结合电流型CMOS电路设计技术,设计了8位基于Pipelined结构的ADC电路.结果表明,利用电流型CMOS电路可方便地实现电流信号的加减与放大运算,避免了使用传统Pipelined电路结构中的运算放大器电路,因此电路结构简单,可显著降低电路的功耗,提高转换速度,计算机仿真结果表明,电路功能正确. 展开更多
关键词 pipelined 电流型CMOS 模数转换器(ADC)
下载PDF
A 12-bit 100 MS/s pipelined ADC with digital background calibration
14
作者 周立人 罗磊 +2 位作者 叶凡 许俊 任俊彦 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2009年第11期109-113,共5页
This paper presents a 12-bit 100 MS/s CMOS pipelined analog-to-digital converter (ADC) with digital background calibration. A large magnitude calibration signal is injected into the multiplying digital-to-analog con... This paper presents a 12-bit 100 MS/s CMOS pipelined analog-to-digital converter (ADC) with digital background calibration. A large magnitude calibration signal is injected into the multiplying digital-to-analog converter (MDAC) while the architecture of the MDAC remains unchanged. When sampled at 100 MS/s, it takes only 2.8 s to calibrate the 12-bit prototype ADC and achieves a peak spurious-free dynamic range of 85 dB and a peak signal-to-noise plus distortion ratio of 66 dB with 2 MHz input. Integral nonlinearity is improved from 1.9 to 0.6 least significant bits after calibration. The chip is fabricated in a 0.18μm CMOS process, occupies an active area of 2.3 × 1.6 mm^2, and consumes 205 mW at 1.8 V. 展开更多
关键词 pipelined analog-to-digital converter background calibration digital calibration capacitor mismatch finite op-amp gain
原文传递
一种支持SIMD指令的流水化可拆分乘加器结构 被引量:2
15
作者 李东晓 《计算机工程》 CAS CSCD 北大核心 2006年第7期264-266,共3页
乘加器是媒体数字信号处理器的关键运算部件。该文结合32位数字信号处理器芯片MD32开发(“863”计划)实践,提出了一种流水化可拆分的乘加器硬件实现结构,通过对乘法操作的流水处理实现了200MHz工作频率下的单周期吞吐量指标,通过构造可... 乘加器是媒体数字信号处理器的关键运算部件。该文结合32位数字信号处理器芯片MD32开发(“863”计划)实践,提出了一种流水化可拆分的乘加器硬件实现结构,通过对乘法操作的流水处理实现了200MHz工作频率下的单周期吞吐量指标,通过构造可拆分的数据通道实现了对SIMD乘法指令的支持,支持4个通道16位媒体数据的并行乘法,大大提升了处理器的媒体处理性能。文中对所提出的乘加器体系结构,给出了理论依据和实验结果,通过MD32的流片实现得到了物理验证。 展开更多
关键词 乘加器 SIMD 流水化 可拆分
下载PDF
视频格式转换算法研究 被引量:1
16
作者 朱恩津 梁惠来 张涛 《电视技术》 北大核心 2006年第1期19-20,24,共3页
给出了实现视频格式转换SoC芯片所需的各部分算法:去隔行部分的加权运动自适应算法,尺寸缩放的多级缩放流水线滤波算法,帧频变换的DDA(Digital Differential Analyzer)算法。算法充分考虑了硬件实现、资源利用率、可实现性等方面,满足... 给出了实现视频格式转换SoC芯片所需的各部分算法:去隔行部分的加权运动自适应算法,尺寸缩放的多级缩放流水线滤波算法,帧频变换的DDA(Digital Differential Analyzer)算法。算法充分考虑了硬件实现、资源利用率、可实现性等方面,满足视频格式转换芯片的设计要求,最后给出了系统级仿真结果。 展开更多
关键词 去隔行 尺寸缩放 滤波 流水线 视频格式转换
下载PDF
List-Serial Pipelined Hardware Architecture for SCL Decoding of Polar Codes
17
作者 Zhongxiu Feng Cong Niu +3 位作者 Zhengyu Zhang Jiaxi Zhou Daiming Qu Tao Jiang 《China Communications》 SCIE CSCD 2023年第3期175-184,共10页
For polar codes,the performance of successive cancellation list(SCL)decoding is capable of approaching that of maximum likelihood decoding.However,the existing hardware architectures for the SCL decoding suffer from h... For polar codes,the performance of successive cancellation list(SCL)decoding is capable of approaching that of maximum likelihood decoding.However,the existing hardware architectures for the SCL decoding suffer from high hardware complexity due to calculating L decoding paths simultaneously,which are unfriendly to the devices with limited logical resources,such as field programmable gate arrays(FPGAs).In this paper,we propose a list-serial pipelined hardware architecture with low complexity for the SCL decoding,where the serial calculation and the pipelined operation are elegantly combined to strike a balance between the complexity and the latency.Moreover,we employ only one successive cancellation(SC)decoder core without L×L crossbars,and reduce the number of inputs of the metric sorter from 2L to L+2.Finally,the FPGA implementations show that the hardware resource consumption is significantly reduced with negligible decoding performance loss. 展开更多
关键词 successive cancellation list decoding po-lar codes hardware implementation pipelined archi-tecture
下载PDF
一种抗辐射16位80 MSPS A/D转换器设计
18
作者 王旭 刘涛 邓民明 《微电子学》 CAS 北大核心 2023年第3期458-464,共7页
为满足航天电子系统对高速高精度16位A/D转换器的需求,设计了一种流水线型16位80 MSPS A/D转换器,内核采用“3+4+3+3+3+3+3”七级流水线,前端缓冲器用于减小第一级MDAC采样网络回踢信号对A/D转换器线性度的影响。采用环栅器件、N+/P+双... 为满足航天电子系统对高速高精度16位A/D转换器的需求,设计了一种流水线型16位80 MSPS A/D转换器,内核采用“3+4+3+3+3+3+3”七级流水线,前端缓冲器用于减小第一级MDAC采样网络回踢信号对A/D转换器线性度的影响。采用环栅器件、N+/P+双环版图等设计加固技术。A/D转换器采用0.18μm CMOS工艺,工作电源电压为3.3 V和1.8 V,在时钟输入频率为80 MHz和模拟输入频率为36.1 MHz时,ADC的功耗≤1.1 W、信噪比SNR≥73.8 dB、无杂散动态范围SFDR≥88 dBFS。电离总剂量150 krad(Si)辐照后,ADC的信噪比SNR变化量≤0.3 dB、无杂散动态范围SFDR变化量≤1 dB;Bi离子辐照下ADC的电流增加≤4 mA。 展开更多
关键词 模数转换器 流水线 缓冲器 信噪比 无杂散动态范围 总剂量 单粒子锁定
下载PDF
基于FPGA的ZUC高性能数据加密方案
19
作者 张博林 李斌 +2 位作者 燕云飞 魏源鑫 周清雷 《计算机科学》 CSCD 北大核心 2023年第11期374-382,共9页
祖冲之(ZUC)算法是我国自主研制的流密码算法,现已被3GPP LTE采用为第四代移动通信加密标准。为适应大数据时代对于国产密码性能的高要求,设计了一套以祖冲之算法为核心的高性能数据加密方案。该方案中包含两种不同结构形式的加密算法核... 祖冲之(ZUC)算法是我国自主研制的流密码算法,现已被3GPP LTE采用为第四代移动通信加密标准。为适应大数据时代对于国产密码性能的高要求,设计了一套以祖冲之算法为核心的高性能数据加密方案。该方案中包含两种不同结构形式的加密算法核心,分别针对短报文和长报文两种不同的应用情形,基于FPGA平台,采用CLA和CSA加法器设计了半流水线和全流水线形式的ZUC流密码电路结构,以改进的ZUC加密模式,配合高速内存通信和多iv并行加密,实现了高性能加密方案,极大提高了加解密效率。该方案工作时,可使用控制模块来配置加密算法。实验结果表明,与其他方案相比,所提方案的算核工作频率分别提高了40.8%~209.5%和62.1%~445.4%,数据吞吐率达到了25.728 Gb/s和46.08 Gb/s,适用于边缘设备、车联网数据加密等高性能加密场景。 展开更多
关键词 祖冲之算法 现场可编程门阵列 高性能加密 硬件实现 流水线
下载PDF
FPSO管道式气体探头布置与安装设计
20
作者 黄伟 陈业 +1 位作者 陈纯 俞珠珠 《船海工程》 北大核心 2023年第3期53-57,共5页
以LIZA项目为例,针对管道式气体探头的布置与安装任务,结合法规、规格书的要求以及布置安装原则,对4个典型区域的管道式气体探头的布置和安装进行计算和方案对比,结果表明,对于空调外机上的管道式探头,在保证间距3倍直径的情况下宜采用... 以LIZA项目为例,针对管道式气体探头的布置与安装任务,结合法规、规格书的要求以及布置安装原则,对4个典型区域的管道式气体探头的布置和安装进行计算和方案对比,结果表明,对于空调外机上的管道式探头,在保证间距3倍直径的情况下宜采用两两相背安装方式,对于百叶窗上的管道式探头宜在窗口两侧上中下错位布置,对于室外带风帽的管路宜将探头立体式上下布置,对于螺旋风管探头可搭配抱箍采用对称布置,以上方案均得到良好的探测效果。 展开更多
关键词 管道式 探测效果 布置 安装
下载PDF
上一页 1 2 40 下一页 到第
使用帮助 返回顶部