期刊文献+
共找到174篇文章
< 1 2 9 >
每页显示 20 50 100
多通道高速信号的同步采集和处理 被引量:8
1
作者 李潮 刘书平 郭照新 《微计算机信息》 北大核心 2005年第3期62-63,共2页
本文介绍了一种基于单片机ATL89C51的多通道高速信号同步采集器,它具有实时性好、硬件结构简单、运行可靠、获得的数据准确,易实现大容量存储和通道数易扩展等优点。在实际生产应用中有较高的应用价值。
关键词 数据采集 同步 高速信号 A/D转换器 单片机
下载PDF
基于SPICE的龙芯2F高速电路SI仿真
2
作者 齐劲松 屈晔彬 +1 位作者 吴玉生 张辉 《火力与指挥控制》 CSCD 北大核心 2014年第S1期41-44,共4页
随着计算机性能的提高,系统总线频率的不断上升,使得高速电路的信号完整性分析变得尤为重要。本设计所使用的"龙芯2F"其主频最高已经达到1G,其内存总线对印制板布线质量有较高的要求。通过SPICE仿真工具对印制板走线进行模型... 随着计算机性能的提高,系统总线频率的不断上升,使得高速电路的信号完整性分析变得尤为重要。本设计所使用的"龙芯2F"其主频最高已经达到1G,其内存总线对印制板布线质量有较高的要求。通过SPICE仿真工具对印制板走线进行模型仿真,将电路信号的完整性分析结果以电子图表或波形图本的方式直观地反映出来,最终通过仿真在PCB制板前纠正信号完整性错误,并对电路进行优化设计使硬件电路一次成功,以确保PCB信号质量。 展开更多
关键词 SPICE 信号完整性 高速信号
下载PDF
玻纤效应对高速信号的影响 被引量:10
3
作者 程柳军 王红飞 陈蓓 《印制电路信息》 2015年第A01期22-32,共11页
PCB信号传输的高频和高速化发展对印制电路板材料的选择、设计及制作提出了更高的要求,尤其是100G骨干网的发展,印制电路板上差分阻抗线要实现25Gbps的传输速率。当系统总线上的信号速率提升到Gbps级别时,之前电子工业界认为的PcB介... PCB信号传输的高频和高速化发展对印制电路板材料的选择、设计及制作提出了更高的要求,尤其是100G骨干网的发展,印制电路板上差分阻抗线要实现25Gbps的传输速率。当系统总线上的信号速率提升到Gbps级别时,之前电子工业界认为的PcB介质层是均匀的假设不再适用,PcB介质层是由嵌在环氧树脂中的玻纤束交织混合而成,玻璃纤维束之间的间隙会导致介质层相对介电常数的局部变化(玻纤效应),在高速传输时会对信号产生不可忽视的影响。文章分析探讨了不同规格玻纤布的玻纤效应对传输线阻抗波动的影响及其对差分信号Skew(偏斜失真)值的影响程度,对比了扁平玻纤布及NE-Glass玻纤布对阻抗波动及差分Skew的改善效果,并分析了不同布线方式对Skew4~的改善,提出了减少差分Skew的处理方法,可为高速信号传输的选材及设计优化提供依据。 展开更多
关键词 玻纤效应 高速信号 阻抗波动 差分Skew
下载PDF
差分过孔焊环及反焊环对高速信号完整性影响的实验研究 被引量:8
4
作者 纪成光 秦典成 +1 位作者 陈正清 刘梦茹 《电子器件》 CAS 北大核心 2020年第2期456-461,共6页
借助矢量网络分析仪研究了高速印制电路板信号层差分阻抗过孔焊环与相邻层反焊环尺寸对差分过孔阻抗、高速信号插入损耗及回波损耗的影响情况。结果表明,当焊环尺寸从2 mil逐渐增大至12 mil时,过孔阻抗从84Ω逐渐减小至75.8Ω,差分链路... 借助矢量网络分析仪研究了高速印制电路板信号层差分阻抗过孔焊环与相邻层反焊环尺寸对差分过孔阻抗、高速信号插入损耗及回波损耗的影响情况。结果表明,当焊环尺寸从2 mil逐渐增大至12 mil时,过孔阻抗从84Ω逐渐减小至75.8Ω,差分链路上的回波损耗及插入损耗则随阻抗匹配度减小而劣化;当相邻层反焊环尺寸从8 mil逐渐增大至20 mil时,过孔阻抗从79Ω逐渐增大至84.6Ω,差分链路上的回波损耗及插入损耗则随阻抗匹配度增加而减小。 展开更多
关键词 印制电路板 高速信号 网络分析仪 过孔 差分阻抗 回波损耗 插入损耗
下载PDF
基于ARM和FPGA的高扩展性超声检测模块设计与实现 被引量:7
5
作者 孙鑫明 苗长云 +2 位作者 白华 杨彦利 刘阳 《电子技术应用》 北大核心 2012年第10期26-29,共4页
介绍了一种以ARM和FPGA联合作为中央控制处理单元的4路超声探伤模块。给出了其整体结构方案,阐述了以4路超声模拟信号为一组的多路超声探伤模块硬件扩展的设计思路和实现方案,讨论了FPGA对高速LVDS数据的采集、处理、时序同步功能的实现... 介绍了一种以ARM和FPGA联合作为中央控制处理单元的4路超声探伤模块。给出了其整体结构方案,阐述了以4路超声模拟信号为一组的多路超声探伤模块硬件扩展的设计思路和实现方案,讨论了FPGA对高速LVDS数据的采集、处理、时序同步功能的实现,ARM与FPGA之间总线接口的实现,ARM嵌入式系统功能以及网络通信功能的实现。实际应用表明,该功能模块能达到预期的设计要求,并能方便地实现硬件扩展。 展开更多
关键词 ARM+FPGA 嵌入式系统 高速信号 硬件扩展 超声探伤
下载PDF
微波传输线信号完整性分析与仿真 被引量:6
6
作者 周喜权 金玉梅 惠鹏飞 《信息通信》 2012年第1期6-7,共2页
通过对微波信号传输中出现的串扰和畸变问题的分析,利用HFSS仿真软件构建了相应模型,并通过仿真进行了参数分析。给出了微波信号传输中出现的信号不完整性问题的原因,直观展示了微波信号传输过程,最后给出了微波信号传输中所要满足的信... 通过对微波信号传输中出现的串扰和畸变问题的分析,利用HFSS仿真软件构建了相应模型,并通过仿真进行了参数分析。给出了微波信号传输中出现的信号不完整性问题的原因,直观展示了微波信号传输过程,最后给出了微波信号传输中所要满足的信号完整性条件。 展开更多
关键词 传输线 高速信号 信号串扰 信号畸变
下载PDF
遗传算法优化BP神经网络的高速信号状态判断
7
作者 万超 谢锐 《中北大学学报(自然科学版)》 CAS 2024年第5期695-705,共11页
针对引信控制系统高速信号状态判断误差大和BP(Back Propagation,BP)神经网络在状态判断过程中存在精度差、易陷入局部最优解的缺点,利用其它寻优算法来改善BP神经网络的缺点以减小高速信号状态判断的误差。本文利用遗传算法优化BP神经... 针对引信控制系统高速信号状态判断误差大和BP(Back Propagation,BP)神经网络在状态判断过程中存在精度差、易陷入局部最优解的缺点,利用其它寻优算法来改善BP神经网络的缺点以减小高速信号状态判断的误差。本文利用遗传算法优化BP神经网络来构建模型,以引信的高速信号时间和电压为输入指标建立了分类模型,将其用于高速信号状态的判断来提高识别准确率,加快收敛速度,降低误差,并根据高速信号来了解引信控制系统在每一时刻处于哪种状态从而判断系统是否正常可靠。仿真分析结果表明,本文方法在引信的高速信号状态判断方面具有识别结果优、收敛速度快、误差小的特点,其正确率达到了99.6%,优于BP神经网络的88.6%和卷积神经网络的98.7%;同时,平均绝对误差降低至0.01210,均方误差降低至0.04368,均方根误差降低至0.20901,进化代数为23代,优于BP神经网络的0.16842,0.31985,0.56475,51代,卷积神经网络的0.02263,0.0605,0.24597,25代。连续实验结果表明,改进后的模型鲁棒性更优,威尔克森秩和检验结果也表明,改进后的模型比BP神经网络和卷积神经网络的识别效果更优,有更好的泛化能力,模型满足了高速信号状态判断要求。 展开更多
关键词 高速信号 状态判断 BP神经网络 遗传算法
下载PDF
折线设计对插损不确定度影响研究
8
作者 吕佳明 徐奎 刘志军 《印制电路信息》 2024年第S01期43-49,共7页
使用矢量网络分析仪研究高速印制电路板差分阻抗折线设计各影响因素对高速信号插入损耗及回波损耗的影响情况。通过实验结果表明,不确定性度与折线夹角呈反比,随折线夹角增大而减小;不确定度与折线线长呈反比,随单段折线线长增大而减小。
关键词 印制电路板 高速信号 矢量网络分析仪 折线设计 插入损耗
下载PDF
56 Gbps高速信号传输系统仿真验证设计 被引量:2
9
作者 李宝峰 黎铁军 +3 位作者 刘勇辉 马柯帆 罗煜峰 姚信安 《计算机工程与科学》 CSCD 北大核心 2023年第2期228-236,共9页
新一代高性能计算机的高速信号传输系统采用56 Gbps PAM4信号实现,传输通道跨越多块PCB板和多级连接器,信号完整性设计面临极大挑战。提出了面向全通道的56 Gbps高速信号传输系统仿真验证方案,通过板材参数校准、连接器参数测试、PCB布... 新一代高性能计算机的高速信号传输系统采用56 Gbps PAM4信号实现,传输通道跨越多块PCB板和多级连接器,信号完整性设计面临极大挑战。提出了面向全通道的56 Gbps高速信号传输系统仿真验证方案,通过板材参数校准、连接器参数测试、PCB布线模型提取,建立了更接近实际情况的复杂传输通道模型,并进行了全通道协同仿真实验。通过仿真实验与设计优化迭代,成功保障了56 Gbps PAM4高速信号的稳定可靠传输。 展开更多
关键词 高速信号 PAM4 信号完整性 仿真
下载PDF
多路高速信号采集、记录与回放系统设计 被引量:3
10
作者 曾峦 王元钦 杨文革 《微计算机信息》 2004年第11期56-57,27,共3页
为了准确地记录测控系统的测量数据,本文提出了一种基于SCSI硬盘的多路高速信号采集、记录与回放系统的设计方法,给出了系统的总体结构,阐述了采集电路的设计、SCSI硬盘控制的设计和抗干扰方法。本文提出的设计方法能满足多种应用场合,... 为了准确地记录测控系统的测量数据,本文提出了一种基于SCSI硬盘的多路高速信号采集、记录与回放系统的设计方法,给出了系统的总体结构,阐述了采集电路的设计、SCSI硬盘控制的设计和抗干扰方法。本文提出的设计方法能满足多种应用场合,具有广泛的应用前景。 展开更多
关键词 高速信号 采集 记录 回放
下载PDF
高速信号采集处理电路时钟网络分析与设计 被引量:3
11
作者 魏振 孙垂强 李栋 《空间电子技术》 2016年第6期59-62,共4页
时钟网络可实现时钟产生、恢复、抖动滤除,频率合成和转换、分发和驱动等功能。时钟网络在高速信号采集处理电路中起着至关重要的作用。该部分设计的好坏直接影响产品的性能,甚至功能能否实现。首先将时钟芯片按照功能进行了区分,分析... 时钟网络可实现时钟产生、恢复、抖动滤除,频率合成和转换、分发和驱动等功能。时钟网络在高速信号采集处理电路中起着至关重要的作用。该部分设计的好坏直接影响产品的性能,甚至功能能否实现。首先将时钟芯片按照功能进行了区分,分析了几种时钟接口匹配方式,然后设计了一种时钟网络,经过仿真和测试,电路各项指标均满足设计要求,证明时钟分配网络性能优异。借鉴该方法,选择合适的芯片,能满足目前多数高速信号采集处理电路的设计需求。 展开更多
关键词 高速信号 采集处理电路 时钟网络
下载PDF
高速信号采集与分析系统硬件架构的研究 被引量:2
12
作者 秦进平 刘海成 +2 位作者 魏义东 张磊 董鸿勇 《实验技术与管理》 CAS 北大核心 2010年第10期80-83,共4页
高速数据采集系统作为宽频带信号获取的手段在科学研究和工业生产中起着重要的作用。介绍了基于USB接口的高速信号采集与分析系统结构,以高速A/D ADS830E为对象给出了FIFO、双口SRAM和"CPLD+高速SRAM"3种高速采样及缓存方案,包括结... 高速数据采集系统作为宽频带信号获取的手段在科学研究和工业生产中起着重要的作用。介绍了基于USB接口的高速信号采集与分析系统结构,以高速A/D ADS830E为对象给出了FIFO、双口SRAM和"CPLD+高速SRAM"3种高速采样及缓存方案,包括结构与逻辑框图、工作原理,并分别指出各自的优缺点。最后,采用"高速A/D+CPLD+高速SRAM"硬件结构,并结合USB接口组建了虚拟仪器系统,加以验证。 展开更多
关键词 高速信号 采集与分析系统 FIFO 双口SRAM CPLD
下载PDF
高速信号完整性分析及设计在继电保护装置中的应用 被引量:1
13
作者 甘云华 周华良 +2 位作者 夏雨 汪世平 邹志杨 《江苏电机工程》 2012年第1期34-38,共5页
结合新一代高压继电保护ARP-300系列装置的研制过程,介绍了高压继电保护装置核心CPU板的基本功能及其组成,提出了当前新技术条件下继电保护装置在硬件设计与开发过程中所面临的高速信号完整性问题。通过对核心CPU板上关键电路中关键信... 结合新一代高压继电保护ARP-300系列装置的研制过程,介绍了高压继电保护装置核心CPU板的基本功能及其组成,提出了当前新技术条件下继电保护装置在硬件设计与开发过程中所面临的高速信号完整性问题。通过对核心CPU板上关键电路中关键信号的仿真与分析,阐述了关键信号的布线规则设置及实现方法。CPU板卡上具体信号的实际波形测试结果以及对继电保护装置系统性的电磁兼容试验结果表明,对核心CPU板在板级硬件设计阶段所进行必要的信号完整性分析与设计工作,对提高系统硬件研发的一次成功率、提高继电保护装置运行的稳定性和可靠性具有重要的作用。 展开更多
关键词 信号完整性 分析与设计 高速信号 高压继电保护 可靠性
下载PDF
基于TMS320C6722的高速铁路轨道信号发送与接收模拟系统 被引量:2
14
作者 张西峰 杜普选 《电子技术应用》 北大核心 2010年第10期25-28,共4页
介绍一套高速铁路轨道信号模拟系统,讨论了系统的硬件和软件设计方法。系统以TMS320C6722浮点DSP为数据处理核心,ARM协处理器为控制核心,能够模拟自主开发的、适合中国高速铁路的改进型数字编码和正交化FSK轨道信号的发送和解调过程。
关键词 高速铁路信号 浮点DSP 发送 解调
下载PDF
高速数字信号完整性设计 被引量:2
15
作者 贺良飞 《安徽电子信息职业技术学院学报》 2014年第5期1-3,共3页
信号完整性是高速电子设计技术的一个术语,就是说不管面对什么物理现象,电子设计可以使数字信号按位数工作,而不会出现问题。高速数字信号的产生过程中存在着无法忽视的电磁场,使得连线产生天线效应,传输信号出现失真、干扰和变形,造成... 信号完整性是高速电子设计技术的一个术语,就是说不管面对什么物理现象,电子设计可以使数字信号按位数工作,而不会出现问题。高速数字信号的产生过程中存在着无法忽视的电磁场,使得连线产生天线效应,传输信号出现失真、干扰和变形,造成了电学信号的不整洁性。采用阻抗匹配设计、数字信号端接设计可以有效地保证高速数字信号传输的完整性。 展开更多
关键词 信号完整性 高速数字信号 阻抗匹配
下载PDF
适应高密度化和高速化的FPC新技术开发 被引量:1
16
作者 蔡积庆 《印制电路信息》 2008年第2期16-21,共6页
概述了适应高密度化和高速化要求的FPC新技术:电沉积聚酰亚胺工艺,半加成法工艺、聚酰亚胺蚀刻工艺。
关键词 电沉积聚酰亚胺工艺 半加成法工艺 聚酰亚胺蚀刻工艺 高速信号 高密度线路 MPFI技术
下载PDF
高密度FDR互连交换板的设计与实现
17
作者 刘路 曹跃胜 多瑞华 《计算机工程》 CAS CSCD 北大核心 2016年第6期7-13,共7页
针对高密度FDR互连交换板PCB设计在信号完整性方面的不足,从工程实现的角度对板材选取、叠层设计、布线规则、抗干扰措施等问题进行分析,给出完整的解决方案。对3种典型高速板材的阻性衰减和介质衰减进行量化分析,确定设计方案的板材及... 针对高密度FDR互连交换板PCB设计在信号完整性方面的不足,从工程实现的角度对板材选取、叠层设计、布线规则、抗干扰措施等问题进行分析,给出完整的解决方案。对3种典型高速板材的阻性衰减和介质衰减进行量化分析,确定设计方案的板材及最大通道长度。根据BGA区域走线数量和间距要求,明确BGA区域间隔出线方式和叠层结构。通过理论分析和计算,确定差分线的线宽、线间距、差分过孔设置、差分过孔距离电源分割线最小距离等布线规则。考虑工程实施条件的限制,提出使用微带线布线、保留一侧残桩不背钻等折中处理措施。仿真实验结果表明,基于以上规则设计的FDR互连交换板已应用于包括"天河二号"在内的多款高性能计算机系统,有效解决了FDR高速PCB设计中遇到的各种信号完整性问题。 展开更多
关键词 FDR互连 高速板材 高速信号 叠层 串扰 残桩 差分过孔
下载PDF
低功耗DDR高速信号的封装布线方案设计及信号完整性分析
18
作者 秦征 尚文亚 于大全 《现代电子技术》 北大核心 2015年第19期135-139,共5页
不同于印制电路板的制作工艺,芯片封装基板的走线更细,线间距更窄。狭小的布线空间使传输线效应更为明显,而且封装设计的好坏直接影响芯片是否可以正常工作,同时芯片成本的控制要求布线层尽量要最少。这些问题使得高速信号布线面临严峻... 不同于印制电路板的制作工艺,芯片封装基板的走线更细,线间距更窄。狭小的布线空间使传输线效应更为明显,而且封装设计的好坏直接影响芯片是否可以正常工作,同时芯片成本的控制要求布线层尽量要最少。这些问题使得高速信号布线面临严峻的挑战。在国家科技重大专项的资助下,使用全波电磁场仿真工具进行建模分析,研究了布线中线宽、线间距和参考地对信号传输质量和信号间串扰的影响,并且基于一款低功耗DDR高速芯片的双层封装布线设计,在实际设计方案中对分析结果进行了仿真验证,最终得到了一种高质量、低成本封装基板高速布线方案,速率达到1 333 Mb/s。 展开更多
关键词 DDR 高速信号 封装布线 信号串扰影响 电路设计
下载PDF
基于FC-SCSI的多通道高速信号采集与实时存储系统
19
作者 盛丁 邢钱舰 +1 位作者 马振国 赵备 《计算机工程》 CAS CSCD 北大核心 2015年第11期120-125,130,共7页
传统的多通道信号采集与存储系统面对庞大的数据采集任务,缺乏足够的传输带宽以及实时存储能力。为此,提出一种以光纤通道-小型计算机系统接口(FC-SCSI)为核心的实时采集存储方案。运用链式查找表结构以及动态流控技术,提高FC-SCSI软件... 传统的多通道信号采集与存储系统面对庞大的数据采集任务,缺乏足够的传输带宽以及实时存储能力。为此,提出一种以光纤通道-小型计算机系统接口(FC-SCSI)为核心的实时采集存储方案。运用链式查找表结构以及动态流控技术,提高FC-SCSI软件协议存储速率,解决多通道同步采集的大容量流数据实时落盘问题,实现具备大数据量采集、实时可靠存储、便携性能好的综合数据处理存储系统。实验结果表明,在2.125 Gb光纤通道条件下,该系统可靠稳定存储速率为186.6 MB/s,达到2.125 Gb光纤通道理论速率的94.7%,与传统FC-SCSI存储方案的167.1 MB/s速率相比提升了11.7%。 展开更多
关键词 光纤通道 现场可编程门阵列 多通道信号采集 高速信号 实时存储 动态流控
下载PDF
高端交换机的发展趋势对PCB的机遇和挑战
20
作者 周明镝 黄云钟 《印制电路信息》 2017年第A02期356-362,共7页
随着数据量的爆发式增加及低延时的要求提高,数据传输速率也大幅提高,交换机单口传输速率由10 G到最新的25 G,以及下一代的50G,对PCB工艺能力、材料、高速信号完整性等方面提出了更高的要求.文章对高端交换机在PCB上的设计特征、信号完... 随着数据量的爆发式增加及低延时的要求提高,数据传输速率也大幅提高,交换机单口传输速率由10 G到最新的25 G,以及下一代的50G,对PCB工艺能力、材料、高速信号完整性等方面提出了更高的要求.文章对高端交换机在PCB上的设计特征、信号完整性要求带来的对PCB材料、流程设计及工艺控制方法进行说明,供业界参考. 展开更多
关键词 高端交换机 高速信号 工艺控制
下载PDF
上一页 1 2 9 下一页 到第
使用帮助 返回顶部