期刊文献+
共找到45篇文章
< 1 2 3 >
每页显示 20 50 100
高速数字电路PCB中串扰问题的研究与仿真 被引量:23
1
作者 杨华 陈少昌 朱凤波 《电光与控制》 北大核心 2012年第3期90-94,共5页
针对高速数字电路PCB中传输线间串扰的严重性,从精确分析PCB中串扰噪声的角度出发,在传统的双线耦合模型的基础上,采用了一种三线串扰耦合模型。该模型由两条攻击线和一条受害线组成,两条攻击线位于受害线的两侧,线间采取平行耦合的方... 针对高速数字电路PCB中传输线间串扰的严重性,从精确分析PCB中串扰噪声的角度出发,在传统的双线耦合模型的基础上,采用了一种三线串扰耦合模型。该模型由两条攻击线和一条受害线组成,两条攻击线位于受害线的两侧,线间采取平行耦合的方式。利用信号完整性仿真软件Hyperlynx对受害线上的近端串扰噪声和远端串扰噪声进行了仿真。仿真结果表明,不同的传输模式和传输线类型、信号层与地平面的距离、耦合长度、传输线间距和信号上升/下降沿等因素会对受害线上的近端串扰和远端串扰产生较大的影响。在分析仿真结果的基础上,总结出了高速PCB设计中抑制串扰的有效措施,对高速数字电路设计有一定的指导意义。 展开更多
关键词 高速数字电路 高速PCB 信号完整性 三线模型 串扰
下载PDF
基于高速DSP的视频编码器的设计与实现 被引量:5
2
作者 葛宝珊 李波 +1 位作者 姚春连 刘德良 《计算机工程与设计》 CSCD 2003年第1期36-38,共3页
视频编码器是数字化网络视频监控系统中的核心,其实现方法多种多样。介绍了用TI公司的TMS320C6000系列高速DSP实现的既灵活又抗恶劣环境的嵌入式视频编码器,指出了在设计过程中遇到的关键问题及解决方法。
关键词 DSP 视频编码器 设计 高速数字电路 嵌入式系统 优化 图像采集 图像处理
下载PDF
高速数字系统的串扰问题分析 被引量:12
3
作者 吴昊 陈少昌 王杰玉 《现代电子技术》 2009年第1期170-173,共4页
在高速数字电路设计中,信号完整性问题越来越突出,已经成为高速电路设计工程师不可避免的问题。串扰问题是信号完整性问题中的重要内容。分析串扰产生的机理,讨论各种影响串扰的因素,建立了两线串扰模型并采用MentorGraphic公司的信号... 在高速数字电路设计中,信号完整性问题越来越突出,已经成为高速电路设计工程师不可避免的问题。串扰问题是信号完整性问题中的重要内容。分析串扰产生的机理,讨论各种影响串扰的因素,建立了两线串扰模型并采用MentorGraphic公司的信号完整性分析软件Hyperlynx进行了仿真实验。仿真结果表明:耦合长度、线距、信号的上升时间以及介质层对两线之间的串扰都有直接影响,在仿真研究的基础上针对以上因素的影响提出减小串扰的有效措施。 展开更多
关键词 高速数字电路 信号完整性 串扰 HYPERLYNX
下载PDF
基于通用DSP的多模式视频编码器 被引量:3
4
作者 李波 葛宝珊 +1 位作者 李炜 姚春莲 《计算机学报》 EI CSCD 北大核心 2004年第12期1648-1656,共9页
采用通用高速DSP设计了一种先进而又适用面广的视频编码器 ,该编码器不仅可适应不同信道、可压缩多种不同大小的灰度 /彩色图像、环境适应能力强 ,而且灵活性高、可扩展性好 ,易于形成性能不同、压缩算法不同的系列化产品 .为了提高编... 采用通用高速DSP设计了一种先进而又适用面广的视频编码器 ,该编码器不仅可适应不同信道、可压缩多种不同大小的灰度 /彩色图像、环境适应能力强 ,而且灵活性高、可扩展性好 ,易于形成性能不同、压缩算法不同的系列化产品 .为了提高编码器整体性能 ,由FPGA完成压缩的一些预处理工作 .针对TMS32 0C6 0 0 0DSP的VLIW体系结构和存储资源限制以及MPEG压缩算法要求 ,从软件结构、数据传输和源代码多方面进行了优化 .给出了一套解决高速DSP与SDRAM互联时信号完整性和时序匹配问题的方法 . 展开更多
关键词 DSP 高速数字电路 信号完整性 MPEG 视频编码器
下载PDF
高速数字电路中信号完整性及仿真策略 被引量:1
5
作者 周传璘 陈伟 《孝感学院学报》 2004年第6期59-62,共4页
在高速数字电路中,信号完整性问题至关重要。介绍了高速数字电路中的信号完整性,并给出了信号完整性仿真分析策略。
关键词 高速数字电路 信号完整性 仿真策略
下载PDF
高速数字电路PDN与PSIJ联合分析 被引量:3
6
作者 孙茵 叶凌云 《安全与电磁兼容》 2022年第5期23-27,共5页
阐述了高速数字电路电源分配网络(PDN)与电源噪声引发的时序抖动(PSIJ)联合分析方法。介绍了一种新的PDN目标阻抗定义方式,通过对PDN等效电路模型与电路PSIJ敏感度特性进行分析,推导高速电路PSIJ与PDN电路参数(包括电阻、电感与电容)的... 阐述了高速数字电路电源分配网络(PDN)与电源噪声引发的时序抖动(PSIJ)联合分析方法。介绍了一种新的PDN目标阻抗定义方式,通过对PDN等效电路模型与电路PSIJ敏感度特性进行分析,推导高速电路PSIJ与PDN电路参数(包括电阻、电感与电容)的关系,建立联合分析方法,并简述了基于PSIJ的PDN优化算法。 展开更多
关键词 电源分配网络 电源噪声引发的时序抖动 目标阻抗 高速数字电路
下载PDF
高速数字电路设计技术的应用研究 被引量:4
7
作者 潘元忠 《数字技术与应用》 2017年第12期162-163,165,共3页
高速数字电路设计具有很强的专业性和实践性,设计人员的技能水平直接决定了信号传输的质量,继而对数字电路的应用效果产生一定影响,因此在相关设计工作中必须要对各项影响因素作出全面考虑,并将提高数字电路信号质量作为主要目标,只有... 高速数字电路设计具有很强的专业性和实践性,设计人员的技能水平直接决定了信号传输的质量,继而对数字电路的应用效果产生一定影响,因此在相关设计工作中必须要对各项影响因素作出全面考虑,并将提高数字电路信号质量作为主要目标,只有这样才能更好的满足实际需求。本文将对高速数字电路设计技术的应用进行探究。 展开更多
关键词 高速数字 电路设计 技术应用研究
下载PDF
基于PCI Express总线系统的热插拔设计
8
作者 黄松 《计算机与数字工程》 2007年第11期161-163,共3页
在高性能的服务器系统、实时的嵌入式系统等RAS特性要求较高的系统中,需要设计开发基于第三代PCI Express总线背板的高速数字电路板卡,并且这些板卡需要支持热插拔功能。基于PCI Express总线系统的热插拔设计实际上是硬件和软件的协同... 在高性能的服务器系统、实时的嵌入式系统等RAS特性要求较高的系统中,需要设计开发基于第三代PCI Express总线背板的高速数字电路板卡,并且这些板卡需要支持热插拔功能。基于PCI Express总线系统的热插拔设计实际上是硬件和软件的协同设计工作,特别是在设计中要严格遵循相关设计规范,才成使系统能够支持热插拔技术并能保证系统的RAS特性。 展开更多
关键词 高速数字电路 热插拔 PCI EXPRESS总线 RAS特性
下载PDF
6GHz新型高速低功耗分频器 被引量:1
9
作者 左红建 郭阳 马卓 《微电子学与计算机》 CSCD 北大核心 2011年第11期1-4,9,共5页
高速数字分频器在基于锁相环的时钟产生电路中具有广泛的应用.在典型D触发器的基础上,文中提出了一种可响应6GHz输入时钟的改进型二分频结构,并实现了2~256连续分频的新型吞脉冲多模分频器.新型分频器结构简单并且不需要双模预分频单元... 高速数字分频器在基于锁相环的时钟产生电路中具有广泛的应用.在典型D触发器的基础上,文中提出了一种可响应6GHz输入时钟的改进型二分频结构,并实现了2~256连续分频的新型吞脉冲多模分频器.新型分频器结构简单并且不需要双模预分频单元,功耗和面积开销大幅度的降低.基于65nm CMOS工艺设计实现了该高速分频器,版图后仿真结果表明,分频器功能正确,且工作于6GHz时功耗不大于1.3mW. 展开更多
关键词 多模分频器 低功耗 高速数字电路 65nmCMOS工艺
下载PDF
一种性价比较高的ADC电路设计
10
作者 陈钟鸣 郑维山 《合肥工业大学学报(自然科学版)》 CAS CSCD 2002年第3期439-442,共4页
A/D转换电路的结构和功能较复杂 ,其内部所包含的单元既有模拟电路又有数字电路 ,是模拟与数字系统相结合的典型电路。但由于采用传统器件设计转换速度不高 ,为此 ,在十进制数转化为二进制数的数学原理基础上提出一种采用新型器件的 A D... A/D转换电路的结构和功能较复杂 ,其内部所包含的单元既有模拟电路又有数字电路 ,是模拟与数字系统相结合的典型电路。但由于采用传统器件设计转换速度不高 ,为此 ,在十进制数转化为二进制数的数学原理基础上提出一种采用新型器件的 A DC电路设计方法。该电路的特点是超高速 ,其转换速度可以达到 40 0 MHz,同时由于其采用的器件价格较低 ,所以电路系统的性价比较高。 展开更多
关键词 超高速 性价比 模拟电路 数字电路 A/D转换电路 电路设计
下载PDF
基于多β晶体管的高速开关及其应用
11
作者 吴训威 沈继忠 《杭州大学学报(自然科学版)》 CSCD 1998年第1期45-49,共5页
本文利用多β晶体管设计了差动式非饱和高速整形开关,并利用它设计了反相器及存贮单元.它与原有的超高速线性与或门一起组成了完备的逻辑单元集合.
关键词 多Β晶体管 高速开关 数字电路 数字集成电路
下载PDF
PCB基材色散特性的研究
12
作者 周祥 刘学观 《贵州科学》 2008年第1期24-28,共5页
高速数字电路的设计受到PCB基材色散特性的影响,本文在介绍微带传输线的相关理论的基础上研究根据两同质微带长度差和测量得到的相位差来测定基材有效介电常数的方法,设计了以典型材料FR4为基材的50Ω传输线,并利用网络分析仪测量其传... 高速数字电路的设计受到PCB基材色散特性的影响,本文在介绍微带传输线的相关理论的基础上研究根据两同质微带长度差和测量得到的相位差来测定基材有效介电常数的方法,设计了以典型材料FR4为基材的50Ω传输线,并利用网络分析仪测量其传输系数的衰减、相位曲线,通过数据拟合得到了衰减系数频域计算式,同时利用测试数据计算得到了有效介电常数,最后对PCB板的色散特性进行了分析,得到了一些有益的结论. 展开更多
关键词 高速数字电路 PCB基材 色散特性 传输线理论
下载PDF
基于VPX总线的高速数字电路测试系统研究及应用 被引量:10
13
作者 王燕 曹子剑 水道雁 《计算机测量与控制》 2016年第1期4-6,共3页
为解决战略预警雷达、舰载一体化等重点型号雷达中高速数字电路模块的维护能力,设计了基于VPX总线的高速数字电路自动测试系统,通过自研基于VPX总线的多功能测试模块、光纤测试模块,以及通用VPX背板,再结合通用的仪器设备构建测试系统,... 为解决战略预警雷达、舰载一体化等重点型号雷达中高速数字电路模块的维护能力,设计了基于VPX总线的高速数字电路自动测试系统,通过自研基于VPX总线的多功能测试模块、光纤测试模块,以及通用VPX背板,再结合通用的仪器设备构建测试系统,可兼顾多个型号雷达高速数字电路模块的测试;该系统可提供10路光纤通道,波特率最高为3.2Gbps;16路GPIO信号,中断响应时间<50μs;14路Rocket IO信号,传输速率2.5Gbps;4路*4Rapid IO信号,传输速率3.125Gbps;研究及实测结果表明该系统可解决基于VPX总线的高速数字电路模块的测试。 展开更多
关键词 VPX总线 高速数字电路自动测试系统 多功能测试模块
下载PDF
一种改进部分元等效电路模型及其在互连封装分析中的应用 被引量:2
14
作者 曹毅 李征帆 毛吉峰 《上海交通大学学报》 EI CAS CSCD 北大核心 2000年第6期737-740,共4页
提出了一种改进的部分元等效电路模型 ,它以矢量磁位的积分表达式和洛仑兹规范代替了矢量磁位和标量电位的积分表达式 ,对积分方程进行展开 .避免了复杂介质结构中的电容矩阵提取 ,节省了计算时间 .同时 ,它以描述系统的改进节点法方程 ... 提出了一种改进的部分元等效电路模型 ,它以矢量磁位的积分表达式和洛仑兹规范代替了矢量磁位和标量电位的积分表达式 ,对积分方程进行展开 .避免了复杂介质结构中的电容矩阵提取 ,节省了计算时间 .同时 ,它以描述系统的改进节点法方程 ( MNA)代替了具体的等效电路 .该模型可方便地嵌入更大的系统进行分层次的综合分析 .数值计算的结果与文献值吻合较好 。 展开更多
关键词 高速数字集成电路 互连 封装 部分元等效电路
下载PDF
基于VME总线的高速信号处理模块测试技术研究及应用 被引量:2
15
作者 王燕 曹子剑 宋小安 《计算机测量与控制》 北大核心 2014年第11期3543-3544,3548,共3页
为解决某型号炮位侦察校射雷达中高速信号处理模块的测试,文中设计了基于VME总线的高速数字电路自动测试系统,该系统能模拟雷达工作环境,利用VME测试模块提供测试所需的光口、RapidIO等信号,测试结果通过VME主控器网口上报给系统管理平... 为解决某型号炮位侦察校射雷达中高速信号处理模块的测试,文中设计了基于VME总线的高速数字电路自动测试系统,该系统能模拟雷达工作环境,利用VME测试模块提供测试所需的光口、RapidIO等信号,测试结果通过VME主控器网口上报给系统管理平台;该系统成功应用于某型雷达高速信号处理模块的测试,可完成VME总线接口的测试;3路RapidIO信号的测试,Rapid IO信号传输速率为3.125Gbps;4路光纤通道的测试,光纤通道波特率为2Gbps;研究及实测结果表明该系统可解决基于VME总线的高速信号处理模块的测试。 展开更多
关键词 VME总线 高速数字电路自动测试系统 VME测试模块
下载PDF
嵌入式数字系统应用平台的硬件系统设计 被引量:1
16
作者 刘瑞安 吴晓荣 《天津师范大学学报(自然科学版)》 CAS 2004年第2期52-54,57,共4页
探讨了基于嵌入式Linux的数字系统应用平台的硬件系统设计以及硬件系统配置、高速数字电路设计及PCI总线设计.选取高性能处理器MPC8241作为系统硬件核心,依据处理器特点,设计了平台主板NetE8241,板上包括CPLD可编程I/O、PCI总线接口和10... 探讨了基于嵌入式Linux的数字系统应用平台的硬件系统设计以及硬件系统配置、高速数字电路设计及PCI总线设计.选取高性能处理器MPC8241作为系统硬件核心,依据处理器特点,设计了平台主板NetE8241,板上包括CPLD可编程I/O、PCI总线接口和10/100M以太网口,可以充分实现平台网络化、模块化和图形化的硬件功能. 展开更多
关键词 MPC8241 模块化设计 PCI总线接口 高速数字电路设计
下载PDF
高速ECL数字判决器线路研究
17
作者 毛培法 朱广信 沈东春 《浙江工业大学学报》 CAS 1999年第4期276-280,共5页
以电流模法为基础,优化判决器第一、第二级线路结构和元件参数,减少米勒效应对速率的影响,使数字判决器在晶体管特征频率fr 一定的条件下,转换速率约提高70% 。
关键词 电流模法 高速数字判决器 ECL 数字通信系统
下载PDF
基于信号完整性理论的PCB仿真设计与分析研究 被引量:11
18
作者 陈伟 姚天任 +1 位作者 黄秋元 王桂琼 《武汉理工大学学报(交通科学与工程版)》 2005年第2期273-276,共4页
在分析高速数字电路设计中存在的几个主要问题的基础上,探讨了高速信号完整性所涉及到的基本理论,研究了在PCB仿真设计实际应用中通常采用的两种模型方法,即IBIS模型和SPICE模型,分析了仿真模型和建模方法.结合一个具体高速电路设计—... 在分析高速数字电路设计中存在的几个主要问题的基础上,探讨了高速信号完整性所涉及到的基本理论,研究了在PCB仿真设计实际应用中通常采用的两种模型方法,即IBIS模型和SPICE模型,分析了仿真模型和建模方法.结合一个具体高速电路设计——小型封装可热插拔式光纤收发模块(SFP)的反射仿真实例,讨论了仿真模型的建立并对仿真结果进行了分析,研究结果表明在高速电路设计中采用基于信号完整性的仿真设计是可行的,也是必要的. 展开更多
关键词 信号完整性 仿真设计 PCB 高速数字电路设计 高速电路设计 SPICE模型 IBIS模型 光纤收发模块 仿真模型 模型方法 建模方法 仿真结果 研究结果 插拔式 封装
下载PDF
高速数字电路的信号完整性分析 被引量:9
19
作者 李静 孙懋珩 《信息技术》 2004年第7期53-55,共3页
随着高频电路器件越来越广泛的应用,高频电路的信号完整性问题受到设计人员的关注。详细介绍了PROTEL公司最新版本电路图绘制软件PROTELDXP的信号完整性分析功能及其实际操作步骤,并对高频率下电路布局布线、提高电路信号完整性能的有... 随着高频电路器件越来越广泛的应用,高频电路的信号完整性问题受到设计人员的关注。详细介绍了PROTEL公司最新版本电路图绘制软件PROTELDXP的信号完整性分析功能及其实际操作步骤,并对高频率下电路布局布线、提高电路信号完整性能的有关措施等方面提出了改进建议,并给出了利用信号完整性分析改进前后的波形图。 展开更多
关键词 信号完整性分析 SI PROTEL DXP 高速数字电路
下载PDF
高速数字电路中的信号完整性分析 被引量:6
20
作者 莫建强 《电子测试》 2011年第9期5-9,共5页
在高速数字电路设计中,随着电子产品的不断更新换代,其系统主频变得越来越高和产品变得越来越小型化,板级互连线的信号完整性问题也越来越突出。针对高速数字电路设计中的反射和串扰等信号完整性问题,分析破坏信号完整性的原因,并提供... 在高速数字电路设计中,随着电子产品的不断更新换代,其系统主频变得越来越高和产品变得越来越小型化,板级互连线的信号完整性问题也越来越突出。针对高速数字电路设计中的反射和串扰等信号完整性问题,分析破坏信号完整性的原因,并提供改善信号完整性的方法:采用端接技术和增加敏感信号线的间距。通过采用Hyperlynx仿真工具对在SCAN25100与光模块之间的2.5Gbps的差分串行信号的电路设计进行反射和串扰等信号完整性问题的仿真,并提出利用Hyperlynx解决信号完整性问题的方法。 展开更多
关键词 高速数字电路 信号完整性仿真 反射 串扰
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部