-
题名PCI-1149.1边界扫描主控器的设计
被引量:4
- 1
-
-
作者
葛青
陈光
-
机构
成都理工大学应用核技术与自动化工程学院
电子科技大学自动化工程学院
-
出处
《电子测量与仪器学报》
CSCD
2006年第4期69-72,共4页
-
文摘
在边界扫描测试系统中,JTAG主控器是一关键部分。本文设计的PCI-1149.1边界扫描主控器利用计算机的PCI总线实现对JTAG总线的控制,不仅自行设计并实现了JTAG主控芯核,而且在芯核内引入了FIFO(First-In-First-Out),以提高边界扫描的测试效率。通过MAX+PLUS II软件仿真后,JTAG主控芯核成功地集成在一片FPGA中。目前PCI-1149.1边界扫描主控器已应用于边界扫描测试系统中,经实验验证了整个设计的正确性。
-
关键词
JTAG
边界扫描测试
PCI总线
JTAG主控芯核
-
Keywords
JTAG, boundary-scan test, PCI Bus, JTAG master core
-
分类号
TP206
[自动化与计算机技术—检测技术与自动化装置]
-
-
题名边界扫描主控器MCU设计与实现
被引量:1
- 2
-
-
作者
罗秋明
雷海军
-
机构
深圳大学超级计算中心
-
出处
《微计算机信息》
北大核心
2006年第08Z期260-262,208,共4页
-
基金
广东省自然科学基金项目(No.5301033)
深圳大学科研启动基金200501
-
文摘
通过对边界扫描测试过程以及TAP的16种状态的分析,总结出边界扫描测试的核心操作,归纳出相应的核心指令,设计出一种边界扫描测试主控器的MCU控制器,并用FPGA实现。由于采用了控制器的实现方式以及具有扫描长度设置指令使得具有测试自动化程度高、灵活高效、成本低的优势。另外还单独配有指令用于和BIST功能配合。
-
关键词
微控制器
边界扫描
主控器
FPGA
-
Keywords
MCU, boundary-scan Test,master Controller,FPGA
-
分类号
TP368.1
[自动化与计算机技术—计算机系统结构]
-
-
题名基于MCF 5272的边界扫描测试平台开发
被引量:1
- 3
-
-
作者
罗秋明
李晶
-
机构
深圳大学超级计算中心
深圳ZTE中兴通讯
-
出处
《微计算机信息》
北大核心
2006年第06Z期272-274,共3页
-
基金
广东省自然科学基金项目(No.5301033)
-
文摘
利用MCF5272的GPIO接口形成JTAG总线来对被测目标进行操控、用MCF5272网络接口实现对上位机PC的通信,形成由PC生成测试向量并通过网络下传到MCF5272测试主控器,再由主控器完成测试向量的施加和响应结果的取回与比对,实现了简单电路的PCB互联测试处理。边界扫描测试设备市场需求少、价格高,因此开发简单边界扫描测试平台可以满足临时的测试需求并可节约不少资金。
-
关键词
MCF
5272
测试
边界扫描
主控器
-
Keywords
MCF 5272,Test, boundary-scan, master Controller
-
分类号
TP368.1
[自动化与计算机技术—计算机系统结构]
-
-
题名基于SOPC的高速边界扫描主控器设计
被引量:1
- 4
-
-
作者
陈圣俭
周银
李坤
-
机构
装甲兵工程学院控制工程系
-
出处
《计算机测量与控制》
CSCD
北大核心
2011年第10期2410-2412,共3页
-
基金
国家自然科学基金资助项目(60871029)
-
文摘
依据IEEE1149.1标准,采用SOPC技术设计了一款高速的边界扫描主控器;用户可对该主控器进行配置,输出测试所需的控制信号,输出的测试时钟TCK频率可达50MHz,大大提高了边界扫描测试效率;同时,开发的具有自主知识产权的边界扫描主控器IP核为SOPC系统可测性设计提供了一个很有实际价值的组件,无需专用边界扫描测试设备即可实现对系统的边界扫描测试功能;经时序仿真波形和数字示波器观测结果验证,该边界扫描主控器所产生的测试信号符合测试要求,设计正确合理。
-
关键词
IEEE1149.1
SOPC
边界扫描主控器
-
Keywords
IEEEl149.1
SOPC
boundary-scan master
-
分类号
TP331.1
[自动化与计算机技术—计算机系统结构]
-
-
题名LS-JTAG边界扫描测试系统的设计与实现
被引量:2
- 5
-
-
作者
陈小铁
沈绪榜
赵冰茹
王忠
陈朝阳
-
机构
西安微电子技术研究所
华中科技大学图象所
-
出处
《微电子学与计算机》
CSCD
北大核心
2001年第2期38-41,共4页
-
文摘
文章介绍了基于 IEEE1149.1协议的 LS- JTAG边界扫描测试系统的设计和实现。系统以 LS- JTAG主控器为核心,可以实现对支持协议的 VLSI、 PCB、 MCM和其它数字系统进行边界扫描测试。
-
关键词
集成电路
KS-JTAG
边界扫描测试系统
PCB
单片机
PC机
-
Keywords
JTAG boundary- scan test,IEEE1149.1 standard, master- control device
-
分类号
TN407
[电子电信—微电子学与固体电子学]
-
-
题名增强扩展能力的BSM设计
被引量:2
- 6
-
-
作者
张弘
郭学仁
-
机构
桂林电子工业学院计算机分院
-
出处
《桂林电子工业学院学报》
2000年第1期96-99,共4页
-
基金
国防科技预研项目!(编号 :B960 2 )
-
文摘
主控器设计是边界扫描测试系统设计的重点。这里介绍了一种基于指令模块的主控器体系结构 ,它的指令集的选择依照边界扫描规范并从中提取出最基本的控制方式 ,具有指令扩展功能。采用这样的设计可以使得整个测试控制过程获得更好的兼容性、扩展性与灵活性 ,并且解决了测试中遇到的一些实际问题。文中详细说明了主控器设计的具体结构 。
-
关键词
边界扫描
主控器
测试系统
-
Keywords
boundary scan, boundary scan master, test control
-
分类号
TP206.1
[自动化与计算机技术—检测技术与自动化装置]
-
-
题名边界扫描路径的接口控制器设计
被引量:2
- 7
-
-
作者
沈绪榜
欧文聪
梁松海
蒋安平
-
机构
陕西微电子学研究所
-
出处
《小型微型计算机系统》
CSCD
北大核心
1992年第5期1-5,共5页
-
文摘
本文主要从体系结构,扫描速率与实现分析等三个方面,讨论了一个边界扫描路径接口控制器BSPM的设计问题.
-
关键词
计算机
边界扫描路径
接口控制器
-
Keywords
boundary scan path, master, scan rate
-
分类号
TP334.7
[自动化与计算机技术—计算机系统结构]
-