期刊文献+
共找到108篇文章
< 1 2 6 >
每页显示 20 50 100
使用双重种子压缩的混合模式自测试 被引量:38
1
作者 梁华国 蒋翠云 《计算机研究与发展》 EI CSCD 北大核心 2004年第1期214-220,共7页
提出了一种基于扫描混合模式的内建自测试的新颖结构 为了减少确定测试模式的存储需求 ,它依赖一个双重种子压缩方案 ,采用编码折叠计数器种子作为一个LFSR种子 ,压缩确定测试立方体的个数以及它的宽度 这种建议的内建自测试结构是完... 提出了一种基于扫描混合模式的内建自测试的新颖结构 为了减少确定测试模式的存储需求 ,它依赖一个双重种子压缩方案 ,采用编码折叠计数器种子作为一个LFSR种子 ,压缩确定测试立方体的个数以及它的宽度 这种建议的内建自测试结构是完全相容于标准的扫描设计 ,简单而具有柔性 ,并且多个逻辑芯核可以共享 实验结果表明 ,这种建议的方案比先前所公布方法需要更少的测试数据存储 。 展开更多
关键词 内建自测试 确定的内建自测试 存储与生成方案 测试数据压缩
下载PDF
应用混合游程编码的SOC测试数据压缩方法 被引量:20
2
作者 方建平 郝跃 +1 位作者 刘红侠 李康 《电子学报》 EI CAS CSCD 北大核心 2005年第11期1973-1977,共5页
本文提出了一种有效的基于游程编码的测试数据压缩/解压缩的算法:混合游程编码,它具有压缩率高和相应解码电路硬件开销小的突出特点.另外,由于编码算法的压缩率和测试数据中不确定位的填充策略有很大的关系,所以为了进一步提高测试压缩... 本文提出了一种有效的基于游程编码的测试数据压缩/解压缩的算法:混合游程编码,它具有压缩率高和相应解码电路硬件开销小的突出特点.另外,由于编码算法的压缩率和测试数据中不确定位的填充策略有很大的关系,所以为了进一步提高测试压缩编码效率,本文还提出一种不确定位的迭代排序填充算法.理论分析和对部分IS-CAS 89 benchmark电路的实验结果证明了混合游程编码和迭代排序填充算法的有效性. 展开更多
关键词 测试数据压缩 不确定位填充 system-on-a chip(SOC)测试 混合游程编码
下载PDF
混合定变长码的测试数据压缩方案 被引量:18
3
作者 詹文法 梁华国 +1 位作者 时峰 黄正峰 《计算机学报》 EI CSCD 北大核心 2008年第10期1826-1834,共9页
文章提出了一种混合定变长码的测试数据压缩方案,该方案可以有效压缩芯片测试数据量.此压缩方案将代码字拆分为固定长度的首部和可变长度的尾部两部分.首部固定使解压过程简单,硬件开销小;尾部可变使编码灵活.同时采用了将尾部最高位隐... 文章提出了一种混合定变长码的测试数据压缩方案,该方案可以有效压缩芯片测试数据量.此压缩方案将代码字拆分为固定长度的首部和可变长度的尾部两部分.首部固定使解压过程简单,硬件开销小;尾部可变使编码灵活.同时采用了将尾部最高位隐藏的方法来进一步提高压缩率,还使用了特殊的计数器来进一步简单化解压电路.对ISCAS89部分标准电路的实验结果显示,文中提出的方案在压缩效率和解压结构方面都明显优于同类压缩方法,如Golomb码、FDR码、VIHC码、v9C码等. 展开更多
关键词 测试数据压缩 编码 内建自测试 定长码 变长码
下载PDF
一种选择折叠计数状态转移的BIST方案 被引量:12
4
作者 梁华国 方祥圣 +2 位作者 蒋翠云 欧阳一鸣 易茂祥 《计算机研究与发展》 EI CSCD 北大核心 2006年第2期343-349,共7页
提出了一种选择折叠计数状态转移的BIST方案,它是在基于折叠计数器的基础上,采用LFSR编码折叠计数器种子,并通过选定的存储折叠距离来控制确定的测试模式生成,使得产生的测试模式集与原测试集相等·既解决了测试集的压缩,又克服了... 提出了一种选择折叠计数状态转移的BIST方案,它是在基于折叠计数器的基础上,采用LFSR编码折叠计数器种子,并通过选定的存储折叠距离来控制确定的测试模式生成,使得产生的测试模式集与原测试集相等·既解决了测试集的压缩,又克服了不同种子所生成的测试模式之间的重叠、冗余·实验结果证明,建议的方案不仅具有较高的测试数据压缩率,而且能够非常有效地减少测试应用时间,平均测试应用时间仅仅是类似方案的4%· 展开更多
关键词 内建自测试 折叠计数器 测试数据压缩
下载PDF
约束输入精简的多扫描链BIST方案 被引量:15
5
作者 梁华国 刘军 +2 位作者 蒋翠云 欧阳一鸣 易茂祥 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2007年第3期371-375,共5页
运用有约束的输入精简、LFSR编码与折叠计数器技术,实现了对确定性测试集的压缩与生成.其主要优点是将多种测试方法有机地结合在一起,充分地发挥了各种方法在压缩测试数据方面的优势.与国际上同类方法相比,该方案需要的测试数据存储容... 运用有约束的输入精简、LFSR编码与折叠计数器技术,实现了对确定性测试集的压缩与生成.其主要优点是将多种测试方法有机地结合在一起,充分地发挥了各种方法在压缩测试数据方面的优势.与国际上同类方法相比,该方案需要的测试数据存储容量更少,测试应用时间明显缩短,总体性能得到提升;并且能够很好地适应于传统的EDA设计流. 展开更多
关键词 内建自测试 输入精简 线性反馈移位寄存器 折叠计数器 多扫描链 测试数据压缩
下载PDF
测试数据压缩和测试功耗协同优化技术 被引量:15
6
作者 韩银和 李晓维 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2005年第6期1307-1311,共5页
提出一种新的压缩编码———VariableTail对测试数据进行压缩.建立了两个优化模型,并提出了一种测试向量排序和不确定位定值算法.利用该算法不仅能提高测试压缩率,而且能降低测试时待测电路上损耗的功耗.理论分析和ISCAS85,ISCAS89电路... 提出一种新的压缩编码———VariableTail对测试数据进行压缩.建立了两个优化模型,并提出了一种测试向量排序和不确定位定值算法.利用该算法不仅能提高测试压缩率,而且能降低测试时待测电路上损耗的功耗.理论分析和ISCAS85,ISCAS89电路的实验结果验证了文中编码和算法的有效性. 展开更多
关键词 测试数据压缩 测试功耗 Golomb编码 海明距离
下载PDF
一种混合定变长虚拟块游程编码的测试数据压缩方案 被引量:16
7
作者 詹文法 梁华国 +1 位作者 时峰 黄正峰 《电子学报》 EI CAS CSCD 北大核心 2009年第8期1837-1841,共5页
文章提出了一种混合定变长虚拟块游程编码的测试数据压缩方案,该方案将测试向量级联后分块,首先在块内找一位或最大一位表示,再对块内不能一位表示的剩下位进行游程编码,这样减少了游程编码的数据量,从而突破了传统游程编码方法受原始... 文章提出了一种混合定变长虚拟块游程编码的测试数据压缩方案,该方案将测试向量级联后分块,首先在块内找一位或最大一位表示,再对块内不能一位表示的剩下位进行游程编码,这样减少了游程编码的数据量,从而突破了传统游程编码方法受原始测试数据量的限制.对ISCAS 89部分标准电路的实验结果显示,本文提出的方案在压缩效率明显优于类似的压缩方法,如Golomb码、FDR码、VIHC码、v9C码等. 展开更多
关键词 测试数据压缩 编码 定长码 变长码
下载PDF
基于部分测试向量切分的LFSR重新播种方法 被引量:9
8
作者 李扬 梁华国 +1 位作者 刘军 胡志国 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2007年第3期361-365,共5页
提出一种测试码压缩方法,首先切分测试集中含确定位较多的难以编码的测试向量,然后与未被切分的测试向量共同组成新的测试集,并将新测试集编码成线性反馈移位寄存器(LFSR)种子,从而实现测试数据压缩.该方法提高了LFSR的编码效率,取得了... 提出一种测试码压缩方法,首先切分测试集中含确定位较多的难以编码的测试向量,然后与未被切分的测试向量共同组成新的测试集,并将新测试集编码成线性反馈移位寄存器(LFSR)种子,从而实现测试数据压缩.该方法提高了LFSR的编码效率,取得了稍优于混合码的压缩率.与混合码复杂的解压结构相比,在硬件开销上具有明显的优势,仅需一个LFSR和简单的控制电路,且通信协议简单. 展开更多
关键词 线性反馈移位寄存器 测试数据压缩 混合码
下载PDF
一种用于测试数据压缩的自适应EFDR编码方法 被引量:12
9
作者 邝继顺 周颖波 蔡烁 《电子与信息学报》 EI CSCD 北大核心 2015年第10期2529-2535,共7页
该文提出一种用于测试数据压缩的自适应EFDR(Extended Frequency-Directed Run-length)编码方法。该方法以EFDR编码为基础,增加了一个用于表示后缀与前缀编码长度差值的参数N,对测试集中的每个测试向量,根据其游程分布情况,选择最合适的... 该文提出一种用于测试数据压缩的自适应EFDR(Extended Frequency-Directed Run-length)编码方法。该方法以EFDR编码为基础,增加了一个用于表示后缀与前缀编码长度差值的参数N,对测试集中的每个测试向量,根据其游程分布情况,选择最合适的N值进行编码,提高了编码效率。在解码方面,编码后的码字经过简单的数学运算即可恢复得到原测试数据的游程长度,且不同N值下的编码码字均可使用相同的解码电路来解码,因此解码电路具有较小的硬件开销。对ISCAS-89部分标准电路的实验结果表明,该方法的平均压缩率达到69.87%,较原EFDR编码方法提高了4.07%。 展开更多
关键词 测试数据压缩 EFDR(Extended Frequency-Directed Run-length)编码 自适应EFDR编码 解码
下载PDF
部分向量奇偶位切分的LFSR重新播种方法 被引量:6
10
作者 梁华国 詹凯华 +1 位作者 蒋翠云 易茂祥 《计算机学报》 EI CSCD 北大核心 2007年第10期1689-1695,共7页
提出一种基于部分测试向量奇偶位切分的LFSR重新播种测试方法.针对确定测试集中各个测试向量包含确定位的位数有较大差异以及测试向量所含的确定位大多连续成块的特点,通过奇偶切分部分确定位较多的向量,使得编码压缩的LFSR度数得到有... 提出一种基于部分测试向量奇偶位切分的LFSR重新播种测试方法.针对确定测试集中各个测试向量包含确定位的位数有较大差异以及测试向量所含的确定位大多连续成块的特点,通过奇偶切分部分确定位较多的向量,使得编码压缩的LFSR度数得到有效降低,从而提高了测试数据压缩率.其解压缩电路仍然采用单个LFSR进行解码与切分向量的合并.与目前国际同类编码压缩方法相比,具有测试数据压缩率高、解压硬件开销低、测试数据传输协议简单等特点. 展开更多
关键词 LFSR编码 重新播种 奇偶位的切分 测试数据压缩 混合模式测试
下载PDF
一种共游程码的测试数据压缩方案 被引量:5
11
作者 詹文法 梁华国 +2 位作者 时峰 黄正峰 欧阳一鸣 《计算机研究与发展》 EI CSCD 北大核心 2008年第10期1646-1653,共8页
提出了一种新的基于游程编码的测试数据压缩/解压缩的算法:共游程码(SRLCS)编码,它在使用较短的代码字来代替较长的游程的传统游程编码基础上,进一步充分利用了相邻游程之间的相关性,使用一位来代替与前一游程相同的整个后一游程,这样... 提出了一种新的基于游程编码的测试数据压缩/解压缩的算法:共游程码(SRLCS)编码,它在使用较短的代码字来代替较长的游程的传统游程编码基础上,进一步充分利用了相邻游程之间的相关性,使用一位来代替与前一游程相同的整个后一游程,这样整个后一游程可以用一位来表示,达到从多位到一位的转换,进一步压缩了测试数据.由于测试数据中存在大量的无关位,对无关位适当的赋值,可以增加连续游程长度相同的概率,提出了一种针对共游程码的无关位填充算法.理论分析和实验结果证明该方案具有高数据压缩率、硬件实现简单等特点. 展开更多
关键词 测试数据压缩 游程编码 Golomb码 FDR码 交替游程码 共游程码
下载PDF
一种用于测试数据压缩的改进型EFDR编码方法 被引量:9
12
作者 邝继顺 周颖波 +1 位作者 蔡烁 皮霄林 《电子测量与仪器学报》 CSCD 北大核心 2015年第10期1464-1471,共8页
针对集成电路测试中测试数据量过大的问题,提出一种改进型EFDR编码压缩方法。该方法保留了原EFDR编码中可同时对0游程和1游程编码的优点,同时将相邻组别游程的编码长度之差缩减为1位,使游程的编码长度更符合游程在实际测试数据中的出现... 针对集成电路测试中测试数据量过大的问题,提出一种改进型EFDR编码压缩方法。该方法保留了原EFDR编码中可同时对0游程和1游程编码的优点,同时将相邻组别游程的编码长度之差缩减为1位,使游程的编码长度更符合游程在实际测试数据中的出现频率,提高了编码效率。在解码方面,编码后的码字经过简单的数学运算即可恢复得到原测试数据的游程长度,因此解码电路具有较小的硬件开销。实验结果表明,本方法的平均压缩率为68.01%,在保持较小硬件解码开销的同时,具有较高的测试数据压缩率。 展开更多
关键词 测试数据压缩 EFDR编码 改进型EFDR编码 解码
下载PDF
基于二维测试数据压缩的BIST方案 被引量:8
13
作者 周彬 叶以正 李兆麟 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2009年第4期481-486,492,共7页
为了减少测试向量的存储需求,提出一种基于扭环计数器作为测试向量产生器的横向和竖向测试数据压缩的BIST方案.先利用经典的输入精简技术对测试集进行横向压缩,再对横向压缩之后的测试集进行竖向压缩.竖向压缩时利用一种有效的基于测试... 为了减少测试向量的存储需求,提出一种基于扭环计数器作为测试向量产生器的横向和竖向测试数据压缩的BIST方案.先利用经典的输入精简技术对测试集进行横向压缩,再对横向压缩之后的测试集进行竖向压缩.竖向压缩时利用一种有效的基于测试集嵌入技术的种子选择算法,将确定性的测试集压缩成很小的种子集.基于ISCAS89标准电路的实验结果表明,采用文中方案所实现的测试电路与已有方案相比:存储位数平均减少了44%,测试向量的长度平均减少了79%,硬件开销平均减少了41%. 展开更多
关键词 内建自测试 测试数据压缩 输入精简 扭环计数器
下载PDF
应用对称编码的测试数据压缩解压方法 被引量:8
14
作者 梁华国 蒋翠云 罗强 《计算机研究与发展》 EI CSCD 北大核心 2011年第12期2391-2399,共9页
随着超大规模集成电路制造技术的快速发展,单个芯片上已能够集成的晶体管数目越来越多.由于各种知识产权芯核集成到一个芯片上,这样给集成电路测试带来了巨大的挑战,测试数据压缩技术能够有效降低对昂贵的ATE性能要求.提出一种对称编码... 随着超大规模集成电路制造技术的快速发展,单个芯片上已能够集成的晶体管数目越来越多.由于各种知识产权芯核集成到一个芯片上,这样给集成电路测试带来了巨大的挑战,测试数据压缩技术能够有效降低对昂贵的ATE性能要求.提出一种对称编码方法,能有效地提高测试数据压缩率,降低测试成本.传统的编码技术采用对0游程或1游程进行编码,但由于ATPG工具生成的测试集中存在大量的无关位(X位),因此以前编码方法未能有效利用测试集的特征.该方法采用对称计算游程的方法,它同时对提出的4类对称性游程编码,且能减短对应码字长度,有效提高压缩率.实验结果和理论分析表明该方案能较以往方法能取得很好的压缩效果,且能适应多样编码对象,硬件结构简单易行. 展开更多
关键词 测试数据压缩 SOC测试 游程 无关位 SVC编码
下载PDF
一种相对游程长度编码方案 被引量:6
15
作者 韩建华 詹文法 查怀志 《计算机科学》 CSCD 北大核心 2012年第5期295-299,共5页
提出一种相对游程长度编码方案,以在不增加待编码数据中游程数量的情况下,达到减少待编码游程长度的目的,即通过缩短代码字长度来提高压缩效果。对ISCAS89部分基准电路的实验结果显示,提出的方案在压缩效率和解压结构方面都明显优于Gol... 提出一种相对游程长度编码方案,以在不增加待编码数据中游程数量的情况下,达到减少待编码游程长度的目的,即通过缩短代码字长度来提高压缩效果。对ISCAS89部分基准电路的实验结果显示,提出的方案在压缩效率和解压结构方面都明显优于Golomb码、FDR码、EFDR等同类方案。 展开更多
关键词 测试数据压缩 编码 内建自测试 外建自测试 代码字
下载PDF
一种低功耗双重测试数据压缩方案 被引量:6
16
作者 陈田 易鑫 +3 位作者 王伟 刘军 梁华国 任福继 《电子学报》 EI CAS CSCD 北大核心 2017年第6期1382-1388,共7页
随着集成电路制造工艺的发展,VLSI(Very Large Scale Integrated)电路测试面临着测试数据量大和测试功耗过高的问题.对此,本文提出一种基于多级压缩的低功耗测试数据压缩方案.该方案先利用输入精简技术对原测试集进行预处理,以减少测试... 随着集成电路制造工艺的发展,VLSI(Very Large Scale Integrated)电路测试面临着测试数据量大和测试功耗过高的问题.对此,本文提出一种基于多级压缩的低功耗测试数据压缩方案.该方案先利用输入精简技术对原测试集进行预处理,以减少测试集中的确定位数量,之后再进行第一级压缩,即对测试向量按多扫描划分为子向量并进行相容压缩,压缩后的测试向量可用更短的码字表示;接着再对测试数据进行低功耗填充,先进行捕获功耗填充,使其达到安全阈值以内,然后再对剩余的无关位进行移位功耗填充;最后对填充后的测试数据进行第二级压缩,即改进游程编码压缩.对ISCAS89基准电路的实验结果表明,本文方案能取得比golomb码、FDR码、EFDR码、9C码、BM码等更高的压缩率,同时还能协同优化测试时的捕获功耗和移位功耗. 展开更多
关键词 测试向量相容 低功耗测试 测试数据压缩 双重压缩
下载PDF
双游程编码的无关位填充算法 被引量:6
17
作者 方昊 姚博 +1 位作者 宋晓笛 程旭 《电子学报》 EI CAS CSCD 北大核心 2009年第1期1-6,共6页
双游程编码是集成电路测试数据压缩的一种重要方法,可分为无关位填充和游程编码压缩两个步骤.现有文献大都着重在第二步,提出了各种不同的编码压缩算法,但是对于第一步的无关位填充算法都不够重视,损失了一定的潜在压缩率.本文首先分析... 双游程编码是集成电路测试数据压缩的一种重要方法,可分为无关位填充和游程编码压缩两个步骤.现有文献大都着重在第二步,提出了各种不同的编码压缩算法,但是对于第一步的无关位填充算法都不够重视,损失了一定的潜在压缩率.本文首先分析了无关位填充对于测试数据压缩率的重要性,并提出了一种新颖的双游程编码的无关位填充算法,可以适用于不同的编码方法,从而得到更高的测试数据压缩率.该算法可以与多种双游程编码算法结合使用,对解码器的硬件结构和芯片实现流程没有任何的影响.在ISCAS89的基准电路的实验表明,对于主流的双游程编码算法,结合该无关位填充算法后能提高了6%-9%的测试数据压缩率. 展开更多
关键词 集成电路测试 测试数据压缩 游程编码 无关位填充
下载PDF
应用扩展前缀编码的测试数据压缩方案 被引量:3
18
作者 时峰 梁华国 詹文法 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2008年第3期378-383,共6页
提出一种扩展前缀编码的测试数据压缩方案,采用变长到变长的编码方式对任意长度的0游程和1游程编码,代码字由前缀和尾部组成,用扩展的前缀表明编码的游程类型;不引入额外的标记位,并能有效地压缩芯片测试数据量.理论分析和实验结果表明... 提出一种扩展前缀编码的测试数据压缩方案,采用变长到变长的编码方式对任意长度的0游程和1游程编码,代码字由前缀和尾部组成,用扩展的前缀表明编码的游程类型;不引入额外的标记位,并能有效地压缩芯片测试数据量.理论分析和实验结果表明:扩展前缀编码能取得比FDR编码更高的压缩率,能够更好地适应于多样的编码对象.解压时使用一种特殊的计数器简化控制电路,解码电路硬件开销小且较易实现. 展开更多
关键词 测试数据压缩 压缩/解压 扩展前缀编码
下载PDF
利用整数存储无理数的测试数据编码压缩方法 被引量:6
19
作者 詹文法 梁华国 +2 位作者 程一飞 吴海峰 朱世娟 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2016年第9期1605-1612,共8页
针对集成电路测试过程中自动测试设备需要传输大量测试数据到被测芯片,浪费了大量的测试数据传输时间,不能降低芯片测试成本的情况,提出一种整数存储无理数的测试数据编码压缩方法.首先将测试数据按游程长度划分,默认第1个游程长度为小... 针对集成电路测试过程中自动测试设备需要传输大量测试数据到被测芯片,浪费了大量的测试数据传输时间,不能降低芯片测试成本的情况,提出一种整数存储无理数的测试数据编码压缩方法.首先将测试数据按游程长度划分,默认第1个游程长度为小数的个位,其他游程长度依次为小数的小数位,将测试数据转换成小数;然后提出用二分查找无理数的方法,将该小数转化成可以整数表示的无理数;最后存储无理数对应的整数表示m,l,k.该方法采取传输测试数据规律而不是测试数据本身的方法,理论上可以将整个测试集的存储转化成对单个或若干个无理数对应整数表示的存储.对部分ISCAS89标准电路中规模较大的时序电路进行实验,结果表明,在同样实验环境下,其压缩效果方面优于Golomb码、FDR码、EFDR码、MFVRCVB码等成熟的编码方法. 展开更多
关键词 测试数据压缩 无理数 静态编码 动态编码
下载PDF
利用少数相关位的SoC测试数据压缩方法 被引量:6
20
作者 欧阳一鸣 黄贵林 +2 位作者 梁华国 谢涛 黄正峰 《电子测量与仪器学报》 CSCD 2013年第1期76-82,共7页
随着系统芯片集成度的提高,芯片所需要的测试数据也越来越庞大,为解决由此带来的自动测试设备(ATE)存储容量和带宽之间的矛盾,提出了一种基于数据块之间极少数相同位或极少数不同位的测试数据压缩及解压算法。根据数据块之间这些... 随着系统芯片集成度的提高,芯片所需要的测试数据也越来越庞大,为解决由此带来的自动测试设备(ATE)存储容量和带宽之间的矛盾,提出了一种基于数据块之间极少数相同位或极少数不同位的测试数据压缩及解压算法。根据数据块之间这些极少数相同位或极少数不同位,低频次数据块与参与Huffman编码的高频次数据块取得相关性联系,并通过一定的方式共享其较短的哈夫曼码字,从而精简Huffman编码状态表,达到测试数据压缩的目的。与同类经典方案相比,实验表明该方案的平均压缩率提高了6.11%-22.89%,且算法简单。 展开更多
关键词 相关位 哈夫曼 测试数据压缩
下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部