期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于AES算法的FPGA高速实现
被引量:
2
1
作者
徐柏权
王昭顺
《信息与电脑(理论版)》
2009年第7期98-99,共2页
加密芯片采用AES算法实现,AES加密算法被认为是至今为止理论上最为成功的加密算法。该硬件实现具有较高的数据吞吐率,实现了对数据的快速加密解密。而对于加密/解密模块单独作为加密/解密运算部件,可以利用微处理器控制,也可以作为独立...
加密芯片采用AES算法实现,AES加密算法被认为是至今为止理论上最为成功的加密算法。该硬件实现具有较高的数据吞吐率,实现了对数据的快速加密解密。而对于加密/解密模块单独作为加密/解密运算部件,可以利用微处理器控制,也可以作为独立的专用系统应用。
展开更多
关键词
AES
FPGA
加密芯片
综合实现
原文传递
题名
基于AES算法的FPGA高速实现
被引量:
2
1
作者
徐柏权
王昭顺
机构
中国防卫科技学院信息工程系
北京科技大学信息工程学院计算机系
出处
《信息与电脑(理论版)》
2009年第7期98-99,共2页
文摘
加密芯片采用AES算法实现,AES加密算法被认为是至今为止理论上最为成功的加密算法。该硬件实现具有较高的数据吞吐率,实现了对数据的快速加密解密。而对于加密/解密模块单独作为加密/解密运算部件,可以利用微处理器控制,也可以作为独立的专用系统应用。
关键词
AES
FPGA
加密芯片
综合实现
Keywords
AES
FPGA
Encryption
chip
synthesize
and
implement
分类号
TP309.7 [自动化与计算机技术—计算机系统结构]
原文传递
题名
作者
出处
发文年
被引量
操作
1
基于AES算法的FPGA高速实现
徐柏权
王昭顺
《信息与电脑(理论版)》
2009
2
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部