期刊文献+

基于AES算法的FPGA高速实现 被引量:2

FPGA High-speed Implementation of AES
原文传递
导出
摘要 加密芯片采用AES算法实现,AES加密算法被认为是至今为止理论上最为成功的加密算法。该硬件实现具有较高的数据吞吐率,实现了对数据的快速加密解密。而对于加密/解密模块单独作为加密/解密运算部件,可以利用微处理器控制,也可以作为独立的专用系统应用。 AES encryption algorithm used to achieve security chip,AES encryption algorithm is considered the most successful theory so far of the encryption algorithm. The hardware implementation has a higher data throughput to achieve a fast data encryption and decryption. As for the encryption / decryption module as a separate encryption / decryption computing components can make use of microprocessor-controlled,it can be used as an independent application-specific systems.
出处 《信息与电脑(理论版)》 2009年第7期98-99,共2页 China Computer & Communication
关键词 AES FPGA 加密芯片 综合实现 AES FPGA Encryption chip Synthesize and Implement
  • 相关文献

同被引文献21

引证文献2

二级引证文献5

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部