期刊文献+
共找到35篇文章
< 1 2 >
每页显示 20 50 100
基于HyperLynx的高速DSP系统信号完整性仿真研究 被引量:15
1
作者 李成 程晓宇 +1 位作者 毕笃彦 朱威 《电子器件》 CAS 2009年第2期445-451,共7页
高速系统设计中,信号完整性重要性日益突出。在研究高速DSP系统设计现状和信号完整性要求基础上,借助I-BIS模型和HyperLynx仿真软件,对基于TMS320C6416的高速视频编码系统进行了完善的信号完整性分析和仿真,详细研究了系统中典型的端接... 高速系统设计中,信号完整性重要性日益突出。在研究高速DSP系统设计现状和信号完整性要求基础上,借助I-BIS模型和HyperLynx仿真软件,对基于TMS320C6416的高速视频编码系统进行了完善的信号完整性分析和仿真,详细研究了系统中典型的端接和串扰解决方案。大量前仿真和后仿真实验保证了实际系统的正常工作,同时为工程实践提供了有益借鉴。 展开更多
关键词 高速数字设计 信号完整性 HYPERLYNX IBIS模型
下载PDF
高速数字PCB板的信号完整性仿真与验证 被引量:12
2
作者 张召宾 宋宝 程建军 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2015年第6期778-782,864,共6页
高密度PCB(printed circuit board)设计中,高速时钟信号的信号完整性设计面临越来越大的挑战。针对该问题,文章研究了传输线的特性阻抗及其对信号传输延时的影响,利用Cadence的信号完整性分析软件Allegro PCB SI,对一款基于ARM的嵌入式... 高密度PCB(printed circuit board)设计中,高速时钟信号的信号完整性设计面临越来越大的挑战。针对该问题,文章研究了传输线的特性阻抗及其对信号传输延时的影响,利用Cadence的信号完整性分析软件Allegro PCB SI,对一款基于ARM的嵌入式运动控制平台的时钟信号存在的信号完整性(signal integrity,SI)问题进行了再现仿真,重点分析了信号反射与串扰现象及其产生原因,提出了减小时钟信号串扰和反射的措施;结合阻抗匹配原则,以嵌入式运动控制平台的SDRAM和USB时钟信号为例,利用Allegro PCB SI对并行端接、串行端接、改变线间距等方法进行了试验,试验结果表明,端接匹配的方法能有效地减小时钟信号的反射和串扰现象。 展开更多
关键词 ARM 时钟信号 信号上升时间 信号完整性 ALLEGRO PCB si软件
下载PDF
高速互连中信号完整性测试单元分析 被引量:13
3
作者 郝慈环 颜学龙 《国外电子测量技术》 2010年第5期38-42,共5页
介绍了高速互连中的信号完整性故障,主要探讨了由NMOS和PMOS管组成的内建高速互连检测单元,该单元用于对高速互连中的信号完整性故障进行测试。主要对已提出的2种故障检测单元进行了对比,分析了它们在信号完整性故障测试方面的不同特点... 介绍了高速互连中的信号完整性故障,主要探讨了由NMOS和PMOS管组成的内建高速互连检测单元,该单元用于对高速互连中的信号完整性故障进行测试。主要对已提出的2种故障检测单元进行了对比,分析了它们在信号完整性故障测试方面的不同特点,并用Hspice在有无噪声情况下进行了仿真,在理论分析和仿真结果方面显示了良好的一致性。 展开更多
关键词 高速互连 信号完整性 测试
下载PDF
IBIS建模和PCB信号完整性分析 被引量:9
4
作者 周博远 于立新 褚军舰 《微电子学与计算机》 CSCD 北大核心 2010年第10期111-113,共3页
随着数字系统中时钟频率的提高,PCB上的信号完整性也日益成为设计过程中不可忽略的问题.文中通过阐述IBIS模型的建立和PCB板上信号完整性的分析,介绍了一种必要的基于IBIS模型建立的信号完整性仿真及分析方法,例举了时钟网络设计的反射... 随着数字系统中时钟频率的提高,PCB上的信号完整性也日益成为设计过程中不可忽略的问题.文中通过阐述IBIS模型的建立和PCB板上信号完整性的分析,介绍了一种必要的基于IBIS模型建立的信号完整性仿真及分析方法,例举了时钟网络设计的反射仿真结果对比. 展开更多
关键词 PCB 信号完整性 行为级模型 IBIS建模
下载PDF
高速PCB设计中信号完整性的仿真与分析 被引量:8
5
作者 肖汉波 《电讯技术》 2006年第5期109-113,共5页
讨论了高速PCB设计中涉及的定时、反射、串扰、振铃等信号完整性(SI)问题,结合CA-DENCE公司提供的高速PCB设计工具Specctraquest和Sigxp,对一采样率为125 MHz的AD/DAC印制板进行了仿真和分析,根据布线前和布线后的仿真结果设置适当的约... 讨论了高速PCB设计中涉及的定时、反射、串扰、振铃等信号完整性(SI)问题,结合CA-DENCE公司提供的高速PCB设计工具Specctraquest和Sigxp,对一采样率为125 MHz的AD/DAC印制板进行了仿真和分析,根据布线前和布线后的仿真结果设置适当的约束条件来控制高速PCB的布局布线,从各个环节上保证高速电路的信号完整性。 展开更多
关键词 高速PCB 信号完整性 EDA工具 仿真 分析
下载PDF
高速PCB信号完整性仿真分析 被引量:6
6
作者 王显跃 张群英 《微计算机信息》 北大核心 2008年第16期220-221,246,共3页
随着PCB设计越来越复杂,设计周期越来越短,信号完整性仿真分析正变得越来越重要。本文简介了信号完整性针对的基本问题,介绍了基于信号完整性仿真分析的高速PCB设计方法,并结合一个高速PCB设计案例,给出仿真分析的流程和分析结果。
关键词 信号完整性 信号完整性仿真 IBIS 串扰
下载PDF
高速数据采集系统的信号完整性分析 被引量:6
7
作者 郭霞 杨涛 张浩 《电子科技》 2008年第1期31-33,共3页
信号完整性已经成为了高速数字PCB设计所关心的主要问题。文中简述了基于IBIS模型的信号完整性仿真分析的基本概念及其流程,并分析了基于IBIS模型的高速数据采集系统的信号完整性问题,利用仿真结果对设计进行修改。说明高速电路设计中... 信号完整性已经成为了高速数字PCB设计所关心的主要问题。文中简述了基于IBIS模型的信号完整性仿真分析的基本概念及其流程,并分析了基于IBIS模型的高速数据采集系统的信号完整性问题,利用仿真结果对设计进行修改。说明高速电路设计中采用基于信号完整性仿真设计是必要的,也是可行的。 展开更多
关键词 信号完整性 IBIS模型 高速设计 延时 过冲
下载PDF
基于CPCI总线的高速大容量通用信号处理机 被引量:5
8
作者 刘小刚 张圆圆 杨汝良 《数据采集与处理》 CSCD 北大核心 2008年第3期347-351,共5页
利用ADSP-TS201和Virtex-4 FPGA构建高性能分布式并行信号处理机。介绍了处理机的原理、结构和性能指标。采用点对点互连的松耦合结构,具有平衡的处理、存储、传输能力;采用CPCI总线作为主机接口,利用FPGA设计板间自定义LVDS传输接口,... 利用ADSP-TS201和Virtex-4 FPGA构建高性能分布式并行信号处理机。介绍了处理机的原理、结构和性能指标。采用点对点互连的松耦合结构,具有平衡的处理、存储、传输能力;采用CPCI总线作为主机接口,利用FPGA设计板间自定义LVDS传输接口,具有良好的可扩展性。系统具有14.4 GFLOPS的峰值浮点运算能力和4 GBytes的SDRAM扩展能力,适合高数据流连续实时信号处理。最后介绍了该处理机在合成孔径雷达(SAR)实时成像中的应用。 展开更多
关键词 并行处理 ADSP—TS201 CPCI 信号完整性(si)
下载PDF
高速电路板的电磁兼容性分析 被引量:3
9
作者 易利 蔺安坤 《印制电路信息》 2009年第7期38-40,69,共4页
文章介绍了基于信号完整性(SI)、电源完整性(PI)与电磁兼容性(EMI)的高速PCB的设计方法,并利用Cadence软件针对高速PCB设计中的信号完整性、电源完整性及电磁兼容性中的基本问题进行仿真与分析。
关键词 信号完整性 电源完整性 电磁兼容性
下载PDF
一种适用于同步开关噪声抑制的共面电磁带隙新结构 被引量:5
10
作者 陈朋 汝岩 廖立科 《电子与信息学报》 EI CSCD 北大核心 2014年第11期2775-2780,共6页
该文根据电磁带隙结构的带隙形成机理及共面电磁带隙结构等效电路分析模型,通过引入新型的C-型桥接连线及开槽设计,提出了一种适用于高速电路同步开关噪声(SSN)抑制的带有狭缝的共面C-型桥电磁带隙(CBS-EBG)结构。实测结果表明,在抑制... 该文根据电磁带隙结构的带隙形成机理及共面电磁带隙结构等效电路分析模型,通过引入新型的C-型桥接连线及开槽设计,提出了一种适用于高速电路同步开关噪声(SSN)抑制的带有狭缝的共面C-型桥电磁带隙(CBS-EBG)结构。实测结果表明,在抑制深度为-40 d B时,阻带范围为296 MHz^15 GHz,与LBS-EBG结构相比,在保持高频段SSN抑制性能的同时,阻带下限截止频率由432 MHz下降至296 MHz,有效降低了带隙中心频率。研究了局部拓扑下的信号传输特性,结果表明,当采用局部拓扑并选择合适的走线策略时,该结构在保持良好的SSN抑制性能的同时,能够实现较好的信号完整性。 展开更多
关键词 电磁带隙 信号完整性 电源完整性 同步开关噪声 阻带
下载PDF
基于SI仿真的高速数字系统设计方法研究 被引量:1
11
作者 颜露新 张天序 +1 位作者 钟胜 张贵清 《计算机应用研究》 CSCD 北大核心 2006年第1期60-62,共3页
高速数字设计方法不同于传统的数字系统设计方法,需要考虑高速信号互连中出现的信号完整性(SI)问题。总结了高速数字设计流程,介绍了基于SI仿真的高速数字系统设计方法,最后给出了基于ADSP-TS101的高速DSP系统设计实例。
关键词 信号完整性(si) si仿真分析 总线拓扑 DSP并行系统
下载PDF
高速电路板的信号完整性设计与仿真 被引量:5
12
作者 阮琼 廖红华 《湖北民族学院学报(自然科学版)》 CAS 2010年第4期446-449,共4页
提出了一种高速电路板信号完整性设计与仿真分析方法.介绍了信号完整性基本理论以及基于仿真软件Hyperlynx的信号完整性仿真流程,重点讨论了如何采用高速PCB设计方法保证高速数采模块的信号完整性,并对在此方法下所设计电路板的关键网... 提出了一种高速电路板信号完整性设计与仿真分析方法.介绍了信号完整性基本理论以及基于仿真软件Hyperlynx的信号完整性仿真流程,重点讨论了如何采用高速PCB设计方法保证高速数采模块的信号完整性,并对在此方法下所设计电路板的关键网络进行了IBIS模型仿真.仿真结果表明:采用该方法能有效实现数据采集模块信号完整性的设计及仿真. 展开更多
关键词 信号完整性 PCB设计 Hyperlynx仿真 IBIS模型仿真
下载PDF
多层PCB中高速信号传输路径的优化与仿真分析
13
作者 陈巍 《通信电源技术》 2024年第17期31-34,共4页
针对多层印刷电路板(Printed Circuit Board,PCB)中高速信号传输路径优化问题,文章进行了系统性研究。采用高级设计工具与仿真软件,对多层PCB的高速信号传输路径进行优化设计和仿真分析,旨在解决信号完整性(Signal Integrity,SI)和电磁... 针对多层印刷电路板(Printed Circuit Board,PCB)中高速信号传输路径优化问题,文章进行了系统性研究。采用高级设计工具与仿真软件,对多层PCB的高速信号传输路径进行优化设计和仿真分析,旨在解决信号完整性(Signal Integrity,SI)和电磁兼容性(Electro Magnetic Compatibility,EMC)问题。研究结果表明,优化后的传输路径显著提升了信号传输质量,降低了信号反射和串扰,信号传输速率达到10 Gb/s,信号损耗减少了15%。本研究的创新之处在于引入了多目标优化算法,并结合仿真工具实现了传输路径的精确优化,提高了多层PCB在高速信号传输中的性能和可靠性,具有重要的工程应用价值。 展开更多
关键词 高速信号传输 多层印刷电路板(PCB) 信号完整性(si) 电磁兼容性(EMC)
下载PDF
基于FPGA的高速高密度PCB设计中的信号完整性分析 被引量:4
14
作者 韩刚 耿征 《计算机应用》 CSCD 北大核心 2010年第10期2853-2856,2860,共5页
根据摩尔定律,高速高密度印刷电路板(PCB)的设计变得越来越复杂。针对大型或特大型高速高密度PCB设计中信号完整性的一些关键问题,如:PCB层叠、传输线类型、特征阻抗计算、互连拓扑结构、端接技术、延迟匹配、串扰分析、差分布线等,通... 根据摩尔定律,高速高密度印刷电路板(PCB)的设计变得越来越复杂。针对大型或特大型高速高密度PCB设计中信号完整性的一些关键问题,如:PCB层叠、传输线类型、特征阻抗计算、互连拓扑结构、端接技术、延迟匹配、串扰分析、差分布线等,通过理论分析、仿真验证、工程实践相结合的方式进行讨论,并给出相应的解决方法或设计规则。在此基础上,给出现场可编程门阵列(FPGA)多层PCB板设计原则。具体工程实验证明,在这些规则或机制的驱动下,高速高密度PCB的设计能够获得良好的实际效果。 展开更多
关键词 印刷电路板 信号完整性 阻抗控制 差分线 现场可编程门阵列
下载PDF
千兆SFP光信号收发卡高速电路PCB仿真设计 被引量:2
15
作者 罗伟 《成都信息工程学院学报》 2008年第4期438-441,共4页
针对数字电路工作频率增加而出现的信号完整性(SI)问题,介绍了利用SI仿真设计来进行高速数字电路设计的方法。并给出了基于SI仿真指导千兆SFP(Small Form-Factor Pluggable Optical Transceiver)光信号收发卡电路设计的实例。
关键词 信号完整性(si) si仿真 SFP
下载PDF
CoWoS载板的解锁策略与设计能力验证
16
作者 毛忠宇 叶子 《印制电路信息》 2024年第12期1-4,共4页
复杂小芯片载板设计完成并由外包公司交付后,收到的载板设计文件存在文件保存功能的限制。介绍了一种解决方案来解除这种限制,从而允许利用设计文件进行电、热、应力等仿真,便于后续的升级、优化,以及设计质量的检验。在解除功能限制后... 复杂小芯片载板设计完成并由外包公司交付后,收到的载板设计文件存在文件保存功能的限制。介绍了一种解决方案来解除这种限制,从而允许利用设计文件进行电、热、应力等仿真,便于后续的升级、优化,以及设计质量的检验。在解除功能限制后对其中2对差分信号线进行信号完整性仿真,将仿真结果与载板设计服务公司的仿真结果进行比较,显示两者仿真结果非常接近。 展开更多
关键词 小芯片 载板 转接板 子图 信号完整性
下载PDF
功率管高频驱动回路参数优化研究 被引量:3
17
作者 谢佳明 金建辉 +2 位作者 谢鹤龄 杨宽 李盛洪 《自动化仪表》 CAS 2021年第10期64-68,73,共6页
高频、大功率一直是功率电路的发展方向提高工作频率的主要方法,一是通过功率管的更新迭代,减小输入电容及增强其耐用、耐应力能力;二是适度增强驱动电路的驱动性能通过分析功率管有源等效驱动回路.对驱动冋路参数进行理想化建模、分析... 高频、大功率一直是功率电路的发展方向提高工作频率的主要方法,一是通过功率管的更新迭代,减小输入电容及增强其耐用、耐应力能力;二是适度增强驱动电路的驱动性能通过分析功率管有源等效驱动回路.对驱动冋路参数进行理想化建模、分析和仿真、在此基础上,提出在不改变功率管及驱动电压的情况下,通过优化驱动冋路参数和提升驱动电路性能,提升驱动电路输出电流,减小驱动电路延时和完善驱动电路电磁兼容(EMC)设让的方法。该设计可有效提高功率管工作频率及其可靠性,选取Infineon的FS75R12KT3模块有源等效模型参数为例,进行PLECS仿真对比试验。试验结果表明,在保证驱动电路输出电流足够的前提下,相比传统驱动回路参数,优化的驱动回路参数可有效提高绝缘栅双极型晶体管(IGBT)的工作频率,且在大功率工作条件下可靠性较高。该研究进一步拓宽了驱动电路的普适性. 展开更多
关键词 功率管 绝缘栅双极型晶体管 高频 大功率 驱动回路参数 电磁兼容 信号完整性 电源完整性
下载PDF
介质型EBG结构对同步开关噪声抑制的有限元分析 被引量:3
18
作者 熊祥 胡玉生 《微波学报》 CSCD 北大核心 2019年第3期41-45,共5页
研究了介质型电磁带隙结构对高速电路中电源/地平面间同步开关噪声的抑制作用。该介质型电磁带隙结构在抑制同步开关噪声的同时未破坏高速信号的电流返回路径,使高速信号的信号完整性得以保持。利用电磁场有限元方法将电源/地平面间同... 研究了介质型电磁带隙结构对高速电路中电源/地平面间同步开关噪声的抑制作用。该介质型电磁带隙结构在抑制同步开关噪声的同时未破坏高速信号的电流返回路径,使高速信号的信号完整性得以保持。利用电磁场有限元方法将电源/地平面间同步开关噪声抑制的三维问题转化成二维问题进行处理,提高了计算效率。分析了介质型电磁带隙结构的介电常数对噪声抑制带宽的影响,利用了三维全波电磁场仿真软件HFSS对二维数值结果进行仿真验证,仿真结果与数值计算结果基本吻合,验证了二维数值算法的正确性。 展开更多
关键词 电源完整性 信号完整性 二维有限元法 同步开关噪声 介质型电磁带隙结构
下载PDF
高速串行RapidIO总线背板信号完整性仿真研究 被引量:3
19
作者 李彦 吴培明 寇小明 《鱼雷技术》 2011年第3期167-171,共5页
信号完整性(SI)是高速电路设计面临的一个主要问题。对109 Hz以上高速信号的信号完整性问题从原理上进行了详细分析,并针对损耗、串扰、反射等因素提出了改善信号完整性的方法。在高速串行RapidIO总线背板的设计中,探索出一套利用HyperL... 信号完整性(SI)是高速电路设计面临的一个主要问题。对109 Hz以上高速信号的信号完整性问题从原理上进行了详细分析,并针对损耗、串扰、反射等因素提出了改善信号完整性的方法。在高速串行RapidIO总线背板的设计中,探索出一套利用HyperLynx工具进行仿真分析和设计验证的方法,即利用前仿真工具LineSim对影响信号完整性的主要参数进行评估,形成设计指导数据;利用后仿真工具BoardSim对布线后的高速背板进行验证,从理论上证明了高速串行RapidIO总线背板的设计是可行的。 展开更多
关键词 信号完整性 高速串行RapidIO总线 背板 HYPERLYNX
下载PDF
高速电路中地弹噪声抑制的研究 被引量:2
20
作者 徐晓非 冯一军 《微波学报》 CSCD 北大核心 2014年第3期32-36,共5页
研究了高速电路领域中的一类重要的电源完整性问题,即电源地平面之间激发的地弹噪声问题。地弹噪声的存在严重破坏了电源/地平面的完整性,导致供电电压幅度的不稳定,严重之时甚至导致电路的误判。针对这一问题,设计了一种超宽带电磁带... 研究了高速电路领域中的一类重要的电源完整性问题,即电源地平面之间激发的地弹噪声问题。地弹噪声的存在严重破坏了电源/地平面的完整性,导致供电电压幅度的不稳定,严重之时甚至导致电路的误判。针对这一问题,设计了一种超宽带电磁带隙结构。实验结果表明,这种电磁带隙结构可以在0.5~5.5GHz(11倍频程)频段内实现优于30dB的噪声抑制能力。文章还探讨了带隙结构作为电源平面时信号传输的完整性。研究表明,如果电路工作频率高达GHz或更高,在电源/地平面采用这种带隙结构,可以有效地避免地弹噪声带来的影响,并保证电源和信号的完整性。 展开更多
关键词 电源完整性 信号完整性 地弹噪声 电磁带隙结构
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部