期刊文献+
共找到54篇文章
< 1 2 3 >
每页显示 20 50 100
SoC功能验证的特点和方法 被引量:7
1
作者 徐英伟 刘佳 《微处理机》 2006年第2期11-13,共3页
简要分析了传统集成电路(ASIC)验证方法的特点以及将这些方法应用于系统级芯片(SoC)验证时所面临的问题。在此基础上,论述说明了模块级验证是提高SoC验证效率的基础;而基于随机测试激励的验证方法能够提升SoC的功能验证的覆盖率。另外,... 简要分析了传统集成电路(ASIC)验证方法的特点以及将这些方法应用于系统级芯片(SoC)验证时所面临的问题。在此基础上,论述说明了模块级验证是提高SoC验证效率的基础;而基于随机测试激励的验证方法能够提升SoC的功能验证的覆盖率。另外,还介绍了用于SoC功能验证的关键方法,包括断言和RTL形式验证,Farm,随机化测试激励和功能覆盖等。 展开更多
关键词 系统级芯片 设计 功能验证 断言 功能测试 随机测试激励
下载PDF
三种SoC片上总线的分析与比较 被引量:10
2
作者 张丽媛 章军 陈新华 《山东科技大学学报(自然科学版)》 CAS 2005年第2期66-69,共4页
随着以IP核复用为基础的SoC设计技术的发展,工业界及研究组织正积极从事相关IP互联标准方案的制定工作。本文介绍了目前SoC设计中常用的三种片上总线标准,即IBM公司的CoreConnect总线、ARM公司的AMBA总线和OCPIP组织的OCP总线,重点分析... 随着以IP核复用为基础的SoC设计技术的发展,工业界及研究组织正积极从事相关IP互联标准方案的制定工作。本文介绍了目前SoC设计中常用的三种片上总线标准,即IBM公司的CoreConnect总线、ARM公司的AMBA总线和OCPIP组织的OCP总线,重点分析和比较了它们的特性,并针对它们不同的特点,阐述其合适的应用领域。 展开更多
关键词 soc(system-on-chip) 片上总线 IP(Intellectual Property)核 可复用设计
下载PDF
用于水质检测的微传感器及微系统 被引量:13
3
作者 卞贺明 夏善红 《微纳电子技术》 CAS 北大核心 2009年第6期350-357,共8页
着重介绍了用于水质检测的电化学、声学、光学三种类型微传感器以及微分析系统、微传感片上系统两类微系统的基本原理、特点和研究进展;比较了不同类型微传感器的性能差异;讨论了目前水质检测微传感器及微系统在研究中存在的主要问题及... 着重介绍了用于水质检测的电化学、声学、光学三种类型微传感器以及微分析系统、微传感片上系统两类微系统的基本原理、特点和研究进展;比较了不同类型微传感器的性能差异;讨论了目前水质检测微传感器及微系统在研究中存在的主要问题及解决方法,并对其未来的发展前景进行了展望。 展开更多
关键词 水质检测 微传感器 微分析系统 片上实验室 片上系统
下载PDF
结合覆盖率驱动技术的RVM验证方法学在SOC验证中的应用 被引量:12
4
作者 陈辉 申敏 刘树军 《微计算机信息》 北大核心 2006年第09Z期113-115,229,共4页
本文首先介绍RVM验证方法学和覆盖率驱动技术,然后详细分析如何使用结合覆盖率驱动技术的RVM验证方法学对SOC(SystemOnChip)进行完备的功能验证,最后探讨如何利用此方法学提高验证的效率。
关键词 soc 被验证模块 功能模块 RVM验证方法学 RVM验证平台 覆盖率驱动
下载PDF
SoC及其应用 被引量:9
5
作者 黄晓林 梁玉红 《广东自动化与信息工程》 2003年第3期7-10,共4页
介绍SoC和SoPC的功能特性及其应用,SoC技术的研究、发展和应用对社会信息化建设有重大意义。
关键词 超大规模集成电路 印制板 片上系统 soc 功能特性
下载PDF
SOC测试中BIST的若干思考 被引量:5
6
作者 王新安 吉利久 《微电子学与计算机》 CSCD 北大核心 2003年第10期41-44,47,共5页
文章简述SOC测试中BIST的优势,结合SOC设计与测试的相关标准,探讨BIST的发展。
关键词 soc 测试 BIST 集成电路 设计 数字电路 模拟电路
下载PDF
基于FPGA的全数字锁相环的设计 被引量:8
7
作者 王文理 张霞 《电子设计工程》 2009年第1期39-40,43,共3页
简单介绍了全数字锁相环(ADPLL)的结构和工作原理,提出一种在FPGA的基础上可增大全数字锁相环同步范围的设计方法,并给出了部分verilog HDL设计程序的代码和仿真波形。
关键词 FPGA ADPLL(全数字锁相环) VERILOGHDL soc(片上系统)
下载PDF
基于ISE开发系统的FPGA器件的设计与实现 被引量:2
8
作者 刘达 龚建荣 《微电子技术》 2003年第2期35-42,共8页
ISE是Xilinx公司最新推出的业界功能极为强大的可编程逻辑器件开发工具 ,本文通过一个设计实现计数器的实例 ,细致地介绍了ISE的设计流程和实现方案。
关键词 集成综合环境 系统级芯片 超高速集成电路硬件描述语言 现场可编程门阵列 复杂可编程逻辑器件
下载PDF
从系统结构看Cygnal C8051 FXXX系列单片机 被引量:4
9
作者 陈卫兵 《微电子技术》 2003年第6期40-41,28,59,共4页
通过CygnalC80 51FXXX系列单片机与标准 80 51单片机的系统结构的比较 ,介绍了CygnalC80 51FXXX系列单片机在系统结构方面关键性的改进 ,从而有助于掌握CygnalC80 51FXXX系列单片机的特点 。
关键词 单片机 soc 存贮器 接口 系统结构
下载PDF
集成电路设计制造技术的发展分析 被引量:5
10
作者 葛仁华 耿丽 杨永昌 《微电子技术》 2003年第6期5-8,共4页
随着电路集成工艺、微电子技术的发展 ,集成电路其集成度日益提高 ,一直到 10亿门 ,芯片最小线宽到纳米级 ,同时集成工艺和其他学科相结合 ,诞生了新的学科。对于更高的集成度的芯片设计 ,复杂度加大 ,基于IP核的片上系统 (SOC)设计技... 随着电路集成工艺、微电子技术的发展 ,集成电路其集成度日益提高 ,一直到 10亿门 ,芯片最小线宽到纳米级 ,同时集成工艺和其他学科相结合 ,诞生了新的学科。对于更高的集成度的芯片设计 ,复杂度加大 ,基于IP核的片上系统 (SOC)设计技术基本解决了当前的设计难题 。 展开更多
关键词 集成电路 IC 微电子 片上系统 soc IP核 设计技术 制造技术
下载PDF
SOC技术在电子设计中的发展 被引量:3
11
作者 张艳 胡桂 《安阳工学院学报》 2007年第1期21-23,共3页
随着集成电路设计复杂度的提高以及产品投放市场的周期要求越来越短,传统的集成电路设计方法不再满足要求,因此SOC应运而生。介绍SOC的功能特性及其应用,SOC技术的研究、发展和应用对社会信息化建设有重大意义。
关键词 片上系统 电子设计 soc技术 应用
下载PDF
高性能低功耗微控制器IP软核设计综述 被引量:4
12
作者 王国平 周端 《计算机应用研究》 CSCD 北大核心 2003年第2期1-3,16,共4页
介绍了IP核复用技术及微控制器的发展趋势,探讨了国内外微控制器芯片设计的现状;提出建立高性能、低功耗微控制器IP核库是我国IC设计业的一个发展方向。
关键词 高性能低功耗微控制器 IP软核 设计 MCU soc 超大规模集成电路 复用技术
下载PDF
数字锁相环的ASIC设计 被引量:2
13
作者 王勉华 程勇 傅永耀 《西安科技大学学报》 CAS 北大核心 2005年第2期232-235,共4页
根据锁相环的特点,提出了利用ASIC算法设计数字锁相环DPLL。在对其进行严格数学推导和分析的基础上,在FPGA上得以实现。从原理上分析了稳态误差的减小和稳态建立的过程,最后给出了利用VHDL语言编程仿真的结果。整个系统的锁相环部分达... 根据锁相环的特点,提出了利用ASIC算法设计数字锁相环DPLL。在对其进行严格数学推导和分析的基础上,在FPGA上得以实现。从原理上分析了稳态误差的减小和稳态建立的过程,最后给出了利用VHDL语言编程仿真的结果。整个系统的锁相环部分达到了锁定速度快、相位抖动小、锁定精度高的结果。 展开更多
关键词 数字锁相环 ASIC设计 DPLL 算法设计 数学推导 FPGA 稳态误差 语言编程 VHDL 相位抖动 锁定
下载PDF
基于NOIS处理器的定制硬件技术研究
14
作者 刘元元 《自动化博览》 2023年第4期76-79,共4页
基于系统级FPGA的SOPC嵌入式设计特点,采用SOPC Builder设计工具可以有选择地将处理器、存储器、I/O等系统设计所需的IP组件集成到FPGA器件上,也可以通过自定义用户逻辑集成到FPGA器件上,从而构建高效SOC。本文分析了嵌入式处理器NOIS... 基于系统级FPGA的SOPC嵌入式设计特点,采用SOPC Builder设计工具可以有选择地将处理器、存储器、I/O等系统设计所需的IP组件集成到FPGA器件上,也可以通过自定义用户逻辑集成到FPGA器件上,从而构建高效SOC。本文分析了嵌入式处理器NOIS软核特性,并给出了基于NOIS内核的SOPC软硬件开发流程和自定义用户逻辑的软硬件设计过程。 展开更多
关键词 FPGA 片上系统 可编程片上系统 NOIS软核
下载PDF
基于高速SOC的FFT频谱分析仪的设计 被引量:1
15
作者 熊心美 陆勇 李广波 《电测与仪表》 北大核心 2009年第1期54-56,60,共4页
本文硬件上采用C8051F060及其自带的高速ADC和DMA控制器,以及外部高速RAM来采集信号,软件上结合FFT(快速傅立叶变换)算法和自相关函数,设计了频谱分析仪。由于C8051F060的出色表现,结合查表方式的FFT运算,使得基于高速SOC的频谱分析仪... 本文硬件上采用C8051F060及其自带的高速ADC和DMA控制器,以及外部高速RAM来采集信号,软件上结合FFT(快速傅立叶变换)算法和自相关函数,设计了频谱分析仪。由于C8051F060的出色表现,结合查表方式的FFT运算,使得基于高速SOC的频谱分析仪性能大大提高。该频谱分析仪最终实现了对信号的频谱分析,并实现了失真分析以及周期性检测等功能。 展开更多
关键词 FFT soc(system on chip) 频谱分析 C8051F060
下载PDF
SoC软硬件协同设计方法和技术简析 被引量:3
16
作者 王瑞明 《电子与封装》 2009年第12期41-45,共5页
集成电路制造技术的迅速发展已经可以把一个完整的电子系统集成到一个芯片上,即所谓的系统级芯片(Systemonachip,简称SoC)。随着其规模的不断增大,如何缩短开发时间、提高开发效率,是当今SoC设计领域中关注的问题之一。传统的设计方法... 集成电路制造技术的迅速发展已经可以把一个完整的电子系统集成到一个芯片上,即所谓的系统级芯片(Systemonachip,简称SoC)。随着其规模的不断增大,如何缩短开发时间、提高开发效率,是当今SoC设计领域中关注的问题之一。传统的设计方法是将硬件和软件分开来设计,在硬件设计完成并生产出样片后才能调试。软硬件协同设计则是代表系统的软件和硬件部分的协作开发过程。对比传统方法,设计工程师能够在设计早期进行调试,可以较早地进行软硬件的整合。软硬件协同设计是一种正在发展中的设计方法,文章讨论了其发展的背景过程以及一般的设计方法和所需注意的事项。 展开更多
关键词 集成电路 soc(system on a chip) 软硬件协同设计
下载PDF
面向逻辑设计的SDRAM控制器性能度量模型 被引量:3
17
作者 潘光荣 王沁 +1 位作者 齐悦 余美强 《计算机应用研究》 CSCD 北大核心 2009年第9期3432-3435,共4页
以SDRAM控制器为研究对象,探讨硬件逻辑设计时其性能度量的方法,通过建立一个硬件时钟周期级上的SDRAM控制器性能度量模型,在硬件逻辑实现的层次上实现了SDRAM控制器性能的评估。根据该性能度量模型,既可以分析已有设计的性能,又可以启... 以SDRAM控制器为研究对象,探讨硬件逻辑设计时其性能度量的方法,通过建立一个硬件时钟周期级上的SDRAM控制器性能度量模型,在硬件逻辑实现的层次上实现了SDRAM控制器性能的评估。根据该性能度量模型,既可以分析已有设计的性能,又可以启发SDRAM控制器的优化方案。在双向有线数字电视信道SoC系统平台上应用该度量模型对三个AMBA总线接口的SDRAM控制器实现方案的性能进行分析,从而验证该性能度量模型适用于评估和指导SDRAM控制器的设计。该实验方法还可以用来评价各个不同IP核提供商提供的SDRAM控制器IP核,以及评估SoC系统中一些其他IP核的性能。依据模型给出的量化分析信息,对优化设计具有启发性。 展开更多
关键词 SDRAM控制器 性能度量 逻辑设计 片上系统 IP核 AMBA总线
下载PDF
一种可重用于不同总线的验证IP的方法 被引量:3
18
作者 李树杰 张志敏 《山东科技大学学报(自然科学版)》 CAS 2005年第2期70-73,共4页
随着市场压力逐渐增大,设计验证的效率已经成为芯片设计领域中关注的焦点之一。传统的设计验证方法已经很难满足当前对芯片设计的要求,本文提出了一种综合了多种验证方法的可重用于不同总线的验证IP的方法来提高对IP设计验证的效率。
关键词 片上系统、设计验证、验证IP
下载PDF
可编程定时计数器8254的IP软核设计 被引量:2
19
作者 张义伟 韩威 《舰船电子工程》 2005年第2期68-71,共4页
介绍了VHDL语言在可编程定时计数器82 5 4设计中的具体应用,说明实现电子电路设计自动化(EDA)
关键词 IP soc HDL
下载PDF
Verigy 93000 SoC测试系统及测试中偏置电流的实现 被引量:3
20
作者 陶新萱 《电子工业专用设备》 2011年第1期4-6,共3页
Verigy 93000 SoC测试系统是一个低成本、可扩展的单一测试平台,它是满足SoC全面发展需要的芯片测试系统解决方案。概括介绍了93000自动测试系统(ATE),并讨论了其偏置电流的实现方法。
关键词 系统单芯片 芯片测试 偏置电流 自动测试系统
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部