期刊文献+
共找到18篇文章
< 1 >
每页显示 20 50 100
基于SoPC的嵌入式数字频率计设计与实现 被引量:15
1
作者 武卫华 郑诗程 《电子测量与仪器学报》 CSCD 2010年第2期172-178,共7页
设计基于SoPC技术的嵌入式数字频率计实现方案。该方案以Altera公司的EP1C6芯片作为设计载体,将IP软核、NiosⅡCPU等功能模块嵌入其中,采用硬件语言描述、参数选择配置、功能裁剪定制等多种设计方式和软硬件协同开发手段,在单片FPGA上... 设计基于SoPC技术的嵌入式数字频率计实现方案。该方案以Altera公司的EP1C6芯片作为设计载体,将IP软核、NiosⅡCPU等功能模块嵌入其中,采用硬件语言描述、参数选择配置、功能裁剪定制等多种设计方式和软硬件协同开发手段,在单片FPGA上构建了整个测频系统硬件,具有精度高、功耗小、成本低、体小便携、工作可靠、开发效率高等特点,是嵌入式应用系统设计的一次有益尝试。文中详细阐述了利用集成开发平台QuartusⅡ进行系统硬件设计和软件调试的思路与过程。 展开更多
关键词 SOPC技术 IP软核 nioscpu 等精度测频
下载PDF
单片数控信号发生系统的SoPC技术设计与实现 被引量:4
2
作者 唐颖 杨海波 《自动化仪表》 CAS 2008年第4期52-55,59,共5页
设计了一种微型多功能数控函数发生器,采用了嵌入式微处理器NiosⅡ和QuartusⅡ等应用软件来完成设计,利用NiosⅡ可配置、可优化的特点,将系统所需的各逻辑部件植入到一个FPGA芯片之中。并通过Avalon总线将NiosⅡ的Avalon总线主端口(指... 设计了一种微型多功能数控函数发生器,采用了嵌入式微处理器NiosⅡ和QuartusⅡ等应用软件来完成设计,利用NiosⅡ可配置、可优化的特点,将系统所需的各逻辑部件植入到一个FPGA芯片之中。并通过Avalon总线将NiosⅡ的Avalon总线主端口(指令和数据的控制端口)与外设的功能选择按键及LED显示部件等连接,具有可裁减、可扩充、能耗低的特点,且实现了软硬件系统在线可编程的片上系统(SoPC)功能。 展开更多
关键词 nioscpu Quartus软件 可编程片上系统(SoPC) 函数发生器 可重构Avalon总线
下载PDF
基于FPGA的高速图像处理系统设计 被引量:2
3
作者 李勇 许军 +1 位作者 张新喜 邢红涛 《装甲兵工程学院学报》 2008年第3期54-58,共5页
针对坦克图像处理中存在的系统集成度不高、处理速度较慢等问题,设计了一种基于FPGA的高速图像处理系统。该系统通过在FPGA上配置Nios Ⅱ软核处理器以及图像采集、处理和显示等功能模块来实现其主要硬件电路,并结合系统的软件设计实现... 针对坦克图像处理中存在的系统集成度不高、处理速度较慢等问题,设计了一种基于FPGA的高速图像处理系统。该系统通过在FPGA上配置Nios Ⅱ软核处理器以及图像采集、处理和显示等功能模块来实现其主要硬件电路,并结合系统的软件设计实现了多路图像信号的采集以及图像的放大/缩小、裁剪和叠加显示等功能。由于采用了可编程芯片和并行处理技术,该系统具有集成度高、维修性好、图像处理速度快和实时性强等优点。 展开更多
关键词 坦克 图像处理 FPGA nios cpu
原文传递
基于NiosII的红外图像处理系统设计 被引量:2
4
作者 邱翰 桑农 李立 《微电子学》 CAS CSCD 北大核心 2006年第2期241-244,共4页
介绍了基于FPGA内嵌NiosII处理器的红外图像处理系统的实现方法;具体阐述了该红外图像处理系统的总体结构、基于NiosII的多CPU工作原理、红外图像处理算法的处理流程和实现方法。通过与传统DSP系统的比较分析,指出该系统的优点与缺点。
关键词 nios FPGA SOPC 多处理器 红外图像处理
下载PDF
基于NiosⅡ片上可编程系统(SOPC)实现的雷达监控系统 被引量:3
5
作者 谢东辉 齐伟民 《中国科学院研究生院学报》 CAS CSCD 北大核心 2010年第1期63-69,共7页
介绍了一种基于NiosⅡ嵌入式处理器实现的雷达监控系统,并详细说明了其可编程系统(SOPC)(system on programmable chip)的硬件构建过程和软件设计流程.本设计采用Cyclone Ⅱ系列FPGA作为核心硬件,在FPGA上构建了基于高性能32位嵌入式Nio... 介绍了一种基于NiosⅡ嵌入式处理器实现的雷达监控系统,并详细说明了其可编程系统(SOPC)(system on programmable chip)的硬件构建过程和软件设计流程.本设计采用Cyclone Ⅱ系列FPGA作为核心硬件,在FPGA上构建了基于高性能32位嵌入式NiosⅡ处理器的片上SOPC;在NiosⅡ IDE环境下开发出SOPC的应用软件.与传统的监控系统相比,本方案拥有更高的集成度、更快的数据传输速度,以及较小的体积和功耗. 展开更多
关键词 雷达监控系统 可编程片上系统 nios处理器 现场可编程门阵列
下载PDF
基于NiosII的嵌入式USB主机设计与研究 被引量:3
6
作者 刘连东 郁滨 罗长远 《计算机工程与设计》 CSCD 北大核心 2007年第9期2100-2102,共3页
提出了一种基于SoPC的嵌入式USB主机的设计方案,将NiosII软核处理器嵌入到FPGA,控制USB主控制器SL811HS实现USB的点对点的数据传输,体现了其设计的先进性,并通过一个实例,详细地说明了USB主机在信息安全领域的简单应用,测试结果表明该... 提出了一种基于SoPC的嵌入式USB主机的设计方案,将NiosII软核处理器嵌入到FPGA,控制USB主控制器SL811HS实现USB的点对点的数据传输,体现了其设计的先进性,并通过一个实例,详细地说明了USB主机在信息安全领域的简单应用,测试结果表明该方案的实用性和有效性。 展开更多
关键词 片上系统 USB主机 nios处理器 片上可编程系统 嵌入式主机
下载PDF
多处理器系统中Nios II启动方案的实现
7
作者 李从伟 李会方 《电子产品世界》 2005年第10A期108-110,共3页
首先分析研究NiosII软核处理器系统的启动过程,然后在多处理器系统中设计一NiosII的启动方案,此方案通过外部CPU控制NiosII处理器系统的启动。
关键词 nios 系统启动 多处理器系统 SOPC nios 启动方案 cpu控制 启动过程 软核
下载PDF
基于Nios Ⅱ的Serial EEPROM测试方法研究
8
作者 周亚丽 周辰 +1 位作者 武乾文 周冬雁 《电子与封装》 2006年第5期16-18,共3页
文章介绍了Serial EEPROM的测试原理,提出了一种基于Nios Ⅱ软核CPU测试Serial EEPROM 的方法,该方法具有稳定性高、所需器件少、可编程、低成本等优点。在Serial EEPROM的大量测试中可以代替昂贵的测试系统,是一种性价比较高的替代测... 文章介绍了Serial EEPROM的测试原理,提出了一种基于Nios Ⅱ软核CPU测试Serial EEPROM 的方法,该方法具有稳定性高、所需器件少、可编程、低成本等优点。在Serial EEPROM的大量测试中可以代替昂贵的测试系统,是一种性价比较高的替代测试方案。 展开更多
关键词 SERIAL EEPROM 测试 nios cpu软核 编程
下载PDF
SOPC嵌入式高频电磁场水处理器设计与实现
9
作者 崔旭晶 崔秀艳 马平全 《电子设计工程》 2013年第10期129-132,共4页
随着高科技发展,先进的设计手段不断更新,其技术方法已渗透到各个应用领域。基于FPGA的SOPC嵌入式技术,开发设计功率较大的高频电磁阻垢机及其SOPC控制系统,给出SOPC控制系统的硬、软件设计和触控屏操作界面设计,实现高频信号产生、触... 随着高科技发展,先进的设计手段不断更新,其技术方法已渗透到各个应用领域。基于FPGA的SOPC嵌入式技术,开发设计功率较大的高频电磁阻垢机及其SOPC控制系统,给出SOPC控制系统的硬、软件设计和触控屏操作界面设计,实现高频信号产生、触摸屏彩色显示和实时监控等多种功能。经过系统调试和实际使用,达到相应技术要求,取得较好的阻垢效果,实现了产品智能化,可以作为这类设备的更新换代产品。 展开更多
关键词 高频信号 SOPC嵌入式 nioscpu 触控屏
下载PDF
基于SOPC的SVPWM波形研究
10
作者 丁桂晓 吴星明 刘敬猛 《安徽工程科技学院学报(自然科学版)》 2007年第2期55-57,共3页
介绍一种采用SOPC技术设计的SVPWM波形发生器,在FPGA中嵌入了32位NiosⅡ软核系统,用以处理SVPWM波形的计算、输出与显示等功能.利用可编程逻辑器件的可在线编程特点和SOPC的技术优势,灵活、快捷地将所需功能模块完全集成在单片的FPGA上... 介绍一种采用SOPC技术设计的SVPWM波形发生器,在FPGA中嵌入了32位NiosⅡ软核系统,用以处理SVPWM波形的计算、输出与显示等功能.利用可编程逻辑器件的可在线编程特点和SOPC的技术优势,灵活、快捷地将所需功能模块完全集成在单片的FPGA上,使电路的硬件结构简单,具有较高的性价比. 展开更多
关键词 空间矢量脉宽调制 SOPC nios Ⅲ处理器
下载PDF
基于NiosⅡ处理器的应用研究
11
作者 王雪瑞 秦勤 《煤炭技术》 CAS 北大核心 2010年第5期194-196,共3页
通过深入研究NiosⅡ软核处理器,结合SoPC技术改进了一种FIFOI_UART核,该核符合串行通信协议,具有模块化、兼容性和可配置性的特点,适合于SoPC应用。设计中使用硬件描述语言在SOPC Builder环境下进行设计、仿真,通过测试验证,FIFOI_UART... 通过深入研究NiosⅡ软核处理器,结合SoPC技术改进了一种FIFOI_UART核,该核符合串行通信协议,具有模块化、兼容性和可配置性的特点,适合于SoPC应用。设计中使用硬件描述语言在SOPC Builder环境下进行设计、仿真,通过测试验证,FIFOI_UART核实现了电路的串行通信功能,提高了通信效率。 展开更多
关键词 IP核 niosII处理器 总线 FPGA
下载PDF
基于NIOSII软核的嵌入式信令处理系统实现 被引量:6
12
作者 罗健强 陈向东 《微电子学与计算机》 CSCD 北大核心 2007年第1期193-196,共4页
文章介绍嵌入式通信信令处理系统的设计,充分利用了NiosII软核特性,基于SOPC设计思想,在一块FPGA芯片内实现一个相对独立的信令处理系统。并结合整个系统的开发过程,介绍此类系统硬件、软件的设计方法和流程。
关键词 nios 软核 SOPC UART
下载PDF
基于SOPC的ARINC429总线接口设计 被引量:4
13
作者 陈东 韩治中 梁勇 《工业仪表与自动化装置》 2010年第1期30-33,共4页
在研究ARINC429总线通信协议的基础上,提出了一种基于SOPC技术的ARINC429总线通用接口的设计方法。将NiosII软核处理器与各种功能模块集成在FPGA内部,外加通信协议芯片HS3282、HS3182,实现了429总线通用接口功能。由于SOPC技术能实现硬... 在研究ARINC429总线通信协议的基础上,提出了一种基于SOPC技术的ARINC429总线通用接口的设计方法。将NiosII软核处理器与各种功能模块集成在FPGA内部,外加通信协议芯片HS3282、HS3182,实现了429总线通用接口功能。由于SOPC技术能实现硬件设计软件化,所以该系统结构简单,使用灵活并易于扩展,具有良好的应用价值。 展开更多
关键词 SOPC ARINC429总线 nios处理器
下载PDF
基于SoPC的嵌入式DVR监控系统设计
14
作者 侯俊华 胡金演 +1 位作者 苏博仕 陈锋 《电视技术》 北大核心 2005年第12期76-79,共4页
介绍了基于VW2010编解码芯片、FPGA和NiosIICPU的嵌入式MPEG-4DVR监控系统的模块化设计,并在此基础上进一步介绍了NiosIICPU对VW2010芯片的控制。
关键词 可编程片上系统 nios处理器 现场可编程门阵列 硬盘录像机 MPEG-4标准
下载PDF
基于软核CPU技术的IP电话接口设计
15
作者 许文建 付慧生 +1 位作者 陈洪波 阎静杰 《现代电子技术》 2008年第11期93-96,共4页
提出了一种基于会话初始化协议的VoIP系统(包括IP电话终端、SIP服务器和PSTN接入端口),并对SIP与PSTN的互联进行了系统级构建。利用Altera的SOPC软核CPU技术和Nios II处理器构建了一个IP电话终端。该设计具有灵活的可扩展性,能够在实现... 提出了一种基于会话初始化协议的VoIP系统(包括IP电话终端、SIP服务器和PSTN接入端口),并对SIP与PSTN的互联进行了系统级构建。利用Altera的SOPC软核CPU技术和Nios II处理器构建了一个IP电话终端。该设计具有灵活的可扩展性,能够在实现语音通信的基础上较容易地扩展视频接口、短信平台等多媒体功能,给产品用户和运营商提供了一种低成本的多媒体网络通信终端设备,具有广阔的市场前景。 展开更多
关键词 VOIP技术 SOPC IP电话终端 nios 软核cpu技术
下载PDF
基于SOPC技术的远程测控系统设计
16
作者 丁晓贵 江晋剑 《电子技术(上海)》 2009年第6期27-28,26,共3页
设计了一种基于SOPC的远程测控系统。以NiosⅡ软核处理器和所需的外设IP核嵌入到FPGA中为硬件架构,以移植μC/OS-Ⅱ实时操作系统和TCP/IP协议为软件体系,实现数据的远程采集及其传送,可满足多种不同环境的工业测控任务要求,具有广泛的... 设计了一种基于SOPC的远程测控系统。以NiosⅡ软核处理器和所需的外设IP核嵌入到FPGA中为硬件架构,以移植μC/OS-Ⅱ实时操作系统和TCP/IP协议为软件体系,实现数据的远程采集及其传送,可满足多种不同环境的工业测控任务要求,具有广泛的适用性和良好的应用前景。 展开更多
关键词 可编程片上系统 远程 测控 nios软核 TCP/IP协议
原文传递
基于SOPC和CPCI总线的ARINC429数据接收卡 被引量:1
17
作者 谢东辉 齐伟民 《科学技术与工程》 2009年第12期3244-3250,共7页
介绍了基于SOPC的ARINC429接收卡的硬件构建过程和软件设计流程。该系统使用嵌入式NiosII软核处理器作为整个系统的控制器;使用ARINC429收发芯片HS3282,实现了两路高速ARINC429数据的接收;并将接收到的ARINC429数据通过CPCI总线上传至... 介绍了基于SOPC的ARINC429接收卡的硬件构建过程和软件设计流程。该系统使用嵌入式NiosII软核处理器作为整个系统的控制器;使用ARINC429收发芯片HS3282,实现了两路高速ARINC429数据的接收;并将接收到的ARINC429数据通过CPCI总线上传至主控计算机。结果证明能够实时高效的接收和传输两路ARINC429数据。 展开更多
关键词 niosII处理器 可编程片上系统(SOPC) HS3282 航空无线电公司(Aeronautical Radio Incorporated ARINC429)总线 紧凑型总线接口标准(Compact Peripheral Component Interconnect CPCI总线)
下载PDF
Altera发布多用途的NiosII系列嵌入式处理器
18
《单片机与嵌入式系统应用》 2004年第7期83-83,共1页
关键词 nios系列嵌入式处理器 cpu 性能指标 Altera公司
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部