期刊文献+
共找到39篇文章
< 1 2 >
每页显示 20 50 100
基于FPGA的Turbo码译码算法实现 被引量:5
1
作者 张桂华 桑会平 姬红兵 《系统工程与电子技术》 EI CSCD 北大核心 2008年第8期1584-1587,共4页
在分析Turbo码编译码中MAP类译码算法的基础上,重点研究了Max-Log-MAP译码算法的工程实现方法。为解决Turbo码译码器FPGA实现时的复杂性高、存储量大的问题,提出了一种基于FPGA的优化译码器结构和译码算法实现方案,有效减少了存储容量,... 在分析Turbo码编译码中MAP类译码算法的基础上,重点研究了Max-Log-MAP译码算法的工程实现方法。为解决Turbo码译码器FPGA实现时的复杂性高、存储量大的问题,提出了一种基于FPGA的优化译码器结构和译码算法实现方案,有效减少了存储容量,提高了处理速度,并在Altera的EP2S90芯片上实现了10MHz速率的Turbo码译码器,通过时序仿真验证了译码结构的有效性。 展开更多
关键词 TURBO码 max-log-map算法 FPGA 译码器
下载PDF
基于FPGA实现的深空通信中Turbo码编译码器 被引量:4
2
作者 康旭辉 安凯 《重庆邮电学院学报(自然科学版)》 2006年第2期187-191,共5页
研究了信道纠错编码Turbo码,并提出了利用FPGA实现Turbo码编译码的方法。编码采用了顺序输入,并行编码,顺序输出。译码选用Max-Log-MAP算法,针对该算法采用查表法实现交织,以提高交织速度,译码器内部采用并行级联调用,以减小译码延时。... 研究了信道纠错编码Turbo码,并提出了利用FPGA实现Turbo码编译码的方法。编码采用了顺序输入,并行编码,顺序输出。译码选用Max-Log-MAP算法,针对该算法采用查表法实现交织,以提高交织速度,译码器内部采用并行级联调用,以减小译码延时。通过计算机模拟仿真表明,所设计实现的Turbo码具有良好的性能和实用价值。 展开更多
关键词 深空通信 TURBO码 max-log-map算法 FPGA
下载PDF
低复杂度Turbo码译码并行实现 被引量:1
3
作者 张中培 周亮 靳蕃 《电子学报》 EI CAS CSCD 北大核心 2001年第2期272-274,共3页
MAX LOG MAP是Turbo码译码算法的简化算法 ,本文提出了该算法的并行阵列集成电路实现结构 ,给出阵列的数据流向和译码算法在阵列中的计算过程 ,分析了阵列结点联接关系和数据存贮结构 ,以及数据运算之间的简单时序关系 .通过计算机仿真 ... MAX LOG MAP是Turbo码译码算法的简化算法 ,本文提出了该算法的并行阵列集成电路实现结构 ,给出阵列的数据流向和译码算法在阵列中的计算过程 ,分析了阵列结点联接关系和数据存贮结构 ,以及数据运算之间的简单时序关系 .通过计算机仿真 ,证明了这种并行实现结构的正确性 . 展开更多
关键词 max-log-map算法 软输出译码 并行结构 TURBO码
下载PDF
AWGN信道下Turbo码解码算法的选择 被引量:1
4
作者 许可 万建伟 王玲 《信号处理》 CSCD 北大核心 2010年第8期1217-1221,共5页
在加性高斯白噪声(AWGN)信道下,采用最大后验概率(MAP)算法的Turbo码解码是误比特率最低的算法。为了降低运算量实现快速解码,Log-MAP算法、Max-Log-Map算法和线性Max-Log-Map算法分别对MAP算法进行了不同程度的简化。本文简单介绍了基... 在加性高斯白噪声(AWGN)信道下,采用最大后验概率(MAP)算法的Turbo码解码是误比特率最低的算法。为了降低运算量实现快速解码,Log-MAP算法、Max-Log-Map算法和线性Max-Log-Map算法分别对MAP算法进行了不同程度的简化。本文简单介绍了基于MAP算法的Turbo码解码原理,从纠正函数的角度出发归纳和比较了三种MAP类简化算法,通过纠正函数从理论上对算法性能以及对信噪比估计误差的敏感度进行了分析,对分析结果进行了仿真验证。综合解码性能和运算量,提出了Turbo码解码的算法选择方案,以及实用,简易的Turbo码解码参数设置建议。 展开更多
关键词 TURBO码 logmap算法 maxlogmap算法 线性maxlogmap算法 信噪比估计误差
下载PDF
VDE-TER信道中基于先验修正因子的Turbo码译码改进算法
5
作者 胡青 赵晨淞 《电子测量技术》 北大核心 2023年第13期73-79,共7页
甚高频数据交换系统是国际海事组织主导e-航海战略中的主要通信方式之一。其中,VDE-TER业务根据物理信道特性划分了多种业务逻辑信道。为保证VDE-TER信道传输质量前提下提升数据传输效率,本文在深入分析VDE-TER不同业务逻辑信道下Turbo... 甚高频数据交换系统是国际海事组织主导e-航海战略中的主要通信方式之一。其中,VDE-TER业务根据物理信道特性划分了多种业务逻辑信道。为保证VDE-TER信道传输质量前提下提升数据传输效率,本文在深入分析VDE-TER不同业务逻辑信道下Turbo编译码算法基础上,提出了一种基于先验修正因子的Max-Log-Map改进算法。该算法针对VDE-TER不同业务逻辑信道Turbo编码特性,通过仿真和实际物理信道大样本性能测试,实现了VDE-TER特定逻辑信道的最优修正因子值确定。结果表明,加入修正因子的译码算法与传统译码算法相比,性能提升0.6~0.8 dB增益,为高性能VDES产品研制奠定了理论技术基础。 展开更多
关键词 VDES TURBO码 VDE-TER max-log-map算法
下载PDF
基于FPGA的Turbo码译码器设计与实现 被引量:2
6
作者 张庆治 刘巧艳 《北京电子科技学院学报》 2004年第4期47-51,共5页
讨论了基于滑窗MAX-LOG-MAP算法的Turbo码译码器的FPGA实现方案。采用基于流水线和多时钟的设计,提高了译码速度,同时在对算法流程分析基础上,通过优化设计,减少了译码所需的存储量。整个设计用VHDL语言描述,并在Altera公司的Cyclone系... 讨论了基于滑窗MAX-LOG-MAP算法的Turbo码译码器的FPGA实现方案。采用基于流水线和多时钟的设计,提高了译码速度,同时在对算法流程分析基础上,通过优化设计,减少了译码所需的存储量。整个设计用VHDL语言描述,并在Altera公司的Cyclone系列上得到了实现。 展开更多
关键词 TURBO码 FPGA 译码器 设计与实现 max-log-map算法 Altera公司 VHDL语言 实现方案 分析基础 算法流程 优化设计 流水线 存储量 e系列
下载PDF
新颖的低延迟并行Turbo译码方案 被引量:4
7
作者 任德锋 葛建华 +1 位作者 宫丰奎 王勇 《通信学报》 EI CSCD 北大核心 2011年第6期38-44,共7页
为了减小MAP类算法因迭代和递推计算引起的译码延迟,提出了一种新的降低延迟的并行译码方案。新方案的关键是设计新型的无冲突(CF,collision-free)交织器,在对CF准则分析之后,利用滑动窗的思想,提出了基于窗的CF交织器设计准则和一种实... 为了减小MAP类算法因迭代和递推计算引起的译码延迟,提出了一种新的降低延迟的并行译码方案。新方案的关键是设计新型的无冲突(CF,collision-free)交织器,在对CF准则分析之后,利用滑动窗的思想,提出了基于窗的CF交织器设计准则和一种实现方法,新CF交织器可以立即使两级SISO处理器之间传递的外信息作为彼此的先验信息用于下一次分量译码以减小译码延迟。最后仿真验证了新并行译码方案的误比特性能。 展开更多
关键词 迭代译码 max-log-map算法 无冲突交织器 并行译码
下载PDF
Turbo高速编译码技术研究 被引量:4
8
作者 宋英杰 《现代导航》 2015年第1期47-52,共6页
本文提出了一种高速Turbo编译码方法。从算法改进和结构改进技术两方面进行研究,以期解决现有译码算法难以实现高速这一问题。在结构改进技术方面,采用分块思想,将分量编码器分成两块并行处理,速度提高一倍;在算法改进技术方面,一方面... 本文提出了一种高速Turbo编译码方法。从算法改进和结构改进技术两方面进行研究,以期解决现有译码算法难以实现高速这一问题。在结构改进技术方面,采用分块思想,将分量编码器分成两块并行处理,速度提高一倍;在算法改进技术方面,一方面针对目前存在的复杂度较低、性能次优的Radix-4 Max-Log-MAP译码算法,通过尺度因子的补偿,得到了译码性能较好的SF-Max-Log-MAP算法。另一方面采用了HDA停止迭代准则,有效地减少了译码时延。 展开更多
关键词 TURBO码 高速 max-log-map算法
下载PDF
Rayleigh衰落信道下一种实用的Turbo解码算法 被引量:1
9
作者 许可 万建伟 王玲 《国防科技大学学报》 EI CAS CSCD 北大核心 2011年第4期113-116,174,共5页
通过理论和仿真实验证明:无论Rayleigh衰落信道是否完美估计,Max-Log-MAP算法都与信噪比无关,而且还与其他信道参数无关。通过缩放Max-Log-MAP算法输出软信息的幅度,在没有增加运算量的前提下,解码性能提高到了与Log-MAP算法相当的程度... 通过理论和仿真实验证明:无论Rayleigh衰落信道是否完美估计,Max-Log-MAP算法都与信噪比无关,而且还与其他信道参数无关。通过缩放Max-Log-MAP算法输出软信息的幅度,在没有增加运算量的前提下,解码性能提高到了与Log-MAP算法相当的程度。由于缩放软信息的Max-Log-MAP算法不需要任何信道参数估计器,从解码性能,运算量和系统鲁棒性等方面综合比较,使用缩放软信息的Max-Log-MAP算法是Rayleigh衰落信道下Turbo解码的一种实用方案。 展开更多
关键词 Turbo解码 RAYLEIGH衰落信道 信道置信度 max-log-map算法 log-map算法
下载PDF
Turbo码的编译码及其性能仿真 被引量:2
10
作者 马媛媛 彭娜 《数字技术与应用》 2018年第12期110-112,共3页
本论文旨在研究Turbo码的几种迭代译码算法,包括Log-MAP译码算法和Max-Log-MAP译码算法。在介绍Turbo码基础并推导Turbo码的各种译码算法(Max-Log-MAP算法、Log-MAP算法和SOVA算法)的原理后,通过性能仿真,我们分析了迭代次数、交织长度... 本论文旨在研究Turbo码的几种迭代译码算法,包括Log-MAP译码算法和Max-Log-MAP译码算法。在介绍Turbo码基础并推导Turbo码的各种译码算法(Max-Log-MAP算法、Log-MAP算法和SOVA算法)的原理后,通过性能仿真,我们分析了迭代次数、交织长度等参数对Turbo码的纠错能力的影响,并横向比较了三种算法的性能,从而得出结论。 展开更多
关键词 级联码 TURBO码 交织器 log-map算法 max-log-map算法
下载PDF
一种导航信号用Turbo码编译码FPGA实现 被引量:3
11
作者 罗显志 高东博 《无线电工程》 2015年第3期54-57,共4页
针对低信噪比条件下导航信号用Turbo码译码复杂度高、占用资源多的问题,基于FPGA设计了一种导航用Turbo码的高效编译码实现方案。选用Altera公司Strtix IV系列的EP4SE360F35I4器件,实现码长为588、码率为1/2的Turbo码的FPGA编码器和译... 针对低信噪比条件下导航信号用Turbo码译码复杂度高、占用资源多的问题,基于FPGA设计了一种导航用Turbo码的高效编译码实现方案。选用Altera公司Strtix IV系列的EP4SE360F35I4器件,实现码长为588、码率为1/2的Turbo码的FPGA编码器和译码器的布局布线、综合优化。实现结果表明,编码器消耗逻辑资源少于1%,存储器资源少于1%,最高主频高于200 MHz。在最大译码迭代次数为5时,译码器消耗逻辑资源1%,存储器资源少于1%,最高主频高于200 MHz。 展开更多
关键词 卫星导航 TURBO码 max-log-map算法 译码
下载PDF
IEEE802.16e中的卷积Turbo码编译码算法研究 被引量:2
12
作者 王钢 高宏亮 杨文超 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 2010年第1期51-54,共4页
为了分析不同设计参数对IEEE802.16e中卷积Turbo码(CTC)性能的影响以及对比IEEE802.16e支持的CTC和卷积码的编码性能,介绍了IEEE802.16e中的CTC的编码过程,给出了编码过程中的循环状态确定方法的推导过程,分析了CTC的迭代译码结构和译... 为了分析不同设计参数对IEEE802.16e中卷积Turbo码(CTC)性能的影响以及对比IEEE802.16e支持的CTC和卷积码的编码性能,介绍了IEEE802.16e中的CTC的编码过程,给出了编码过程中的循环状态确定方法的推导过程,分析了CTC的迭代译码结构和译码算法,最后对CTC的性能进行了仿真.仿真结果表明:在相同码率和相同调制方式下CTC的编码增益要比卷积码大,采用CTC比采用卷积码有着明显的性能优势.因此在码率较低、信道状况较好或对系统实时性要求严格的情况下,可考虑使用卷积码,以降低信道编码的复杂度;而在码率较高、信道状况较差或对误码率要求严格时,可考虑选用CTC编码方案,以保证通信的可靠性. 展开更多
关键词 IEEE802.16E 卷积TURBO码 循环状态 max-log-map算法
下载PDF
基于FPGA的Turbo码译码器的设计 被引量:2
13
作者 李霞 王正彦 《信息与电子工程》 2010年第2期201-206,共6页
介绍了一种基于现场可编程门阵列(FPGA)的Turbo码译码器的完整的设计方案和设计结果,采用Max-Log-MAP译码算法,用Verilog语言编程,提出了正序运算和逆序运算同时进行,以及采用数组型存储器存储中间运算结果的方案,使译码速度得到提高。... 介绍了一种基于现场可编程门阵列(FPGA)的Turbo码译码器的完整的设计方案和设计结果,采用Max-Log-MAP译码算法,用Verilog语言编程,提出了正序运算和逆序运算同时进行,以及采用数组型存储器存储中间运算结果的方案,使译码速度得到提高。文中给出了Turbo码译码原理、Max-Log-MAP算法分析、基于FPGA的设计方案及实现框图、算法时序图及速度分析、仿真波形图及性能分析,结果表明,该方案正确可行,译码/纠错正确无误,且译码速度快。 展开更多
关键词 TURBO码 现场可编程门阵列 max-logmap算法 VERIlog语言
下载PDF
基于MAX-Log-MAP算法和DSP芯片的Turbo译码器 被引量:1
14
作者 梁广东 高宪军 +1 位作者 史彦斌 于海霞 《电子测量技术》 2008年第9期129-132,共4页
Turbo码又称为并行级联卷积码,其重要的特性就是实现了伪随机编码的思想,但要实现译码低误码率却要以降低整个编译码系统的效率和增加延时为代价。因此,本文通过分析Turbo码迭代译码原理和MAX-Log-MAP算法,根据性能要求和可行性考虑,以... Turbo码又称为并行级联卷积码,其重要的特性就是实现了伪随机编码的思想,但要实现译码低误码率却要以降低整个编译码系统的效率和增加延时为代价。因此,本文通过分析Turbo码迭代译码原理和MAX-Log-MAP算法,根据性能要求和可行性考虑,以DSP芯片ADSP-TS101和MAX-Log-MAP译码算法来实现Turbo译码器的设计,实验结果表明,该系统误码率较低、延时性能符合要求,工作稳定。 展开更多
关键词 迭代译码 max-log-map算法 低误码率 译码器
下载PDF
基于FPGA的Turbo码数据传输系统的实现 被引量:2
15
作者 郭臣 付高原 杨茂辉 《电子测量技术》 2017年第10期221-225,共5页
Turbo码是在低信噪比条件下具有良好纠错性能的信道编码,以与香农限仅差0.7dB的特征而受到了科学研究者的广泛关注。目前,采用Turbo码实现大量数据的传输已经成为了无线通信传输协议的标配。介绍了Turbo码及其FPGA的实现,深入分析了Turb... Turbo码是在低信噪比条件下具有良好纠错性能的信道编码,以与香农限仅差0.7dB的特征而受到了科学研究者的广泛关注。目前,采用Turbo码实现大量数据的传输已经成为了无线通信传输协议的标配。介绍了Turbo码及其FPGA的实现,深入分析了Turbo码的解码理论与算法。首先,分析了Turbo码的编码流程及特性。其次,介绍了Turbo码的解码流程,并且讨论了在其解码过程中运用的Max-Log-MAP算法。最后,采用现场可编程逻辑门阵列(FPGA)硬件平台实现Turbo码的实时数据传输系统,并取得了良好的结果。 展开更多
关键词 TURBO码 FPGA 数据传输系统 max-log-map算法
下载PDF
一种改进的Turbo码Log-MAP译码算法
16
作者 李冬霞 梁栋 《中国民航大学学报》 CAS 2007年第1期49-51,共3页
在传统Turbo码Log-MAP译码算法的基础上,借鉴已有的简化算法,提出了一种改进的Log-MAP译码算法。仿真结果表明,新的算法在大大降低译码复杂度的同时较好地保持了译码性能,使其非常接近Log-MAP算法的译码性能;同时也非常有利于硬件实现。
关键词 log-map算法 max-log-map算法 迭代译码
下载PDF
基于改进的译码算法的空时Turbo网格码
17
作者 伍亚伟 吴耀军 《微计算机信息》 2009年第30期153-154,共2页
Turbo码因具有接近香农极限的性能,在通信领域一直是研究的热点。但其本身迭代译码的结构使得该码的译码算法的复杂度非常大,很大程度上限制了它的广泛应用。本文采用改进的Log-MAP算法对空时Turbo码(ST-Turbo码)在衰落信道下的译码性... Turbo码因具有接近香农极限的性能,在通信领域一直是研究的热点。但其本身迭代译码的结构使得该码的译码算法的复杂度非常大,很大程度上限制了它的广泛应用。本文采用改进的Log-MAP算法对空时Turbo码(ST-Turbo码)在衰落信道下的译码性能进行分析。该算法是利用MacLaulin序列将Log-MAP的修正函数用Max函数取代,从而大大降低了计算的复杂度,提高了硬件系统的运行速度。计算机仿真表明在衰落信道下该算法可以达到与Log-MAP相近的性能。 展开更多
关键词 log-map算法 max-log-map算法 改进的log-map算法 SPACE-TIME TURBO码
下载PDF
BICM-ID系统下一种基于CE停止准则新的自适应译码算法
18
作者 齐冀 李怀军 《中国传媒大学学报(自然科学版)》 2013年第2期24-28,共5页
在BICM-ID系统中,现存的解码算法在复杂度和性能上不能得到很好的折中。Max-Log-MAP算法有较低的计算复杂度,但是在性能方面并不是很好。同时,Log-MAP算法的译码性能相比于MAX-LOG-MAP有很大的提高但是计算复杂度却大大提高。此外,Const... 在BICM-ID系统中,现存的解码算法在复杂度和性能上不能得到很好的折中。Max-Log-MAP算法有较低的计算复杂度,但是在性能方面并不是很好。同时,Log-MAP算法的译码性能相比于MAX-LOG-MAP有很大的提高但是计算复杂度却大大提高。此外,Constant-Log-MAP算法在系统性能和译码复杂度上是在上述两种算法之间的。在本篇论文中,提出了一种在BICM-ID系统下,基于交叉熵(CE)停止准则的自适应译码方案,是一种能够随着信噪比(SNR)的改变采用了上述三种不同的译码算法优势的新算法。 展开更多
关键词 BICM—ID logmap算法 maxlogmap算法 Constant—log map算法 自适应译码算法 译码性能 计算复杂 交叉熵(CE)停止准则
下载PDF
双二元Turbo码的译码算法研究
19
作者 李俊 余松煜 张乐 《信息技术》 2006年第3期52-54,75,共4页
双二元Turbo码(double-binary Turbo code)是支持无线城域网(WMAN)的802.16d标准中多载波OFDM系统物理层采用的前向纠错码方案之一。相对于经典Turbo码,它具有编码效率高,相同复杂度译码器下纠错性能好以及译码时延小等优点。现介绍了... 双二元Turbo码(double-binary Turbo code)是支持无线城域网(WMAN)的802.16d标准中多载波OFDM系统物理层采用的前向纠错码方案之一。相对于经典Turbo码,它具有编码效率高,相同复杂度译码器下纠错性能好以及译码时延小等优点。现介绍了双二元Turbo码的编码器结构特点,并且详细推导了双二元Turbo码的两种译码算法,同时给出了仿真性能曲线。 展开更多
关键词 双二元Turbo码 循环递归系统卷积码 map算法 max-log-map算法
下载PDF
一种高效的Turbo码硬件实现算法 被引量:1
20
作者 罗绮丽 刘应状 萧奋洛 《电讯技术》 2006年第4期36-40,共5页
针对Turbo码译码实现中硬件消耗、时延和纠错性能之间的矛盾,对Turbo码硬件实现中的译码算法进行了优化研究,提出了一种基于MAX-Log-MAP算法的高效Turbo码硬件实现算法。实验表明,本文所实现的Turbo码是硬件消耗与译码性能的良好折衷。
关键词 TURBO码 译码算法 max-log-map算法 量化 归一化 滑动窗
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部